CS206703B1 - Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn - Google Patents

Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn Download PDF

Info

Publication number
CS206703B1
CS206703B1 CS791878A CS791878A CS206703B1 CS 206703 B1 CS206703 B1 CS 206703B1 CS 791878 A CS791878 A CS 791878A CS 791878 A CS791878 A CS 791878A CS 206703 B1 CS206703 B1 CS 206703B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
circuit
logic
whose
Prior art date
Application number
CS791878A
Other languages
English (en)
Inventor
Josef Richtr
Frantisek Mejta
Vaclav Kral
Original Assignee
Josef Richtr
Frantisek Mejta
Vaclav Kral
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Josef Richtr, Frantisek Mejta, Vaclav Kral filed Critical Josef Richtr
Priority to CS791878A priority Critical patent/CS206703B1/cs
Publication of CS206703B1 publication Critical patent/CS206703B1/cs

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

Vynález se týká zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn se statickým měničem frekvence a s vazebním filtrem š volnou vazbou, kterým lze provádět automatickou regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn.
Stávající provedení vysílačů hromadného dálkového ovládání se statickým měničem frekvence a vazebním filtrem s volnou vazbou umožňují pouze ruční regulaci výstupního napětí změnou odbočky indukčnosti vazebního filtru. U staršího provedení se ruční regulace prováděla přepínáním kondenzátorové baterie vazebního filtru. Nevýhodou tohoto řešení je skutečnost, 2e je nutná místní obsluha vysílače a že při eventuelní změně napěťové úrovně jsdnostlivých impulsů vysílané telegrafní značky (telegram HDO) mohou přijímače signálu HDO vyhodnotit nesprávný povel.
Uvedené nevýhody podstatně zmírňuje zapojení podle vynálezu. Jeho podstata spočívá v tom, že na vn síť je připojen měřicí transformátor, jehož výstup je připojen na vstup pásmové propusti, jejíž výstup je připojen na vstup napěťového zesilovače s nastavitelným ziskem, jehož výstup je připojen na vstup operačního usměrňovače, jehož výstup je připojen jednak na prvý vstup prvého napěťového komparátoru, na jehož druhý vstup je připojen prvý zdroj referenčního napětí, současně k výstupu operačního usměrňovače je připojen prvý vstup druhého napěťového komparátoru, jehož druhý vstup je připojen na druhý zdroj referenčního napětí, současně k výstupu operačního usměrňovače je připojen prvý vstup třetího napěťové206 703 ho komparátoru, jehož druhý vstup je připojen na třetí zdroj referenčního napětí, k výstupu prvého napěťového komparátoru je připojen D vstup prvého klopného obvodu, jehož výstup je připojen na prvý vstup prvého obvodu logického součinu, jehož výstup je připojen na prvý vs^up obousměrného registru, přičemž druhý vstup prvého obvodu logického součinu je při pojen na druhý vstup druhého obvodu logického součinu a současně je připojen na druhý výstup prvého vícenásobného oasového obvodu, jehož vstup je připojen současně na výstup třetího napěťového komparátoru a na vstup druhého vícenásobného oasového obvodu, jehož druhý výstup je připojen na prvý vstup prvního obvodu logického součtu, jehož výstup je připojen na druhý vstup obousměrného registru, přičemž druhý vstup prvého obvodu logického součtu j připojen na výstup druhého obvodu logického součinu, jehož prvý vstup je připojen současně na přímý výstup druhého klopného obvodu a na hodinový vstup třetího klopného obvodu, jehož D vstup je připojen na čtvrtý zdroj napětí s úrovní logické jedničky, k prvnímu výstupu prvního vícenásobného časového obvodu je současně připojen hodinový vstup prvního klopného obvodu a hodinový vstup druhého klopného obvodu, přímý výstup třetího klopného obvodu je připojen na prvý vstup třetího obvodu logického součinu, jehož výstup je připojen na druhý vstup druhého obvodu logického součtu, jehož třetí vstup je připojen na výstup čtvrtého obvodu logického součinu, jehož druhý vstup je připojen na čtvrtý výstup prvého vícenásobného časového obvodu, jehož třetí výstup je připojen na druhý vstup třetího obvodu logického součinu, třetí výstup druhého vícenásobného časového obvodu je připojen na prvý vstup druhého obvodu logického součtu, jehož výstup je připojen na spouštěcí vstup generátoru značky, jehož spouštěcí výstup je připojen na prvý vstup čtvrtého obvodu logického součinu blokovací vstup generátoru značky je připojen na prvý výstup druhého vícenásobného časového obvodu, jehož blokovací vstup je připojen na výstup třetího obvodu logického součtu, je· hož prvý vstup je připojen na negovaný výstup druhého klopného obvodu, jehož D vstup je připojen na výstup druhého napěťového komparátoru, druhý vstup třetího obvodu logického součtu je-připojen přes spínač na pátý zdroj napětí s úrovní logické nuly, značkový výstup generátoru značky je připojen na vstup vysílače signálu hromadného dálkového ovládání, jehož výstup, je připojen na vstup vazebního filtru, jehož nastavovací vstupy jsou připojeny na výstupy přepínače odboček indukčnosti, jehož vstupy jsou připojeny na výstupy obousměrného registru, výstup vazebního filtru je připojen na vn síť.
Zapojení podle vynálezu zajišťuje, že napěťová úroveň signálu hromadného dálkového ovládání v síti vn bude ve zvoleném tolerančním poli, čímž dochází k podstatnému snížení pravděpodobnosti nesprávného vyhodnocení vysílané telegrafní značky na přijímačích systému hromadného dálkového ovládání. Odpadá nutnost ruční regulace při změně zátěže sítě. Umožňuje dálkové ovládání stanic. ‘
Příklad provedení vynálezu je na výkrese, který představuje regulovanou soustavu včet ně regulátoru. Z výkresu je patrno, že vstup měřicího transformátoru 101 je připojen k vn síti 102. Výstup měřicího transformátoru 101 je připojen na vstup pásmové propusti 103. jejíž vstup je připojen na vstup napěťového zesilovače 104 s nastavitelným ziskem, jehož výstup je připojen na vstup operačního usměrňovače 105. jehož výstup je připojen současně na prvý vstup 2, prvého napěťového komparátoru 106, na prvý vstup 2. druhého napěťového komparátoru 107 a prvý vstup 1 třetího napěťového komparátoru 108« Druhý vstup 1 prvého napěťového komparátoru 106 je připojen na prvý zdroj 109 referenčního napětí. Druhý vstup £ druhého napěťového komparátoru 107 je připojen na druhý zdroj 110 referenčního napětí.
Druhý vstup 1 třetího napěťového komparátoru 108 je připojen na třetí zdroj 111 referenčního napětí. Výstup prvního napěťového komparátoru 106 je připojen na D vstup <) prvého klopného obvodu JJLS.» jehož přímý výstup je připojen na prvý vstup prvého obvodu 115 logického součinu. Výstup druhého napěťového komparátoru 107 je připojen na D vstup χ druhého klopného obvodu 113. jehož přímý výstup 21 3® připojen současné na hodinový vstup 12 třetího klopného obvodu 114 a na prvý vstup druhého obvodu 116 logického součinu. Na čtvrtý zdroj 117 napětí s úrovní logické jedničky je připojen D vstup 11 třetího klopného obvodu t14. jehož přímý výstup je připojen na prvý vstup třetího obvodu 118 logického součinu, jehož výstup je připojen na druhý vstup druhého obvodu 119 logického součtu, jehož výstup je připojen na spouštěcí vstup 27 generátoru 120 značky, jehož spouštěcí výstup 28 je připojen k prvému vstupu čtvrtého obvodu 121 logického součinu, jehož výstup je připojen ke třetímu vstupu druhého obvodu 119 logického součtu, jehož první vstup je připojen ke třetímu vstupu 15 druhého vícenásobného časového obvodu 122« jehož druhý výstup 14 je připojen k prvému vstupu prvního obvodu 123 logického součtu, jehož výstup je připojen k druhému vstupu 24 obousměrného registru 124. jehož prvý vstup 25 je připojen na výstup prvého obvodu 115 logického součinu, jehož druhý vstup je současně, připojen na druhý vstup druhého obvodu 116 logického součinu a na druhý výstup 21 prvého vícenásobného časového obvodu 125. jehož čtvrtý výstup 23 je připojen na druhý vstup čtvrtého obvodu 121 logického součinu. Třetí výstup 22 prvého vícenásobného časového obvodu 125 je připojen na druhý vstup třetího obvodu 118 logického součinu. První výstup 13 druhého vícenásobného časového obvodu 122 je připojen na blokovací vstup 26 generátoru 120 značky. Výstup třetího napěťového kompárátox*u 108 je připojen současně ná vstup 19 prvého vícenásobného časového obvodu 125 a na vstup 17 druhého vícenásobného časového obvodu 122. jehož blokovací vstup 18 je připojen na výstup třetího obvodu 126 logického součtu, jehož první vstup je připojen na negovaný výstup 32 druhého klopného obvodu 113. Na první výstup 20 prvého vícenásobného oasového obvodu 121 je současně spojen hodinový vstup 10 prvého klopného obvodu 112 a hodinový vstup 8 druhého klopného obvodu 113. Značkový výstup 29 generátoru 120 značky je připojen na vstup vysílače 127 signálu hromadného dálkového ovládání, jehož výstup je připojen na vstup 3Q vazebního filtru 128. jehož nastavovací vstupy jsou připojeny na výstupy přepínače 129 odboček indukčnosti, jehož vstupy jsou připojeny na výstupy obousměrného registru 124. Vazební filtr 128 je připojen na vn síť 102. Druhý vstup třetího obvodu 126 logického součtu je připojen přes spínač 130 na pátý zdroj 131 napětí s úrovní logické nuly.
Přenášenou informací po vn síti 102 je telegrafní značka o 44 informačních bitech, která je generována v generátoru 120 značky. Touto značkou je klíčován vysílač 127 signálu hromadného dálkového ovládání, na jehož výstupu je telegrafní značka ve formě střídavého signálu (signál HDO) o zvolené frekvenci. Přes vazební filtr 128 je výstup generátoru 120 značky připojen k vn síti 102. Napětí vn sítě 102 je přes raěřioí transformátor 101 přivedeno na vstup pásmové propusti 103. kde je ze směsi síťového napětí a signálu HDO vybrán signál HDO, který je v napěťovém zesilovači. 104 s nastavitelným ziskem zesílen tak, že pro žádanou úroveň signálu HDO ve vn síti 102 (žádaná hodnota regulace) je v ustáleném stavu na výstupu napěťového zesilovače. 104 s nastavitelným ziskem signál HDO o konstantní úrovni. Toto napětí je usměrněno v operačním' usměrňovači 105 a je přivedeno současně na prvý vstup 1 prvého napěťového komparátoru 106, na prvý vstup χ druhého napěťového komparátoru 107 a na prvý vstup 2. tfvtího napěťového komparátoru 108. Rozdíl úrovní prvého zdroje 109 referenčního napětí a druhého zdroje 110 referenčního napětí určuje toleranční pásmo (pásmo necitlivosti), ve kterém se může pohybovat úroveň jednotlivých impulsů přijímané telegrafní značky, aniž by byl dán popud k rozběhu regulace. Úroveň třetího zdroje 111 referenčního napětí určuje mez odlišení přijímaného impulsu telegrafní značky od rušivých napětí.· Náběžnou hranou prvního impulsu přijímané telegrafní značky je spuštěn druhý vícenásobný časový obvod 122. První vícenásobný časový obvod 125 je spouštěn náběžnou hranou každého impulsu telegrafní značky, na jehož prvním výstupu 20 je vytvořen přepisový impuls pro zápis stavu prvého napěťového komparátoru 106 a druhého napěťového komparátoru 107 na výstup prvního klopného obvodu 122 a druhého klopného obvodu 113. Tento impuls je zpožděn o dobu právě nutnou k překrytí přechodových dějů vzniklých při příjmu jednotlivých impulsů telegrafní značky. Změnou úrovně z logické nuly na logickou jedničku na výstupu druhého klopného obvodu 113 přejde výstup třetího klopného obvodu 114 do stavu logické jedničky. Stavem spínače 130 je volen algoritmus regulace.
a) Spínač 130 je ve stavu sepnuto.
Jestliže úroveň prvního impulsu telegrafní značky je menší než je spodní mez zvoleného tolerančního pásma, pak na výstupu třetího obvodu 126 logického součtu je úroveň logické nuly, tím je odblokován prvý výstup 13. druhý výstup 14. třetí výstup 15 druhého vícenásobného časového obvodu 122. na jehož prvém výstupu 13 je vytvořen blokovací impuls, který ukončí generování telegrafní značky v generátoru 120 značky. Tento Impuls je zpožděn proti náběžné hraně prvního přijatého impulsu telegrafní značky tak, aby mohl být první při jatý impuls telegrafní značky správně úrovňově vyhodnocen a současně tak, aby ještě nebyly aktivovány přijímací relé systému HDO. Za další časový interval je na druhém výstupu 14 druhého vícenásobného časového obvodu 122 je vytvořen posouvaoí impuls, který po průohodu prvním obvodem 123 logického součtu posune obsah obousměrného registru 124 o jeden bit směrem pro zvýšení úrovně signálu HDO ve vn síti 102. Počet bitů obousměrného registru 124 je dán zvoleným počtem stupňů regulace. Obsahem obousměrného.registru 124 je úroveň logické jedničky na místě zvolené odbočky indukčnosti vazebního filtru 128. ostatní bity registru jsou na úrovni logické nuly. Za další časový interval je na třetím výstupu 15 druhého vícenásobného časového obvodu 122 vytvořen spouštěcí impuls, který po průchodu druhým obvodem 119 logického součtu spustí generátor 120 značky, Tím je opakována minulá neúspěšná telegrafní značka. Nyní již s vyšší úrovní signálu HDO ve vn síti 102. Jestliže úroveň prvního impulsu telegrafní značky není nižší než je spodní mez tolerančního pásma a nebo jestliže spínač 130 je ve stavu rozepnuto, pak popsaný algoritmus regulace neproběhne, první výstup 13. druhý výstup 14. třetí výstup 15 druhého vícenásobného časového obvodu 122 je zablokován.
b) Spínač 130 ve stavu rozepnuto»
Po vyhodnocení konce telegrafní značky v prvním vícenásobném časovém obvodu je na jeho druhém výstupu 21 vytvořen posouvací impuls pro posun obousměrného registru 124« Po ukončení telegrafní značky stav na výstupu prvního klopného obvodu 112 á druhého klopného obvodu 113 určuje s jakou úrovní byl přijat poslední impuls telegrafní značky. Jestliže byla úroveň posledního impulsu telegrafní značky nižší než je spodní mez tolerančního pásma, pak posouvací impuls projde přes druhý obvod 116 logického součinu a první obvod 1_23_ logického součtu na vstup 24 obousměrného registru 124 a posune jeho obsah o jeden bit smě rem pro vyšší úroveň signálu HDO ve vn síti 102» Jestliže byl poslední impuls telegrafní značky větší než je horní mez tolerančního pásma., pak posouvací impuls projde prvním obvodem 115 logického součinu a posune obsah obousměrného registru 124 směrem pro nižší úroveň signálu HDO ve vn síti 102. Jestliže úroveň posledního impulsu telegrafní značky byla ve zvoleném tolerančním pásmu, pak posouvací impuls neprojde na prvý vstup 24 ani na druhý vstup 2g. obousměrného registru 124. stav obousměrného registru 124 se nemění, odbočka vazebního filtru 128 zůstává zachována. Jestliže byl přijat alespoň jeden z impulsů vyhodnocované telegrafní značky s úrovní nižší než je spodní mez tolerančního pásma, pak čtvrtým obvodem 121 logického součinu projde impuls z výstupu 23 prvního vícenásobného časového obvodu 125 přes druhý obvod 119 logického součtu na spouštěcí vstup 27 generátoru 120 značky a telegrafní značka je zopakována. Tento spouštěcí impuls je časově zpožděn oproti posouvacímu impulsu tak, aby byla překlenuta časová konstanta silových obvodů přepínače 129 odboček indúkčnosti. Úroveň logické nuly na výstupu 23 prvního vícenásobného časového obvodu 125 určuje, že algoritmus regulace není ještě ukončen a čtvrtým obvodem 121 logického součinu je tak blokována možnost vyslání nové telegrafní značky před ukončením regulačního cyklu.
Vynález bude použit u vysílačů hromadného dálkového ovládání se statickým měničem frekvence se zátěžovou komutací, které se budou v GSSR výhradně používat v -soustavě HDO.

Claims (1)

  1. P Ř E Dlí Ě T VYNÁLEZU
    Zapojení pro regulaci napětové úrovně signálu hromadného dálkového ovládání v síti vn se statickým měničem frekvence a s vazebním filtrem s volnou vazbou, vyznačené tím, že na vn síť (102) je připojen měřicí transformátor (101), jehož výstup je připojen na vstup pásmové propusti (103), jejíž výstup je připojen na vstup napěťového zesilovače (104) s nastavitelným ziskem, jehož výstup je připojen na vstup operačního usměrňovače (105), jehož výstup je připojen jednak na prvý vstup (2) prvého napěťového komparátoru (106), na jehož druhý vstup (1) je připojen prvý zdroj (109) referenčního napětí, současně k výstupu operačního usměrňovače (105) je připojen prvý vstup (3) druhého napěťového komparátoru (107), jehož druhý vstup (4) je připojen na druhý zdroj (110) referenčního napětí, současně k výstupu operačního usměrňovače (105) je .připojen prvý vetup (5) třetího napětového kompará6 toru (108), jehož druhý vstup (6) je připojen na třetí zdroj (111) referenčního napětí, k výstupu prvého napěťového komparátorů ¢106) je připojen D vstup (9) prvého klopného obvodu (112), jehož výstup je připojen na prvý vstup prvého obvodu (115) logiokého součinu, jehož výstup je připojen na prvý vstup (25) obousměrného registru (124), přičemž druhý vstup prvého obvodu (115) logického součinu.je připojen na druhý vstup druhého obvodu (116) logiokého součinu a současně je připojen na druhý výstup (21) prvého vícenásobného Časového obvodu (125), jehož vstup (19) je připojen současně na výstup třetího napěťového komparátorů (108) a na vstup (17) druhého vícenásobného časového obvodu (122), jehož druhý výstup (14) je připojen na prvý vstup prvního obvodu (123) logického součtu, jehož výstup je připojen na druhý vstup (24) obousměrného registru (124), přičemž druhý vstup prvého obvodu (123) logického součtu je připojen na výstup druhého obvodu (116) logiokého součinu, jehož prvý vstup je připojen současně na přímý výstup (31) druhého klopného obvodu (113) a na hodinový vstup (12) třetího klopného obvodu (114), jehož D vstup (11) je připojen na čtvrtý zdroj (117) napětí s úrovní logioké jedničky, k prvnímu výstupu (20) prvního vícenásobného časového obvodu (125) ja současně připojen hodinový vstup (10) prvního klopného obvodu (112) a hodinový vstup (8) druhého klopného obvodu (113), přímý výstup třetího klopného obvodu je připojen na prvý vstup třetího obvodu (118) logického součinu, jehož výstup je připojen na druhý vstup druhého obvodu (119) logického součtu, jehož třetí vstup je připajeu. na výstup čtvrtého obvodu (121) logického součinu, jehož druhý vstup je připojen na čtvrtý výstup (23) prvého vícenásobného časového obvodu (T25), jehož třetí výstup (22) je připojen na druhý vstup třetího· obvodu (118) logického součinu, třetí výstup (15) druhého vícenásobného časového obvodu (122) je-připojen na prvý vstup druhého obvodu (119) logického součtu, jehož výstup je připojen na spouštěcí vstup (27) generátoru (120) značky, jehož spouštěcí výstup (28) je připojen na prvý vstup čtvrtého obvodu (121) logického součinu, blokovací vstup (26) generátoru (120) značky je připojen na prvý výstup (13) druhého vícenásobného časového obvodu (122), jehož blokovací vstup (18) je připojen na výstup třetího obvodu (126) logického součtu, jehož prvý vstup je připojen na negovaný výstup (32) druhého klopného obvodu (113), jehož D vstup (7) je připojen na výstup druhého napěťového komparátorů (107), druhý vstup třetího obvodu (126) logického součtu je připojen přes spínač (130) na pátý zdroj (131) napětí o úrovni logické nuly, značkový výstup (29) generátoru (120) značky je připojen na vstup vysílače (127) signálu hromadného dálkového ovládání, jehož výstup je připojen na vstup (30) vazebního filtru (128), jehož nastavovací vstupy jsou připojeny na výstupy přepínače (129) odboček indukčnosti, jehož vstupy jsou připojeny na výstupy obousměrného registru (124), výstup vazebního filtru (128) je připojen na vn síť (102).
CS791878A 1978-12-01 1978-12-01 Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn CS206703B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS791878A CS206703B1 (cs) 1978-12-01 1978-12-01 Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS791878A CS206703B1 (cs) 1978-12-01 1978-12-01 Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn

Publications (1)

Publication Number Publication Date
CS206703B1 true CS206703B1 (cs) 1981-06-30

Family

ID=5429125

Family Applications (1)

Application Number Title Priority Date Filing Date
CS791878A CS206703B1 (cs) 1978-12-01 1978-12-01 Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn

Country Status (1)

Country Link
CS (1) CS206703B1 (cs)

Similar Documents

Publication Publication Date Title
US4714912A (en) Single-conductor power line communications system
US4901215A (en) Isolated switch mode power supply controller
JPH0470818B2 (cs)
US4021797A (en) Audio frequency power line control system
CS206703B1 (cs) Zapojení pro regulaci napěťové úrovně signálu hromadného dálkového ovládání v síti vn
DE2414556A1 (de) Verfahren zur parallelschaltung eines statischen wechselrichters mit einer elektrischen wechselspannungsquelle sowie logikvorrichtungen fuer die anwendung dieses verfahrens
US2841719A (en) Diode gate and its control circuit
US3349330A (en) Diphase transceiver with modulatordemodulator isolation
DE2045840A1 (de) Eingabegerat fur Kodesignale
US3564297A (en) Circuit arrangement for producing current impulses with very steep flanks
US4283636A (en) Electronically controlled power supply rail
GB994188A (en) Improvements in or relating to timing wave generators
GB1038745A (en) Improvements in or relating to electric circuit arrangements
PL71693B1 (cs)
US2717371A (en) Tone control system for controlling a remote station
EP0604678B1 (de) Verfahren zum Betrieb eines Empfängers, der mit Informationen gespeist wird, die über ein elektrisches Energieversorgungsnetz übertragen werden, und Anordnung zur Durchführung des Verfahrens
DE3117927C2 (de) Anordnung zur Erkennung der längsten von in digitalen Signalen periodisch enthaltenen Folgen von Nullzeichen
RU1770956C (ru) Источник вторичного электропитани
US2608607A (en) Contact spark suppression circuit
US2335650A (en) Alternating current reclosing breaker system
DE2613897B2 (de) Schaltungsanordnung zur elektronischen Nachbildung eines in einer Wechselstromübertragung eingesetzten bistabilen Relais, insbesondere Telegrafenrelais
DE9116534U1 (de) Fernsteuersystem für Niedervoltleuchten
DE3405219C2 (de) Schaltungsanordnung zur nachträglichen Änderung eines Ruhegeräusch-Mäanders bei einem Deltamodulator
SU1343397A1 (ru) Устройство стабилизации напр жени питани электропотребител
JPS6439155A (en) Dialer circuit