CS201455B1 - Zapojení k odměřování časových úseků - Google Patents
Zapojení k odměřování časových úseků Download PDFInfo
- Publication number
- CS201455B1 CS201455B1 CS111279A CS111279A CS201455B1 CS 201455 B1 CS201455 B1 CS 201455B1 CS 111279 A CS111279 A CS 111279A CS 111279 A CS111279 A CS 111279A CS 201455 B1 CS201455 B1 CS 201455B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- memory circuit
- counter
- signal
- Prior art date
Links
- 238000005461 lubrication Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Description
Jsou známa zapojení k odměřování časových úseků založená na čítání impulsů konstantní frekvence pomocí čítače impulsů volitelné kapacity dosahované například změnou předvolby tohoto čítače.
Nevýhodou známých zapojení je nepřesnost odměřování časových úseků v rozmezí jedné periody měrných impulsů.
Tyto nevýhody odstraňuje zapojení k odměřování časových úseků složené z čítače a přídavných logických obvodů podle vynálezu, jehož podstata spočívá v tom, že povelový vstup je spojen se záznamovým vstupem prvního paměťového obvodu, impulsní vstup je spojen se vstupem hradla, jehož řídicí vstup je spojen s výstupem prvního paměťového obvodu a jehož výstup je spojen se vstupem čítače a se záznamovým vstupem druhého paměťového obvodu, jehož výstup je spojen s výstupem zapojení, přičemž výstup čítače je spojen s mazacím vstupem prvního paměťového obvodu a s mazacím vstupem druhého paměťového obvodu.
Výstup druhého paměťového obvodu je dále spojen s vedlejším vstupem čítače.
Předností zapojení k odměřování časových úseků podle vynálezu je skutečnost, že odfflŠŤOV&flý ČSSfiVý Úsek je přesným celistvým násobkem periody měrných impulsů, nezávisle na náhodilé poloze náběžné hrany povelového signálu vzhledem k posloupnosti měrných impulsů.
Zapojení k odměřování časových úseků podle vynálezu je v příkladném provedení znázorněno na přiloženém výkrese.
Povelový vstup S je spojený se záznamovým vstupem Pi prvního paměťového obvodu P, impulsní vstup G je spojen se vstupem h hradla H, jehož řídicí vstup κ je spojen s výstupem Pi prvního paměťového obvodu P a jehož výstup H| je spojen se vstupem n čítače N a se záznamovým vstupem Γ] druhého paměťového obvodu R, jehož výstup Ri je spojen s výstupem X zapojení. Výstup čítače N je spojen s mazacím vstupem p2 prvního paměťového obvodu P a s mazacím vstupem r2 druhého paměťového obvodu R.
Jako paměťový obvod se uvažuje sekvenční logický obvod se záznamovým vstupem, s mazacím vstupem, s výstupem, kde signál zvolené logické úrovně přivedený na záznamový vstup způsobuje vybuzení signálu zvolené logické úrovně na výstupu tohoto obvodu, a signál zvolené logické úrovně přivedený na mazací vstup tohoto obvodu způsobuje vymazání signálu na výstupu tohoto obvodu.
Jako hradlo se uvažuje kombinační logický obvod se vstupem, s řídicím vstupem, s výstupem, kde signál zvolené logické úrovně na řídicím vstupu uvolňuje půchod signálu ze vstupu na výstup tohoto obvodu.
Funkce zapojení k odměřování časových úseků podle vynálezu je taková, že ve výchozím postavení je na povelovém vstupu S signál opačné logické úrovně než je logická úroveň povelového signálu, například nulový logický signál a oba paměťové obvody P, R jsou vymazány. Impulsní vstup je spojen se zdrojem měrných impulsů konstantní frekvence, například s oscilátorem.
Přivedením povelového signálu zvolené logické úrovně například jedničkového logického signálu na povelový vstup S přechází tento signál na záznamový Vstup ρχ prvního paměťového obvodu P a způsobuje vybuzení signálu na výstupu P| tohoto paměťového obvodu P.
Signál vybuzený na výstupu Ρχ prvního paměťového obvodu P přechází na řídicí vstup κ hradla H a otevírá průchod měrných impulsů ze vstupu h na výstup Ηχ tohoto hradla H a dále na záznamový vstup r, druhého paměťového obvodu R a na vstup n čítače N.
První impuls, který přechází na záznamový vstup ri druhého paměťového obvodu R způsobuje vybuzení signálu na výstupu R| tohoto paměťového obvodu R.
Signál vybuzený na výstupu Rx druhého paměťového obvodu R přechází na výstup X zapojení a jeho časové trvání představuje odměřovaný časový úsek.
Posloupnost měrných impulsů přechází z výstupu Ηχ hradla H na vstup n čítače N a způsobuje postupné načítávání v tomto čítači. Při dočítání do předem stanoveného počtu impulsů, zadaného například kapacitou tohoto čítače, předvolbou stavu a podobně se vyhodnotí zaplněný stav tohoto čítače .a na výstupu Νχ tohoto čítače se objeví výstupní signál dočítání. Tento signál přechází na mazací vstup p2 prvního paměťového obvodu P a způsobuje vymazání signálu na výstupu Ρχ tohoto obvodu P a zánik signálu na řídicím vstupu κ hradla H, čímž se toto hradlo uzavírá, a dále přechází na mazací vstup r2 druhého paměťového obvodu R a způsobuje vymazání signálu na výstupu Rx tohoto obvodu R a zánik signálu na výstupu X zapojení.
Tento zánik signálu na výstupu X zapojení představuje konec odměřovaného časového úseku.
Další modifikace zapojení záleží v tom, -že vedlejší vstup π čítače N je spojen s výstupem Rx druhého paměťového obvodu R, a při vymazání signálu na tomto výstupu Rx se zároveň nastavuje výchozí stav čítače N, například nuluje se tento čítač Nav tomto stavu se udržuje po celou dobu vymazaného stavu druhého paměťového obvodu R. Toto nulování se přerušuje po dobu vybuzeného stavu druhého paměťového obvodu R, tj. po dobu odměřování předmětného časového úseku.
Zapojení podle vynálezu se uplatňuje při logické stavbě číslicových obvodů, v měřicí technice k přesnému odměřování času měření a podobně všude tam, kde jsou kladeny vysoké nároky na přesné dodržování konstantní hodnoty odměřovaného časového úseku;
Claims (2)
- PREDMET1. Zapojení k odměřování časových úseků složené z čítače a přídavných logických obvodů, vyznačené tím, že povelový vstup (S) je spojen se záznamovým vstupem (pi) prvního paměťového obvodu (P), impulsní vstup (G) je spojen se vstupem (h) hradla (H), jehož řídicí vstup (κ) je spojen s výstupem (Ρχ) prvního paměťového obvodu (P) a jehož výstup (Ηχ) je spojen se vstupem (n) čítače (N) a se záznamovým vstupem (η) druhého paměťového obvoVYNALEZU du (R), jehož výstup (Rx) je spojen s výstupem (X) zapojení, přičemž výstup (Νχ) čítače (N) je spojen s mazacím vstupem (p2) prvního paměťového obvodu (P) a s mazacím vstupem (r2) druhého paměťového obvodu (R).
- 2. Zapojení podle bodu 1, vyznačené tím, že výstup (Rx) druhého paměťového obvodu (R) je dále spojen s vedlejším vstupem (π) čítače (N).1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS111279A CS201455B1 (cs) | 1979-02-20 | 1979-02-20 | Zapojení k odměřování časových úseků |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS111279A CS201455B1 (cs) | 1979-02-20 | 1979-02-20 | Zapojení k odměřování časových úseků |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS201455B1 true CS201455B1 (cs) | 1980-11-28 |
Family
ID=5344653
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS111279A CS201455B1 (cs) | 1979-02-20 | 1979-02-20 | Zapojení k odměřování časových úseků |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS201455B1 (cs) |
-
1979
- 1979-02-20 CS CS111279A patent/CS201455B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0785443B1 (de) | Verfahren und Einrichtung zur Laufzeitmessung eines elektrischen, elektromagnetischen oder akustischen Signals | |
| CS201455B1 (cs) | Zapojení k odměřování časových úseků | |
| DE69627536T2 (de) | Verfahren zur hochauflösenden messung einer zeitspanne | |
| EP0122984B1 (en) | Time measuring circuit | |
| RU2018173C1 (ru) | Измеритель частоты | |
| SU1659973A1 (ru) | Измеритель длительности и временного положени импульса | |
| SU1695235A1 (ru) | Устройство дл измерени скорости | |
| SU429408A1 (cs) | ||
| SU1027696A1 (ru) | Измеритель серии временных интервалов | |
| SU1223343A1 (ru) | Цифровой управл емый фазовращатель | |
| SU896594A2 (ru) | Устройство дл измерени временных интервалов | |
| SU1716503A1 (ru) | Устройство дл определени экстремальных значений функции | |
| SU949623A1 (ru) | Измеритель центра пр моугольного импульса | |
| SU1290245A2 (ru) | Устройство дл измерени временных интервалов | |
| SU866723A1 (ru) | Устройство дл задержки импульсов | |
| SU785990A1 (ru) | Измеритель времени переходного процесса установлени частоты | |
| SU438013A1 (ru) | Устройство дл преобразовани информации | |
| SU935815A2 (ru) | Цифровой фазометр мгновенных значений | |
| SU1721584A1 (ru) | Устройство дл измерени длительности переходного процесса | |
| SU1019391A1 (ru) | Устройство дл определени середины пр моугольных импульсов | |
| SU540371A1 (ru) | Цифровой временной модул тор | |
| SU457067A1 (ru) | Измеритель длительности пачки импульсов | |
| SU421009A1 (ru) | Устройство для допускового контроля суммы (разности) временных интервалов | |
| SU902237A1 (ru) | Устройство дл задержки импульсов | |
| SU482713A1 (ru) | Устройство дл измерени временных интервалов |