CS196885B1 - Zapojeni logických obvodů tyristorového měniče frekvence - Google Patents

Zapojeni logických obvodů tyristorového měniče frekvence Download PDF

Info

Publication number
CS196885B1
CS196885B1 CS865877A CS865877A CS196885B1 CS 196885 B1 CS196885 B1 CS 196885B1 CS 865877 A CS865877 A CS 865877A CS 865877 A CS865877 A CS 865877A CS 196885 B1 CS196885 B1 CS 196885B1
Authority
CS
Czechoslovakia
Prior art keywords
gates
inputs
output
circuit
input
Prior art date
Application number
CS865877A
Other languages
English (en)
Inventor
Svatopluk Bohata
Vladimir Krkavec
Original Assignee
Svatopluk Bohata
Vladimir Krkavec
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Svatopluk Bohata, Vladimir Krkavec filed Critical Svatopluk Bohata
Priority to CS865877A priority Critical patent/CS196885B1/cs
Publication of CS196885B1 publication Critical patent/CS196885B1/cs

Links

Landscapes

  • Inverter Devices (AREA)

Description

Vynález se týká zapojení logických obvodů tyristorového měniče frekvence.
Logické obvody tvoří součást zapojení tyristorového měniče frekvence a jsou určeny k zajištění synchronní činnosti střídače spolu s rezonančním kmitočtem připojené zátěže, například ozonizátoru. Tyristorový obvod s vysokonapěťovým transformátorem a ozonizátorem je v podstatě spojen přes čidlo extrémního napětí střídače, zpožďovací logické obvody a vstupní logický obvod se zapalovacími obvody střídače. Druhý vstup zpožďovacích logických obvodů je ještě spojen s čidlem nulového proudu střídače. Výstupní impuls z čidla extrémního výstupního napětí střídače je vhodně fázově zpožděn, aby bylo umožněno zapálení dalšího tyristoru ze soustavy tyristorových spínacích obvodů a dosáhlo se spolehlivého kmitání střídače se zátěží. Pro větší bezpečnost je na druhý výstup logických obvodů zaveden signál z výstupu čidla nulového proudu střídače, který v případě poruchy provozu, to je nedoběhnutí rezonančního cyklu zablokuje další z připravených logických obvodů a tím zabrání otevření dalších tyristorů. Tímto způsobem se zamezuje případnému zkratu otevřením tyristorů. Při provozu střídače, jako napáječe ozoIliSfltOrŮ vzniká v ozonizátoru při každé půlperiodě střídavého napětí výboj, který nemusí vždy naprosto pravidelně probíhat, neboť jej ovlivňují poměry v ozonizátoru jako tlak, vlhkost vzduchu, velikost jeho průtoku atd. Při nepravidelném hoření výboje vzniká také nepravidelný průběh napětí a čidlo extrémního napětí může způsobit falešný nebo posunutý řídicí impuls, který má za následek nepravidelný chod střídače. ;
Tyto dosavadní nevýhody odstraňuje zapojení logických obvodů tyristorového měniče frekvence, jehož základní část tvoří tyristorový střídač spojený pres vysokonapěťový transformátor s ozonizátorem, jehož silové přívodní svorky jsou spojeny se synchronizační jednotkou a s čidlem nulového proudu, vstupy střídače se zapalovacím obvodem tyristorů, přičemž primární vinutí vysokonapěfového transformátoru je spojeno s čidlem extrémního napětí, podle vynálezu, jehož podstatou je, že čidlo extrémního napětí je spojeno s R—S logickým obvodem spojeným s výstupním logickým obvodem, a te prvním výstupem s prvními vstupy, prvního a třetího hradla a přes první zpožďovací obvod s druhými vstupy těchto hradel a svým druhým výstupem s prvními vstupy druhého a čtvrtého hradla a přes druhý zpožďovací obvod s druhými vstupy těchto hradel, přičemž třetí vstup prvního a druhého hradla je spojen s prvním výstu198885 pem, třetí vstup třetího a čtvrtého hradla s druhým výstupem synchronizační jednotky, zatím co čtvrté vstupy všech čtyř hradel jsou spojeny s výstupem vypínacího obvodu a jejich výstupy se vstupy zapalovacího obvodu tyrlstorů, přičemž oba druhé vstupy zpožďovacích obvodů jsou spojeny s čidlem nulového proudu.
Zapojení podle vynálezu přináší především výhodu v tom, že vylučuje vliv rušivých výbojů vznikajících za provozu v ozonlzátoru a tím odstraňuje vznik nepravidelných průběhů napětí, které jsou zdrojem nežádoucích nebo posunutých impulsů, způsobující nepravidelný chod střídače.
Vynález blíže objasní přiložený výkres, na kterém je uveden příklad zapojení v blokovém a částečně detailním zapojení.
Základ zapojení tvoří tyristorový obvod 12, sestávající z tyristorového střídače 21 a vysokonapěťového transformátoru 10 s ozonizátorem 22, které jsou spojeny se silovými přívodními svorkami 23. Na tyto svorky jsou dále připojeny synchronizační jednotky 9 a čidlo nulového bodu 10. Tyristory střídače 21 jsou zapalovacími elektrodami spojeny se zapalovacími obvody 11. K primárnímu vinutí vysokonapěťového transformátoru 10 jsou připojeny vstupy čidla 13 extrémního napětí střídače, jehož vstup je spojen se vstupem R-S vstupního logického obvodu 7 s jedním výstupem připojeným jednak přímo k prvním vstupům prvního a třetího čtyřvstupového hradla 1 a 3 a jednak přes první zpožďovací obvod 5 ke druhým vstupům těchto čtyřvstupových hradel 1 a 3. Druhý výstup R-S vstupního logického obvodu 7 je pak spojen rovněž jednak přímo s prvními vstupy druhého a čtvrtého hradla 2 a 4 a přes druhý zpožďovací obvod 6 s druhými vstupy těchto čtyřvstupových hradel 2 a 4. Třetí vstupy čtyřvstupových hradel 1 a 2 jsou společně připojeny k jednomu výstupu synchronizační jednotky 9, přičemž k jejímu druhému výstupu jsou připojeny třetí vstupy čtyřvstupových hradel 3 a 4. Čtvrté vstupy čtyřvstupových hradel 1, 2, 3, 4 jsou všechny navzájem propojeny s výstupem vypínacího obvodu 14 střídače. Výstupy všech čtyřvstupových hradel jsou spojeny s ovládacími vstupy zapalovacích obvodů 11 tyristorů a výstup z čidla 10 nulového proudu je spojen se společnými druhými vstupy obou zpožďovacích obvodů 5 a 6.
Zapojení pracuje za provozu takto: Signál z čidla 13 extrémního napětí střídače, jež je již ve formě Jmpulsů, je ještě tvarován R-S logickým obvodem 7, jehož dva výstupy střídavě přímo připraví k otevření vždy dvě dvojice ze čtyřvstupových hradel 1, 2, 3, 4 výstupního logického obvodu 8. První dvojici tvoří první a třetí hradlo 1 a 3 a druhou dvojici tvoří druhé a čtvrté hradlo 2 a 4. Současně jsou oba signály z R-S vstupního logického obvodu 7 zpožděny zpožďovacími logickými obvody 5 a 6. Tyto signály jsou přiváděny z těchto zpožďovacích logických obvodů 5 a 6 s příslušným časovým zpožděním několika mikrosekund, toto zpoždění je pevně zvoleno velikostí kondenzátoru ve zpožďovacích logických obvodech 5 a 6. Tyto signály jsou ještě zavedeny ke stejným hradlům 1 a 3, 2 a 4 jako souhlasné signály nezpožděné, avšak na jejich druhé vstupy přímo z R-S vstupního logického obvodu 7. Toto opatření umožňuje, že hradla 1 a 3, 2 a 4 se mohou eventuálně otevírat až teprve při vedení zpožděného impulsu, ale zavírají se hned po odeznění nezpožděného impulsu. To—se může dít ovšem ještě za předpokladu přítomnosti dalších dvou signálů na některém z následujících dvou vstupů hradel 1, 2, 3, 4. Například při přítomnosti signálu z výstupů synchronizační jednotky 9, jež dává vždy střídavě obdélníkové signály, časově souhlasné se změnou polarity střídavého napětí sítě, což znamená, že při přítomnosti kladné půlvlny napětí na tyrlstorovém obvodu 12, dává jeden výstup synchronizační jednotky 9 signál, zatímco při přítomnosti záporné půlvlny dává signál druhý výstup. Tím je dáván předpoklad, že se mohou otevírat podle polarity napětí sítě první a druhé hradlo 1 a 2 nebo třetí a čtvrté hradlo 3 a 4. Kombinací signálu z čidla 13 extrémního napětí a to přímých i zpožděných signálů se signály ze synchronizační jednotky 9 se dociluje otevření vždy pouze jednoho hradla 1, 2, 3, 4 z výstupního obvodu 8, které uvede do činností příslušný zapalovací obvod k tyristoru. Zpožďovací logické obvody 5 a 8 zajišťují větší stabilitu činnosti zapalovacího obvodu 11 střídače a tím i spolehlivost provozu. Signál čidla 10 nulového proudu střídače pak stejně jako z předchozím případě blokuje činnost zapalovacího obvodu 11 střídače, jestliže nezanikne proud tak jej po tu dobu vyřadí z činnosti.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení logických obvodů tyristorového měniče frekvence, jehož základní části tvoří tyristorový střídač spojený přes vysokonapěťový transformátor s ozonizátorem, jehož silové přívodní svorky jsou spojeny se synchronizační jednotkou a s čidlem nulového proudu, vstupy střídače se zapalovacím obvodem tyristorů, přičemž primární vinutí vysokonapěťového transformátoru je spojeno s čidlem extrémního napětí, vyzná196885 čující se tím, že čidlo (13) extrémního napětí je spojeno s R-S logickým obvodem (7j spojeným s výstupním logickým obvodem (8) a to prvním výstupem s prvními vstupy prvního a třetího hradla (1, 3) a přes první zpožďovací obvod (5j s druhými vstupy těchto hradel (1, 3) a svým druhým výstupem s prvními vstupy druhého a čtvrtého hradla (2, 4] a přes druhý zpožďovací obvod (6) s druhými vstupy těchto hradel (2, 4j, přičemž třetí vstup prvního a druhého hradla (1, 2] je spojen s prvním výstupem, a třetí vstup třetího a čtvrtého hradla (3, 4) s druhým výstupem synchronizační jednotky (9), zatímco čtvrté vstupy všech hradel (1, 2, 3, 4] jsou spojeny s výstupem vypínacího obvodu (14) a jejich výstupy se vstupy zapalovacího obvodu (11) tyristórů, přičemž oba druhé vstupy zpožďovacích obvodů (5, 6) jsou spojeny s čidlem (10) nulového proudu.
CS865877A 1977-12-22 1977-12-22 Zapojeni logických obvodů tyristorového měniče frekvence CS196885B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS865877A CS196885B1 (cs) 1977-12-22 1977-12-22 Zapojeni logických obvodů tyristorového měniče frekvence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS865877A CS196885B1 (cs) 1977-12-22 1977-12-22 Zapojeni logických obvodů tyristorového měniče frekvence

Publications (1)

Publication Number Publication Date
CS196885B1 true CS196885B1 (cs) 1980-04-30

Family

ID=5437430

Family Applications (1)

Application Number Title Priority Date Filing Date
CS865877A CS196885B1 (cs) 1977-12-22 1977-12-22 Zapojeni logických obvodů tyristorového měniče frekvence

Country Status (1)

Country Link
CS (1) CS196885B1 (cs)

Similar Documents

Publication Publication Date Title
KR920011042A (ko) 직류평활커패시터의 전하방전제어회로가 마련된 인버터장치 및 그의 제어방법
CS196885B1 (cs) Zapojeni logických obvodů tyristorového měniče frekvence
JP2000014163A (ja) 過電流保護機能付分散型電源装置
US3984751A (en) High D.C. voltage generating apparatus
US3502957A (en) Anti-shorting circuit for load-guided inverters
RU2033621C1 (ru) Устройство автоматического контроля правильности чередования и обрыва фаз и уровня напряжения в трехфазных сетях
RU1820438C (ru) Устройство дл защиты электродвигателей от обрыва фаз трехфазной сети
SU1149340A2 (ru) Устройство дл защиты от однофазного замыкани на землю в электрической сети переменного тока
US3453522A (en) Audiofrequency transmitter including a load-guided inverter and direct coupling filter
SU1644283A1 (ru) Устройство дл защиты автономного инвертора
SU1749967A1 (ru) Устройство дл защиты от замыкани на землю обмотки статора генератора
SU856042A1 (ru) Индукционна нагревательна установка
SU1198712A1 (ru) Последовательно-параллельный . инвертор
SU1295491A1 (ru) Регулируемый преобразователь переменного напр жени в переменное
SU1555708A1 (ru) Генератор поддерживающего напр жени дл газоразр дной индикаторной панели
SU854645A1 (ru) Устройство дл коммутации и регулировани тока
SU1201821A2 (ru) Стабилизированный преобразователь напр жени с защитой
RU2132108C1 (ru) Преобразователь постоянного напряжения
SU652639A1 (ru) Устройство дл продольной дифференциальнофазной защиты линий
SU1051642A1 (ru) Устройство дл защиты инвертора
SU1513594A1 (ru) Устройство дл управлени статическим преобразователем частоты
SU1578839A1 (ru) Устройство дл контрол посылки вызова
SU861127A1 (ru) Устройство защиты трехфазных потребителей тока от обрыва фазы
SU1192014A1 (ru) Генератор модулированных колебаний непромышленной частоты в цеп х токов нулевой последовательности
SU1156186A1 (ru) Устройство дл защиты трехфазной нагрузки от обрыва фазы