CS196827B1 - Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí - Google Patents

Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí Download PDF

Info

Publication number
CS196827B1
CS196827B1 CS726677A CS726677A CS196827B1 CS 196827 B1 CS196827 B1 CS 196827B1 CS 726677 A CS726677 A CS 726677A CS 726677 A CS726677 A CS 726677A CS 196827 B1 CS196827 B1 CS 196827B1
Authority
CS
Czechoslovakia
Prior art keywords
terminal
resistor
diode
transistor
mains voltage
Prior art date
Application number
CS726677A
Other languages
English (en)
Inventor
Miroslav Rataj
Original Assignee
Miroslav Rataj
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Miroslav Rataj filed Critical Miroslav Rataj
Priority to CS726677A priority Critical patent/CS196827B1/cs
Publication of CS196827B1 publication Critical patent/CS196827B1/cs

Links

Description

Vynález se týká logického obvodu, který po dobu připojení jednorázového síťového napětí na jeho vstupní svorky vytváří na výstupu logickou úroveň napětí vhodnou pro řízení dalších logických obvodů.
Četná elektronická zařízení, automatické ovládací systémy, jejichž správná činnost je závislá na podmínce přítomnosti síťového napětí, obsahují vhodný logický obvod, vytvářející potřebný informační napěťový signál. Tento obvod je většinou řešen jako běžný usměrňovač střídavého napětí sítě a jeho nevýhody jsou nízká vstupní impedance, vetší hmotnost obvodu a jeho větší rozměry.
Uvedené nevýhody zmenšuje logický obvod signalizující zapnutí a vypnutí síťového napětí podle vynálezu, jehož podstatou je, že vstupní svorka pro jednu fázi síťového napětí je připojena přes první odpor na jeden vývod kondenzátoru, na katodu první diody, na anodu čtvrté diody, přičemž druhý vývod kondenzátoru je připojen na katodu druhé diody a na anodu třetí diody, přičemž anoda první diody je spojena přes druhý odpor s bází druhého tranzistoru typu vodivosti PNP, s kolektorem prvního trahzisťořu, typu vodivosti NPŇ, a s jedním vývodem třetího odporu, jehož dřlihý vývod je spojen s anodou druhé diody, přičemž katoda čtvrté diody je spojena přes pátý odpor s bází prvního tranzistoru a s jedním vývodem čtvrtého odporu, druhým vývodem připojeného na katodu třetí diody, přičemž kolektor prvního tranzistoru je
- 2 spojen přes šestý odpor s emitorem druhého tranzistoru, k němuž je připojen jeden vývod napájecího zdroje, jehož druhý vývód je spojen s jednou výstupní svorkou a s uzemněným přívodem rozvodu síťového napětí a přes osmý odpor s druhou výstupní svorkou obvodu, k níž je připojen emitor prvního tranzistoru, kolektor druhého tranzistoru a jeden vývod sedmého odporu, jehož druhý vývod je spojen e bází prvního tranzistoru.
Zapojení podle vynálezu má velkou vstupní impedanci, potřebuje minimální napájecí energii, má malé rozměry a dovoluje přímé spojení výstupu obvodu se vstupy integrovaných logických obvodů. Toto zapojení je zvláfitě vhodné pro užití hybridní technologie ve výrobě.
Zapojení podle vynálezu bude popsáno pomocí připojeného výkresu, na kterém je vstupní svorka 1 pro jednu fázi síťového napětí připojena přes první odpor 2 na jeden vývod kondenzátoru £, na katodu první diody 4, na anodu čtvrtá diody 2» přičemž druhý vývod kondenzátoru Ji je připojen na katodu druhé diody 2 a na anodu třetí diody £, přičemž anoda první diody 4 je spojena přes druhý odpor £ s bází druhého tranzistoru 15 typu vodivosti PNP, β kolektorem prvního tranzistoru 14,. typu vodivosti NPN, as jedním vývodem třetího odporu £, jehož druhý vývod je spojen e anodou druhá diody 2» přičemž katoda čtvrté.diody 2 je spojena přes pátý odpor H s bází prvního tranzistoru 14 as jedním vývodem čtvrtého odporu 12, druhým vývodem připojeného na katodu třetí diody £, přičemž kolektor prvního tranzistoru 14 je spojen přes Seetý odpor 12 e emitorem druhého tranzistoru 12, k němuž je připojen jeden vývod napájecího zdroje 17« jehož druhý vývod je spojen β jednou výstupní svorkou 1£ a s uzemněným přívodem rozvodu síťového napětí a přes osmý odpor 16 s druhou výstupní svorkou 18 obvodu, k niž je připojen emitor prvního tranzistoru 14. kolektor druhého tranzistoru 12 a jeden vývod sedmého odporu 12. jehož druhý vývod je spojen s bází prvního tranzistoru 14·.
Jedna fáze zapínaného síťového napětí je zavedena na vstupní svorku
1. První odpor £ omezuje proud z rozvodu sítě na bezpečnou hodnotu. Kladné části sinusového průběhu síťového napětí prooházejí přes čtvrtou diodu 2 a přes pátý odpor 11 na bázi prvního tranzistoru 14« Záporné části sinusového průběhu síťového napětí pronikají přes první diodu 4 a přes druhý odpor £ na bázi druhého tranzistoru 15. V obvodu jeho kolektoru jsou získány v opačné polaritě a sloučeny a kladnými částmi průběhu napětí v emitoru prvního tranzistoru 14 na společném osmém odporu l£. Oba tranzistory působí také jako omezovači obvody.
Kondenzátor J, druhá dioda £, třetí odpor £ a třetí dioda £, čtvrtý odpor 12 působí jako RC člen, který fázově posouvá vstupní sinusový průběh napětí. Pomocí druhé diody £ a třetí diody £ je zajištěno na bázích tranzistorů 14, 15 překrytí nulových průchodů již oddělených usměrněných částí sinusových průběhů napětí. Oba tranzistory 14, 12 omezuji usměrněné průběhy přivedené na jejich báze a vytvářejí stálou úroveň napětí. V případě vypnutí síťového napětí jsou oba tranzistory 14, 12 nevodí“ vé a na výstupní svorce lfi je nulová úroveň napětí.
- 3 - 196827
Vynalezené zapojení logického obvodu signalizujícího zapnutí 6 vypnuti síťového napětí umožňuje vzledem k velké vstupní impedanci a citlivosti správnou funkci i když není provedeno přímé uzemnění výstupní svorky 19.
V takovém případě postačuje střídavá vazba z nulového vodiče rozvodu síťového napětí přes parazitní kapacitu mezi kostrou elektronického zařízeni a vinutím síťového transformátoru napájecího zdroje ostatních elektronických a logických obvodů zařízení.

Claims (1)

  1. Logický obvod signalizující zapnutí a vypnutí jednofázového síťového napětí, vyznačený tím, že vstupní svorka (.1) pro jednu fázi síťového napětí je připojena přes první odpor (2) na jeden vývod kondensátoru (3 ) , na katodu první diody (4), na anodu čtvrté diody (7), přičemž druhý vývod kondensátoru (3 ) je připojen na katodu druhé diody (5) a na anodu třetí diody (6), přičemž anoda první diody (4) je spojena přes druhý odpor (8) s bází druhého tranzistoru (15) typu vodivosti PNP, s kolektorem prvního tranzistoru (14) typu vodivosti NPN a s jedním vývodem třetího odporu (9), jehož druhý vývod je spojen s anodou druhé diody (5), přičemž katoda Čtvrté diody (7) je spojena přes pátý odpor (11) s bázi prvního tranzistoru (14) a s jedním vývodem čtvrtého odporu (10), druhým vývodem připojeného na katodu třetí diody (6), přičemž kolektor prvního tranzistoru (14) je spojen přes Šestý odpor (13) s emitorem druhého tranzistoru (15)» k němuž je připojen jeden vývod napájecího zdroje (17), jehož druhý vývod je spojen s jednou výstupní svorkou (19) a a uzemněným přívodem rozvodu síťového napětí a přes osmý odpor (16) s druhou výstupní svorkou (18) obvodu, k níž je připojen emitor prvního tranzistoru (14), kolektor druhého tranzistoru (15 ) a jeden vývod sedmého odporu (12), jehož druhý vývod je spojen s bázi prvního tranzistoru (14).
CS726677A 1977-11-07 1977-11-07 Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí CS196827B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS726677A CS196827B1 (cs) 1977-11-07 1977-11-07 Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS726677A CS196827B1 (cs) 1977-11-07 1977-11-07 Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí

Publications (1)

Publication Number Publication Date
CS196827B1 true CS196827B1 (cs) 1980-04-30

Family

ID=5421479

Family Applications (1)

Application Number Title Priority Date Filing Date
CS726677A CS196827B1 (cs) 1977-11-07 1977-11-07 Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí

Country Status (1)

Country Link
CS (1) CS196827B1 (cs)

Similar Documents

Publication Publication Date Title
US3666988A (en) Touch sensitive power control circuit
US4051394A (en) Zero crossing ac relay control circuit
KR940003156A (ko) 전원 공급 회로와 그 회로를 갖춘 전기 장치
KR870700179A (ko) 축적된 유도성 에너지 소멸 방법 및 그 회로와 동력 자급 시스템
US4121113A (en) Electric switch
DE59602580D1 (de) Schaltungsanordnung zur Begrenzung von Schaltüberspannungen an Leistungshalbleiterschaltern
CS196827B1 (cs) Logický obvod signalizující zapnutí a vypnutí jedn0fáz0véh0 síťového napětí
JPS58190131A (ja) 特に無接触動作する電子スイツチ装置
US3568005A (en) Control circuit
JPS598430A (ja) ゼロクロス制御回路
CA2263918A1 (en) Voltage conversion circuit for a laser based distance measurement and ranging
JPH02219417A (ja) 過電圧保護回路
SU957368A1 (ru) Устройство дл управлени двухтактным транзисторным ключом
DE69227106D1 (de) Struktur zur Vermeidung des Durchschaltens einer parasitären Diode, die sich in einer epitaktischen Wanne von integrierten Schaltungen befindet
SU650064A1 (ru) Непрерывный стабилизатор напр жени посто нного тока
KR810001099Y1 (ko) 자동 전압 절환 스위치 회로
SU1095403A1 (ru) Полупроводниковый ключ
SU1448405A1 (ru) Двухтактный ключ переменного напр жени
SU911731A1 (ru) Транзисторный ключ
JPS6114202Y2 (cs)
SU1309301A1 (ru) Схема согласовани уровней ТТЛ-ЭСЛ
KR840000992Y1 (ko) 전원전압 자동 절환회로
KR840001051Y1 (ko) 전압 자동 조절회로
SU1403299A1 (ru) Стабилизированный преобразователь переменного напр жени в посто нное
KR870000453Y1 (ko) 입력전원자동 절환장치