CN87103247A - 报文通信接口电路 - Google Patents
报文通信接口电路 Download PDFInfo
- Publication number
- CN87103247A CN87103247A CN87103247A CN87103247A CN87103247A CN 87103247 A CN87103247 A CN 87103247A CN 87103247 A CN87103247 A CN 87103247A CN 87103247 A CN87103247 A CN 87103247A CN 87103247 A CN87103247 A CN 87103247A
- Authority
- CN
- China
- Prior art keywords
- circuit
- message
- buffer circuits
- buffer
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000872 buffer Substances 0.000 claims abstract description 77
- 230000006870 function Effects 0.000 claims abstract description 7
- 230000003068 static effect Effects 0.000 claims abstract description 5
- 230000015654 memory Effects 0.000 claims description 31
- 230000002457 bidirectional effect Effects 0.000 claims description 5
- 238000000034 method Methods 0.000 claims description 2
- 230000009977 dual effect Effects 0.000 abstract 1
- 230000003139 buffering effect Effects 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 238000005381 potential energy Methods 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 1
Images
Landscapes
- Multi Processors (AREA)
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| BE2/60976 | 1986-04-30 | ||
| BE2/60976A BE904702A (nl) | 1986-04-30 | 1986-04-30 | Interface-schakeling voor communicatie door middel van boodschappen. |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN87103247A true CN87103247A (zh) | 1987-12-30 |
Family
ID=3865807
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN87103247A Pending CN87103247A (zh) | 1986-04-30 | 1987-04-29 | 报文通信接口电路 |
Country Status (4)
| Country | Link |
|---|---|
| CN (1) | CN87103247A (enExample) |
| IN (1) | IN164427B (enExample) |
| PT (1) | PT84811B (enExample) |
| ZA (1) | ZA873067B (enExample) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1293739C (zh) * | 2002-06-15 | 2007-01-03 | 华为技术有限公司 | 高速数据链路控制协议发送处理模块及其数据处理方法 |
| CN100359457C (zh) * | 2004-12-16 | 2008-01-02 | 华为技术有限公司 | 一种基于发送中断的通信接口实现正常工作的方法 |
| CN100401731C (zh) * | 2002-06-15 | 2008-07-09 | 华为技术有限公司 | 高速数据链路控制协议接收处理模块及其数据处理方法 |
| CN100419723C (zh) * | 2005-12-30 | 2008-09-17 | 北京中星微电子有限公司 | 多中断的缓存装置和方法 |
| CN111385510A (zh) * | 2018-12-27 | 2020-07-07 | 新唐科技股份有限公司 | 可切换的i2s接口 |
-
1986
- 1986-07-25 IN IN564/CAL/86A patent/IN164427B/en unknown
-
1987
- 1987-04-29 CN CN87103247A patent/CN87103247A/zh active Pending
- 1987-04-29 ZA ZA873067A patent/ZA873067B/xx unknown
- 1987-04-30 PT PT8481187A patent/PT84811B/pt unknown
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1293739C (zh) * | 2002-06-15 | 2007-01-03 | 华为技术有限公司 | 高速数据链路控制协议发送处理模块及其数据处理方法 |
| CN100401731C (zh) * | 2002-06-15 | 2008-07-09 | 华为技术有限公司 | 高速数据链路控制协议接收处理模块及其数据处理方法 |
| CN100359457C (zh) * | 2004-12-16 | 2008-01-02 | 华为技术有限公司 | 一种基于发送中断的通信接口实现正常工作的方法 |
| CN100419723C (zh) * | 2005-12-30 | 2008-09-17 | 北京中星微电子有限公司 | 多中断的缓存装置和方法 |
| CN111385510A (zh) * | 2018-12-27 | 2020-07-07 | 新唐科技股份有限公司 | 可切换的i2s接口 |
Also Published As
| Publication number | Publication date |
|---|---|
| ZA873067B (en) | 1987-12-30 |
| IN164427B (enExample) | 1989-03-18 |
| PT84811B (en) | 1989-06-19 |
| PT84811A (en) | 1987-05-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0244540B1 (en) | Write request buffering apparatus | |
| CN1279787A (zh) | 少引线数总线上的存储器事务处理 | |
| CN1022723C (zh) | 双向数据传输装置 | |
| US4831514A (en) | Method and device for connecting a 16-bit microprocessor to 8-bit modules | |
| CN1026806C (zh) | 带有牵伸装置的纺织机 | |
| EP0388052A2 (en) | Multiprocessor system synchronisation | |
| US4412286A (en) | Tightly coupled multiple instruction multiple data computer system | |
| JPS59501762A (ja) | 直接メモリアクセス・インタ−フエイス装置 | |
| JP3569735B2 (ja) | Sramキャッシュ用ワード幅選択 | |
| CN112131176A (zh) | 一种基于pcie的fpga快速局部重构方法 | |
| JP2695017B2 (ja) | データ転送方式 | |
| JPH05205005A (ja) | ロジック・シミュレーション・マシン用ホスト・インタフェース | |
| KR920700432A (ko) | 직접기억장치 접근용 제어기 | |
| CN87103247A (zh) | 报文通信接口电路 | |
| CN1052562A (zh) | 具有单比特置位和复位功能的主存储器插板 | |
| US5517624A (en) | Multiplexed communication protocol between central and distributed peripherals in multiprocessor computer systems | |
| CN1095584C (zh) | 存储器存取之接口电路及存储器存取的方法 | |
| JPH04297942A (ja) | 待ち行列を使用してトランザクションを発生する装置及びその方法 | |
| CN115202257A (zh) | 一种lpc总线协议转换及设备并行控制装置及方法 | |
| KR960001023B1 (ko) | 이기종 버스시스템에서의 버스 공유방법 및 버스 스와핑장치 | |
| CN1203419C (zh) | 一种具有改进结构的微处理器系统 | |
| RU2473142C1 (ru) | Съемный носитель информации с повышенной скоростью доступа | |
| CN1238788C (zh) | 可处理变长数据的先进先出寄存器队列装置及控制方法 | |
| CN1273933C (zh) | 高速连线的系统及方法 | |
| EP0278263B1 (en) | Multiple bus DMA controller |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| WD01 | Invention patent application deemed withdrawn after publication |