CN112131176A - 一种基于pcie的fpga快速局部重构方法 - Google Patents

一种基于pcie的fpga快速局部重构方法 Download PDF

Info

Publication number
CN112131176A
CN112131176A CN202011048210.XA CN202011048210A CN112131176A CN 112131176 A CN112131176 A CN 112131176A CN 202011048210 A CN202011048210 A CN 202011048210A CN 112131176 A CN112131176 A CN 112131176A
Authority
CN
China
Prior art keywords
data
fpga
state
pcie
reconstruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011048210.XA
Other languages
English (en)
Other versions
CN112131176B (zh
Inventor
洪畅
翟栋梁
钱伟宁
朱庆彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
724th Research Institute of CSIC
Original Assignee
724th Research Institute of CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 724th Research Institute of CSIC filed Critical 724th Research Institute of CSIC
Priority to CN202011048210.XA priority Critical patent/CN112131176B/zh
Publication of CN112131176A publication Critical patent/CN112131176A/zh
Application granted granted Critical
Publication of CN112131176B publication Critical patent/CN112131176B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7867Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
    • G06F15/7871Reconfiguration support, e.g. configuration loading, configuration switching, or hardware OS
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)

Abstract

本发明提供一种基于PCIE的FPGA快速局部重构方法,包括FPGA多任务重构子系统和任务调度子系统。FPGA多任务重构子系统包括PCIE控制逻辑和快速局部重构模块。PCIE控制逻辑由BAR寄存器控制、DMA控制、MSI中断控制和其他控制逻辑组成。快速局部重构模块由ICAP模块、ICAP控制逻辑和FIFO组成。任务调度子系统包括PCIE驱动和任务调度应用程序。PICE驱动实现PCIE总线驱动和设备扫描、BAR寄存器控制、中断控制、内存映射、DMA数据通信等功能。任务调度应用程序完成权限检查、FPGA状态检查、多任务配置数据导入、数据预处理、控制头封装,最后调用驱动提供的接口通过DMA方式将数据传输至FPGA。本发明实现了FPGA多功能的动态重构,应用层可对任务快速切换进行管理,提高了FPGA资源利用率和灵活度。

Description

一种基于PCIE的FPGA快速局部重构方法
技术领域
本发明涉及现场可编程门阵列技术领域,特别涉及FPGA快速局部重构技术。
背景技术
以FPGA为代表的数字系统现场集成技术已经取得了极大的发展,FPGA被广泛应用于工业、通信、电子等领域。FPGA内部具有丰富的逻辑资源,用户能够根据自身需求进行硬件资源定制设计。在传统设计中,当用户需要修改FPGA功能时,需要停止FPGA的当前工作任务并重新下载新的配置文件,这很大程度上限制了FPGA应用的灵活性。因此,动态可重构设计成为FPGA逻辑设计中的重要环节。动态可重构特性不仅能够提高FPGA应用的灵活性,而且通过分时复用能够提高FPGA的资源利用率。
从重构范围角度,FPGA动态重构可分为全局重构和局部重构。全局重构对FPGA的整个逻辑空间进行重配置,优点是FPGA的功能可以完整重定义,缺点是重构时间相对较长,重构状态下的FPGA的逻辑功能无法确定,新旧系统功能链路完全割裂。局部重构将FPGA逻辑空间划分静态区域和可重构局域,仅可重构局域的逻辑功能能够进行动态重构。因此,可以将系统固定不变的功能逻辑放置在静态区域,将期望重定义的功能逻辑放在可重构区域。
PCIE作为第三代高性能I/O总线,具有高带宽、全双工、可扩展等优点,在高速数据采集、通信、数据处理等场合得到深入研究和应用。工程应用中,通常采用支持PCIE IP核的FPGA芯片实现PCIE总线功能,FPGA和CPU之间通过PCIE进行数据交互。如果采用静态重构或者动态全局重构,重构期间FPGA工作停止,会导致PCIE链路断开,CPU需要重启才能重新枚举到设备。使用PCIE总线实现FPGA动态局部重构,能够解决该问题;并且,PCIE总线数据传输速率高,能够有效降低重构时间。
发明内容
为解决上述技术问题,本发明提供了一种基于PCIE的FPGA快速局部重构方法,技术方案如下:
一种基于PCIE的FPGA快速局部重构方法,包括FPGA多任务重构子系统和任务调度子系统;
所述FPGA多任务重构子系统包括PCIE总线控制逻辑和快速局部重构模块;
其中:PCIE总线控制逻辑包括BAR寄存器控制、DMA控制、MSI中断控制和其他控制逻辑,快速局部重构模块包括ICAP模块、ICAP控制逻辑和FIFO;
所述任务调度子系统包括PCIE驱动和任务调度应用程序;
其中:PICE驱动实现PCIE总线驱动和设备扫描、BAR寄存器控制、中断控制、内存映射、DMA数据通信功能,任务调度应用程序完成权限检查、参数检查、FPGA状态检查、多任务配置数据导入、数据预处理、控制头封装,再使能DMA将数据传输至FPGA,等待内核异步通知信号,最后检验FPGA状态和当前任务编号。
进一步的,所述PCIE总线控制逻辑中,控制局部加载使用的寄存器为BAR1,储存和处理的数据包括FPGA状态数据、配置数据版本号、长度、切换日期、加载消耗时间和重构相关中断状态;使用MSI中断,设置配置数据错误和配置数据加载完成两种中断模式。
进一步的,所述的快速局部重构模块状态机流程为:
状态一,ICAP模块的CSIB使能信号和RDWRB读写选择信号均置1,ICAP输入信号I为x“FFFFFFFF”,进入状态二;
状态二,清零重构时间计数器,并将RDWRB读写使能信号置0,即选择ICAP读模式,进入状态三;
状态三,读取配置数据接收FIFO中数据,当数据有效且与FPGA中预设的重构报文起始SOF一致时,计数器开始计数,设置FPGA状态为正在重构,并进入状态四,否则重复该状态;
状态四,继续读取数据,分别保存任务编号、数据长度、切换日期信息,进入状态五;
状态五,继续读取数据,当数据为x“FFFFFFFF”时,将CSIB信号置1使能ICAP,设置ICAP输入数据为将FIFO输出处理后的数据,重复该状态;当数据为其他数据时,重复该状态;当数据为报文结束EOF时,记录FPGA状态为重构完成,返回状态一;
FIFO输出数据处理方法:将FIFO输出数据进行Bit Swap操作,每个字节分别进行高低位交换,用以满足ICAP同步字要求。
进一步的,所述任务调度子系统中用户态和内核态数据交互采用内存映射方式,包括BAR数据和配置数据;PCIE中断采用基于消息机制的MSI中断方式;重构任务配置数据DMA传输,步骤如下:
步骤一,驱动基于内核链表在内核中分配多个物理地址连续的空间,构成循环缓冲区,用户可自定义空间大小;
步骤二,应用层检查用户是否具有FPGA重构权限;
步骤三,应用层分配一片地址空间,并调用mmap函数建立与内核地址空间映射关系;
步骤四,应用层读取配置数据bit或bin文件,先对数据进行预处理和报文封装,再将数据储存在分配好的用户空间中;
步骤五,读取FPGA工作状态,判断重构任务是否和FPGA当前工作任务不同;
步骤六,应用层对BAR寄存器进行相应控制,启动DMA数据传输;
步骤七,驱动等待中断到来,在内核中断处理函数中通知应用层;
步骤八,应用层接收到内核异步通知后,获取中断标识、FPGA状态标识和重构时间信息,判定重构任务是否加载成功;
步骤九,程序结束并退出。
本发明提供的基于PCIE的FPGA快速局部重构方法,利用PCIE高性能总线实现了FPGA多任务的快速切换。该方法有利于构建多功能FPGA处理系统;采用动态局部重构,重构过程不会打断现有FPGA逻辑,在PCIE总线技术应用场景下,譬如某些数据加速部署,通常需要满足在不重启服务器的情况下改变PCIE板卡逻辑,动态局部重构的这种特性在工程应用中非常有效。
附图说明
图1为本发明系统功能原理图;
图2为FPGA内部数据流动示意图;
图3为PCIE使能及设备探测流程图;
图4为配置数据DMA传输流程图。
具体实施方式
本发明提供了一种FPGA动态局部重构方法,利用PCIE高性能总线实现了FPGA多任务的快速切换。本发明由FPGA多任务重构子系统和任务调度子系统组成,下面对本发明实施方式进行详细说明。
所述的FPGA多任务重构子系统,基于Vivado进行开发设计,将FPGA逻辑划分为静态区域和可重构区域。静态区域需要包含PCIE总线和实现局部重构功能所需的全部逻辑,主要包含时钟模块、PCIE IP、PCIE DMA控制模块、中断控制模块、ICAP模块、FIFO模块等;按照不同任务功能可以划分多个可重构区域,每个可重构区域分别实现对应FPGA需调度处理的任务。FPGA静态局域逻辑设计主要包括PCIE协议总线、BAR寄存器控制、DMA数据接收、中断控制、ICAP控制以及其他的控制逻辑。可重构区域逻辑即可切换的各个功能模块逻辑,本发明为一种基于PCIE的FPGA局部重构方法,对可重构模块用户功能逻辑实现不做阐述。配制PCIE IP核,使能BAR0、BAR1、BAR2三个寄存器,通过双口BlockRAM设计,A端口与PCIE PIO端相连,B端口为用户读写。BAR0寄存器负责存储和处理系统基础控制、DMA控制和中断控制等;BAR1寄存器负责存储与局部重构相关数据;BAR2为预留用户功能逻辑控制寄存器。基于AXI4内部总线协议和PCIE协议,完成PCIE DMA数据接收引擎,将AXI总线数据缓存到FIFO中;实现中断控制模块逻辑;例化ICAPE2原语,ICAP时钟为100MHz,数据位宽为32位,理论最高重构速率为400MBps。重构功能实现的具体步骤如下:
步骤一,完成静态区域逻辑设计,包括PCIE数据通信和ICAP部分;
步骤二,完成多个用户重构区域逻辑设计,每个可重构区域端口一致;
步骤三,在静态逻辑中包含其中一个可重构模块;
步骤四,执行Tools->Enable Partial Reconfiguration...选项,转换工程;
步骤五,对可重构逻辑文件创建局部定义,设置名称;
步骤六,在Partial Reconfiguration Wizard选项中,添加并配制可重构模块;
步骤七,综合工程,完成后打开综合设计;
步骤八,在Netlist窗口下,选择Floorplanning->Draw Pblock,划分可重构区域;
步骤九,配制Pblock属性,设置属性为SNAPPING MODE为ON或者ROOTING,并选择RESET_AFTER_RECONFIG;
步骤十,进行DRC检验,选择规则为Floorplan和Parital Reconfiguration;
步骤十一,Run Implementation,等待静态功能和子功能生成成功后,生成bit文件,会对应产生静态逻辑和可重构逻辑的配制文件。
FPGA与上位机CPU之间数据通信是通过发送TLP包完成的,主要包括寄存器状态/控制数据读写和DMA数据读写。使用MSI中断,基于消息机制,当上位机探测到PCIE设备后会分配消息地址,FPGA通过控制PCIE IP核提供的中断信号线,向对应地址发送消息产生中断。PCIE总线FPGA多任务重构子系统内部数据流动参考图2所示。
FPGA通过DMA获取配置数据的基本流程如下:
1)上位机分配一片物理地址连续的内存空间。
2)上位机通过向BAR2写数据设置传输参数,包括传输数据块的长度、传输地址等。
3)上位机通过向BAR2写数据使能DMA传输。
4)FPGA接收到控制命令后,Tx引擎组装成AXI格式并发送读内存TLP包。
5)Tx引擎等待Rx同步信号,继续发送下一个读请求包。
6)Rx引擎从AXI总线上接收完成包,缓存到FIFO中,并通知Tx。
7)当配置数据全部接收完毕,通过MSI中断通知上位机。
任务调度子系统为上位机软件,包括PCIE驱动和FPGA任务调度应用程序。PCIE驱动中总线使能及设备探测流程参考图3,基本流程如下:
1)模块初始化,例化pci_driver结构体;
2)注册PCIE驱动;
3)分配设备数据结构体;
4)使能PCI设备;
5)设置为PCI主设备;
6)申请IO资源;
7)注册MSI中断并完成中断处理函数;
8)扫描并映射BAR空间;
9)字符设备初始化并完成应用接口函数,包括read、write、ioctl、mmap、fasync等;
10)其他基础数据和结构初始化,包括信号量、等待队列、链表等。
任务调度软件主要完成配置数据导入和传输,配置数据格式支持*.bit和*.bin两种,对于*.bit格式数据需要进行预处理,将无效头数据进行剔除。此外软件还具备权限检查、参数检查、FPGA状态检查功能,确保用户具备重构操作的权限和配置文件正确性,在收到内核异步通知信号,表明FPGA重构完成后,可以对FPGA工作状态和当前任务编号进行检验,确保工作在期望的任务上。用户与内核之间数据交互采用内存映射方式,包括BAR数据和配置数据,这种方式能够有效避免用户与内核之间频繁的数据拷贝。任务调度软件处理流程参考图4。

Claims (4)

1.一种基于PCIE的FPGA快速局部重构方法,其特征在于:
包括FPGA多任务重构子系统和任务调度子系统;
所述FPGA多任务重构子系统包括PCIE总线控制逻辑和快速局部重构模块;
其中:PCIE总线控制逻辑包括BAR寄存器控制、DMA控制、MSI中断控制和其他控制逻辑,快速局部重构模块包括ICAP模块、ICAP控制逻辑和FIFO;
所述任务调度子系统包括PCIE驱动和任务调度应用程序;
其中:PICE驱动实现PCIE总线驱动和设备扫描、BAR寄存器控制、中断控制、内存映射、DMA数据通信功能,任务调度应用程序完成权限检查、参数检查、FPGA状态检查、多任务配置数据导入、数据预处理、控制头封装,再使能DMA将数据传输至FPGA,等待内核异步通知信号,最后检验FPGA状态和当前任务编号。
2.根据权利要求1所述的一种基于PCIE的FPGA快速局部重构方法,其特征在于:所述PCIE总线控制逻辑中,控制局部加载使用的寄存器为BAR1,储存和处理的数据包括FPGA状态数据、配置数据版本号、长度、切换日期、加载消耗时间和重构相关中断状态;使用MSI中断,设置配置数据错误和配置数据加载完成两种中断模式。
3.根据权利要求1所述的一种基于PCIE的FPGA快速局部重构方法,其特征在于:所述的快速局部重构模块状态机流程为:
状态一,ICAP模块的CSIB使能信号和RDWRB读写选择信号均置1,ICAP输入信号I为x“FFFFFFFF”,进入状态二;
状态二,清零重构时间计数器,并将RDWRB读写使能信号置0,即选择ICAP读模式,进入状态三;
状态三,读取配置数据接收FIFO中数据,当数据有效且与FPGA中预设的重构报文起始SOF一致时,计数器开始计数,设置FPGA状态为正在重构,并进入状态四,否则重复该状态;
状态四,继续读取数据,分别保存任务编号、数据长度、切换日期信息,进入状态五;
状态五,继续读取数据,当数据为x“FFFFFFFF”时,将CSIB信号置1使能ICAP,设置ICAP输入数据为将FIFO输出处理后的数据,重复该状态;当数据为其他数据时,重复该状态;当数据为报文结束EOF时,记录FPGA状态为重构完成,返回状态一;
FIFO输出数据处理方法:将FIFO输出数据进行Bit Swap操作,每个字节分别进行高低位交换,用以满足ICAP同步字要求。
4.根据权利要求1所述的一种基于PCIE的FPGA快速局部重构方法,其特征在于:所述任务调度子系统中用户态和内核态数据交互采用内存映射方式,包括BAR数据和配置数据;PCIE中断采用基于消息机制的MSI中断方式;重构任务配置数据DMA传输,步骤如下:步骤一,驱动基于内核链表在内核中分配多个物理地址连续的空间,构成循环缓冲区,用户可自定义空间大小;步骤二,应用层检查用户是否具有FPGA重构权限;步骤三,应用层分配一片地址空间,并调用mmap函数建立与内核地址空间映射关系;步骤四,应用层读取配置数据bit或bin文件,先对数据进行预处理和报文封装,再将数据储存在分配好的用户空间中;步骤五,读取FPGA工作状态,判断重构任务是否和FPGA当前工作任务不同;步骤六,应用层对BAR寄存器进行相应控制,启动DMA数据传输;步骤七,驱动等待中断到来,在内核中断处理函数中通知应用层;步骤八,应用层接收到内核异步通知后,获取中断标识、FPGA状态标识和重构时间信息,判定重构任务是否加载成功;步骤九,程序结束并退出。
CN202011048210.XA 2020-09-29 2020-09-29 一种基于pcie的fpga快速局部重构方法 Active CN112131176B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011048210.XA CN112131176B (zh) 2020-09-29 2020-09-29 一种基于pcie的fpga快速局部重构方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011048210.XA CN112131176B (zh) 2020-09-29 2020-09-29 一种基于pcie的fpga快速局部重构方法

Publications (2)

Publication Number Publication Date
CN112131176A true CN112131176A (zh) 2020-12-25
CN112131176B CN112131176B (zh) 2023-12-12

Family

ID=73844622

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011048210.XA Active CN112131176B (zh) 2020-09-29 2020-09-29 一种基于pcie的fpga快速局部重构方法

Country Status (1)

Country Link
CN (1) CN112131176B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112347035A (zh) * 2021-01-11 2021-02-09 北京中超伟业信息安全技术股份有限公司 面向远程fpga设备的动态部分可重构配置装置及方法
CN114265800A (zh) * 2022-03-02 2022-04-01 山东云海国创云计算装备产业创新中心有限公司 中断消息处理方法、装置、电子设备及可读存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102298344A (zh) * 2011-05-05 2011-12-28 杭州电子科技大学 一种基于fpga动态部分可重构技术的局部热点缓和系统
CN103455714A (zh) * 2013-08-20 2013-12-18 西安电子科技大学 基于FPGA的DPR SoC自重构系统的耗时计算方法及应用
CN104583933A (zh) * 2012-08-23 2015-04-29 微软公司 Gpu和fpga组件之间的直接通信
CN108776649A (zh) * 2018-06-11 2018-11-09 山东超越数控电子股份有限公司 一种基于cpu+fpga异构计算系统及其加速方法
CN110362512A (zh) * 2019-07-18 2019-10-22 成都谐盈科技有限公司 一种面向sca和sdr的快速系统重构方法
CN110888834A (zh) * 2019-11-06 2020-03-17 武汉船舶通信研究所(中国船舶重工集团公司第七二二研究所) 一种pcie设备中fpga功能动态重构的方法及系统
CN111309667A (zh) * 2018-12-11 2020-06-19 中国科学院沈阳自动化研究所 基于实时总线的异构多处理器平台的动态可重配置方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102298344A (zh) * 2011-05-05 2011-12-28 杭州电子科技大学 一种基于fpga动态部分可重构技术的局部热点缓和系统
CN104583933A (zh) * 2012-08-23 2015-04-29 微软公司 Gpu和fpga组件之间的直接通信
CN103455714A (zh) * 2013-08-20 2013-12-18 西安电子科技大学 基于FPGA的DPR SoC自重构系统的耗时计算方法及应用
CN108776649A (zh) * 2018-06-11 2018-11-09 山东超越数控电子股份有限公司 一种基于cpu+fpga异构计算系统及其加速方法
CN111309667A (zh) * 2018-12-11 2020-06-19 中国科学院沈阳自动化研究所 基于实时总线的异构多处理器平台的动态可重配置方法
CN110362512A (zh) * 2019-07-18 2019-10-22 成都谐盈科技有限公司 一种面向sca和sdr的快速系统重构方法
CN110888834A (zh) * 2019-11-06 2020-03-17 武汉船舶通信研究所(中国船舶重工集团公司第七二二研究所) 一种pcie设备中fpga功能动态重构的方法及系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112347035A (zh) * 2021-01-11 2021-02-09 北京中超伟业信息安全技术股份有限公司 面向远程fpga设备的动态部分可重构配置装置及方法
CN112347035B (zh) * 2021-01-11 2021-06-25 北京中超伟业信息安全技术股份有限公司 面向远程fpga设备的动态部分可重构配置装置及方法
CN114265800A (zh) * 2022-03-02 2022-04-01 山东云海国创云计算装备产业创新中心有限公司 中断消息处理方法、装置、电子设备及可读存储介质
CN114265800B (zh) * 2022-03-02 2022-06-07 山东云海国创云计算装备产业创新中心有限公司 中断消息处理方法、装置、电子设备及可读存储介质

Also Published As

Publication number Publication date
CN112131176B (zh) 2023-12-12

Similar Documents

Publication Publication Date Title
US7506077B2 (en) Unified controller having host and device functionality
JP3403284B2 (ja) 情報処理システム及びその制御方法
CN107967225B (zh) 数据传输方法、装置、计算机可读存储介质和终端设备
CN114553635B (zh) Dpu网络设备中的数据处理方法、数据交互方法及产品
WO2002079971A1 (en) Programmable cpu/interface buffer structure using dual port ram
US8990456B2 (en) Method and apparatus for memory write performance optimization in architectures with out-of-order read/request-for-ownership response
EP2423826A2 (en) Computer system, i/o device control method, and i/o drawer
CN112131176B (zh) 一种基于pcie的fpga快速局部重构方法
CN113742269B (zh) 用于epa设备的数据传输方法、处理设备和介质
CN115470163A (zh) Dma传输的控制方法、控制装置、控制设备及存储介质
US6401142B1 (en) Apparatus and method for selective bus transfer using master and slave modes
CN103324599A (zh) 处理器间通信方法与系统级芯片
CN114416613A (zh) 一种dma数据传输系统及方法
JPH11126182A (ja) コンピュータバス間通信装置及びその方法
CN109597651B (zh) 一种基于mpc7410处理器的串口和网口模块开发方法
CN108829530B (zh) 一种图像处理方法及装置
KR100476895B1 (ko) 가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법
CN112256426A (zh) 具有总线仲裁器的主从通信系统及通信方法
CN116303169A (zh) Dma控制装置和方法及芯片
CN116166581A (zh) 用于pcie总线的队列式dma控制器电路及数据传输方法
CN111190840A (zh) 基于现场可编程门阵列控制的多方中央处理器通信架构
CN115840728B (zh) 图形处理系统、gpu核、传输控制器及主核配置方法
EP0702306A1 (en) System and method for interfacing risc busses to peripheral circuits using another template of busses in a data communication adapter
CN115328832B (zh) 一种基于pcie dma的数据调度系统与方法
CN114281726B (zh) 用于soc芯片的系统架构及外设通信方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 210003 No. 346, Zhongshan North Road, Jiangsu, Nanjing

Applicant after: 724 Research Institute of China Shipbuilding Corp.

Address before: 210003 No. 346, Zhongshan North Road, Jiangsu, Nanjing

Applicant before: 724TH RESEARCH INSTITUTE OF CHINA SHIPBUILDING INDUSTRY Corp.

GR01 Patent grant
GR01 Patent grant