CN220933481U - 一种串行通信分时复用电路 - Google Patents

一种串行通信分时复用电路 Download PDF

Info

Publication number
CN220933481U
CN220933481U CN202322241031.3U CN202322241031U CN220933481U CN 220933481 U CN220933481 U CN 220933481U CN 202322241031 U CN202322241031 U CN 202322241031U CN 220933481 U CN220933481 U CN 220933481U
Authority
CN
China
Prior art keywords
master
communication time
control chip
serial
triode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202322241031.3U
Other languages
English (en)
Inventor
张爱华
李秋云
朱鸿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Mingyang Technology Co ltd
Original Assignee
Hangzhou Mingyang Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Mingyang Technology Co ltd filed Critical Hangzhou Mingyang Technology Co ltd
Priority to CN202322241031.3U priority Critical patent/CN220933481U/zh
Application granted granted Critical
Publication of CN220933481U publication Critical patent/CN220933481U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

一种串行通信分时复用电路,涉及通用串行通信电路领域,包括主控芯片Master、通信分时复用模块和从机通信模块,所述从机通信模块通过所述通信分时复用模块与所述主控芯片Master相连接,所述从机通信模块通过所述通信分时复用模块实现主控芯片Master串口的通信分时复用,通过主控芯片上的多个单个串口,从而配合通用输入输出引脚和三极管即可实现一主多从的串口分时复用功能,从而降低成本,使得电路非常简单。

Description

一种串行通信分时复用电路
技术领域
本实用新型涉及通用串行通信电路领域,尤其是一种串行通信分时复用电路。
背景技术
串行接口是指数据一位一位地顺序传送,其特点是通信线路简单,只要一对传输线就可以实现双向通信,从而大大降低了成本,特别适用于远距离通信,但传送速度较慢,一条信息的各位数据被逐位按顺序传送的通讯方式称为串行通讯;
目前串口广泛应用于一主多从系统中,通常是将主控芯片内置的每一个串行接口连接一个从机设备,分时与每一个从机通信,如果为每一个从机单独分配一个串口,由于同一时刻只会和一个从机通信,会造成主控芯片串口资源的浪费,甚至串口数量不够用;
通过使用接口转换芯片将SPI等通信接口转换为多路串口的方法,会浪费掉主控芯片的串口资源,还会占用其他类型的通信接口,并且这类芯片的价格非常昂贵。
实用新型内容
本实用新型的目的在于提供一种串行通信分时复用电路,以解决上述背景技术中提出的问题。
本实用新型解决其技术问题是采取以下技术方案实现的:
一种串行通信分时复用电路,包括主控芯片Master、通信分时复用模块和从机通信模块,所述从机通信模块通过所述通信分时复用模块与所述主控芯片Master相连接,所述从机通信模块通过所述通信分时复用模块实现主控芯片Master串口的通信分时复用。
作为优选,所述主控芯片Master包括RX、TX、I/O1、I/O2、I/O3……I/OX串口,X为1、2、3……或是n,所述通信分时复用模块包括电阻R1、电阻R2、三极管Q1、三极管Q2、三极管Q3……三极管QX,X为1、2、3……或是n,所述从机通信模块包括从机Slave1、从机Slave2、从机Slave3、……从机SlaveX,X为1、2、3……或是n。
作为优选,每个所述从机Slave的TX串口都与所述主控芯片Master的RX串口相连接,每个所述从机SlaveX的RX串口分别与所述三极管QX的第一端口相连,每个所述三极管QX的第二端口都与所述主控芯片MasterTX串口相连接。
作为优选,每个所述电阻R1的一端分别与所述三极管QX,的第一端口相连接,每个所述电阻R1的另一端分别接入到VCC电路中。
作为优选,每个所述三极管QX的第三端口分别与所述主控芯片Master的I/OX串口相连接,每个所述三极管QX的第三端口分别与所述主控芯片Master的I/OX串口之间设置有电阻R2。
本实用新型的优点和积极效果是:
1、本实用新型通过主控芯片上的多个单个串口,从而配合通用输入输出引脚和三极管即可实现一主多从的串口分时复用功能,从而降低成本,使得电路非常简单。
附图说明
下面结合附图和实施例对本实用新型进一步说明。
图1为本实用新型一种串行通信分时复用电路整体的电路结构示意图。
具体实施方式
现在结合附图对本实用新型作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本实用新型的基本结构,因此其仅显示与本实用新型有关的构成。
下面结合图1对本实用新型进行详细说明,其中,为叙述方便,现对下文所说的方位规定如下:下文所说的上下左右前后方向与图1视图方向的前后左右上下的方向一致,图1为本实用新型装置的正视图,图1所示方向与本实用新型装置正视方向的前后左右上下方向一致。
以下结合附图对本实用新型实施例做进一步详述:
请参阅图1,本实用新型提供的一种实施例:一种串行通信分时复用电路,包括主控芯片Master、通信分时复用模块和从机通信模块,所述从机通信模块通过所述通信分时复用模块与所述主控芯片Master相连接,所述从机通信模块通过所述通信分时复用模块实现主控芯片Master串口的通信分时复用。
另外,在一种实施例中,所述主控芯片Master包括RX、TX、I/O1、I/O2、I/O3……I/OX串口,X为1、2、3……或是n,所述通信分时复用模块包括电阻R1、电阻R2、三极管Q1、三极管Q2、三极管Q3……三极管QX,X为1、2、3……或是n,所述从机通信模块包括从机Slave1、从机Slave2、从机Slave3、……从机SlaveX,X为1、2、3……或是n。
另外,在一种实施例中,每个所述从机Slave的TX串口都与所述主控芯片Master的RX串口相连接,每个所述从机SlaveX的RX串口分别与所述三极管QX的第一端口相连,每个所述三极管QX的第二端口都与所述主控芯片MasterTX串口相连接。
另外,在一种实施例中,每个所述电阻R1的一端分别与所述三极管QX,的第一端口相连接,每个所述电阻R1的另一端分别接入到VCC电路中。
另外,在一种实施例中,每个所述三极管QX的第三端口分别与所述主控芯片Master的I/OX串口相连接,每个所述三极管QX的第三端口分别与所述主控芯片Master的I/OX串口之间设置有电阻R2。
具体实施时,当主机Master要和从机Slave1进行通信,可令使能引脚EN1输出高电平,EN2、EN3输出低电平,此时选中从机Slave1作为通信对象。当主机Master的TX引脚发送高电平时,Q1截至,从机Slave1的RX引脚为高电平,当主机Master的TX引脚发送低电平时,Q1导通,从机Slave1的RX引脚被下拉到低电平,这个过程中Q2、Q3始终截止,从机Slave2和Slave3不会收到主机发送的信息,也不会进行回复;从机Slave1收到主机的消息后会进行回复,此时主机Master的RX引脚接收的信息就是从机Slave1发出的。这就实现了Maser和Slave1的正常通信;
以此类推,若主机Master要和从机SlaveX(X=1,2,3,……)通信,令引脚ENX输出高电平,其他使能引脚为低电平即可,实现了对主机串口的分时复用。
需要强调的是,本实用新型所述的实施例是说明性的,而不是限定性的,因此本实用新型并不限于具体实施方式中所述的实施例,凡是由本领域技术人员根据本实用新型的技术方案得出的其他实施方式,同样属于本实用新型保护的范围。

Claims (5)

1.一种串行通信分时复用电路,包括主控芯片Master、通信分时复用模块和从机通信模块,其特征在于:所述从机通信模块通过所述通信分时复用模块与所述主控芯片Master相连接,所述从机通信模块通过所述通信分时复用模块实现主控芯片Master串口的通信分时复用。
2.根据权利要求1所述的一种串行通信分时复用电路,其特征在于:所述主控芯片Master包括RX、TX、I/O1、I/O2、I/O3……I/OX串口,X为1、2、3……或是n,所述通信分时复用模块包括电阻R1、电阻R2、三极管Q1、三极管Q2、三极管Q3……三极管QX,X为1、2、3……或是n,所述从机通信模块包括从机Slave1、从机Slave2、从机Slave3、……从机SlaveX,X为1、2、3……或是n。
3.根据权利要求2所述的一种串行通信分时复用电路,其特征在于:每个所述从机Slave的TX串口都与所述主控芯片Master的RX串口相连接,每个所述从机SlaveX的RX串口分别与所述三极管QX的第一端口相连,每个所述三极管QX的第二端口都与所述主控芯片MasterTX串口相连接。
4.根据权利要求3所述的一种串行通信分时复用电路,其特征在于:每个所述电阻R1的一端分别与所述三极管QX,的第一端口相连接,每个所述电阻R1的另一端分别接入到VCC电路中。
5.根据权利要求4所述的一种串行通信分时复用电路,其特征在于:每个所述三极管QX的第三端口分别与所述主控芯片Master的I/OX串口相连接,每个所述三极管QX的第三端口分别与所述主控芯片Master的I/OX串口之间设置有电阻R2。
CN202322241031.3U 2023-08-18 2023-08-18 一种串行通信分时复用电路 Active CN220933481U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202322241031.3U CN220933481U (zh) 2023-08-18 2023-08-18 一种串行通信分时复用电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202322241031.3U CN220933481U (zh) 2023-08-18 2023-08-18 一种串行通信分时复用电路

Publications (1)

Publication Number Publication Date
CN220933481U true CN220933481U (zh) 2024-05-10

Family

ID=90962767

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202322241031.3U Active CN220933481U (zh) 2023-08-18 2023-08-18 一种串行通信分时复用电路

Country Status (1)

Country Link
CN (1) CN220933481U (zh)

Similar Documents

Publication Publication Date Title
US10198396B2 (en) Master control board that switches transmission channel to local commissioning serial port of the master control board
CN105141491B (zh) 一种实现自发自收的rs485通讯电路及方法
CN108647180B (zh) 一种运算系统及相应的电子设备
CN102073611B (zh) 一种i2c总线控制系统及方法
CN105279130A (zh) 一种对同地址的多个i2c器件进行操作的方法
CN107943733A (zh) 一种单板间并行总线的互联方法
CN107480085A (zh) 多接口综合测试系统
US11394583B2 (en) Ethernet interconnection circuit and apparatus
CN214278932U (zh) 一种多模块间ttl电平串口总线通信电路
CN220933481U (zh) 一种串行通信分时复用电路
US8347013B2 (en) Interface card with extensible input/output interface
CN207503207U (zh) 用于多接口的综合测试系统
CN216772401U (zh) 一种主设备主控功能实现系统
CN110888831A (zh) 一种多电源域异步通信装置
CN201378316Y (zh) 通用输入/输出接口扩展电路和具有该电路的移动终端
CN210983388U (zh) 一种可一路转多路pci-e和pci总线接口的板卡
CN209860929U (zh) 一种通信总线结构
CN203658995U (zh) 一种串行数据传输系统
CN216850741U (zh) 激光器光模块控制电路以及激光器
CN203149567U (zh) 基于rs232c标准的多节点通讯电路
CN117971740B (zh) 一种内存拓展板卡和内存拓展方法
CN109032988B (zh) 一种应用在服务器中的网络直通板卡
CN213094226U (zh) 一种基于cpci总线的can通讯装置
CN209842384U (zh) 一种加固can加交换卡
CN216670257U (zh) 一种小型化vpx背板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant