CN220754666U - 一种互联系统阶跃响应的电源模组 - Google Patents
一种互联系统阶跃响应的电源模组 Download PDFInfo
- Publication number
- CN220754666U CN220754666U CN202322484010.4U CN202322484010U CN220754666U CN 220754666 U CN220754666 U CN 220754666U CN 202322484010 U CN202322484010 U CN 202322484010U CN 220754666 U CN220754666 U CN 220754666U
- Authority
- CN
- China
- Prior art keywords
- electrically connected
- module
- resistor
- chip
- pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 title claims abstract description 20
- 239000003990 capacitor Substances 0.000 claims abstract description 29
- 239000013078 crystal Substances 0.000 claims abstract description 27
- 230000005611 electricity Effects 0.000 description 10
- 230000006870 function Effects 0.000 description 8
- 238000000034 method Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000005672 electromagnetic field Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000006872 improvement Effects 0.000 description 2
- 230000001960 triggered effect Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Abstract
本实用新型公开了一种互联系统阶跃响应的电源模组,包括RM芯片、晶振电路模块、程控单结晶体管、下载模块、抗干扰模块、复位电路,所述晶振电路模块的两个针脚上分别电连接有电容C7和电容C12,本实用新型采用在电源电路中增设晶振电路以及抗干扰电路,为电路系统提供基本的时钟信号,便于电路系统各部分保持同步,能把电能转化成其他形式的能,例如可以把电能转化成数字能,也就是可以形成数字或者文字信息供用户查阅,从而方便用户下载需要的数据,为用户的使用提供便捷,抗干扰电路的设置,能够使得电源电路具有抗电磁干扰的功能,降低电磁场对电源模组的干扰,保证电源模组的正常工作。
Description
技术领域
本实用新型涉及电源模组技术领域,特别是一种互联系统阶跃响应的电源模组。
背景技术
电源模组指某个电源包含若干个具有独立供电功用的模组单元,传统的电源模组电路有些是没有晶振电路的,因此在使用的过程中,电路系统中的各部分难以保持同步,而且在实际的使用过程中还容易受到外界电磁场的干扰,周围工作环境中产生的电磁场容易干扰电流电压,导致电流电压不稳定,甚至是出现电流电压过载导致电路故障的情况,难以保证电源电路的正常工作。
针对上述问题,本实用新型进行改进。
发明内容
本实用新型提出一种互联系统阶跃响应的电源模组,具有在电源电路中增设晶振电路以及抗干扰电路,为电路系统提供基本的时钟信号,便于电路系统各部分保持同步,能把电能转化成其他形式的能,例如可以把电能转化成数字能,也就是可以形成数字或者文字信息供用户查阅,从而方便用户下载需要的数据,为用户的使用提供便捷,抗干扰电路的设置,能够使得电源电路具有抗电磁干扰的功能,降低电磁场对电源模组的干扰,保证电源模组的正常工作解决了现有技术中使用过程中存在的上述问题。
本实用新型的技术方案是这样实现的:一种互联系统阶跃响应的电源模组,包括RM芯片、晶振电路模块、程控单结晶体管、下载模块、抗干扰模块、复位电路,所述晶振电路模块的两个针脚上分别电连接有电容C7和电容C12,所述晶振电路模块的输出端与RM芯片的输入端电连接,所述电容C7和电容C12的输出端均电连接有接地,所述抗干扰模块包括并联在一起的电容C8、电容C9、电容C10、电容C11,所述电容C8的输出端电连接有接地,所述电容C11的3V3针脚与RM芯片的3V3针脚电连接,所述RM芯片的针脚8与接地电连接。
本实用新型如上所述的用于互联系统阶跃响应的电源模组,进一步:所述下载模块包括记录模块,所述记录模块上的3V3针脚1与RM芯片的3V3针脚8电连接,所述记录模块上的针脚2电连接有电阻R32,所述记录模块上的针脚3电连接有电阻R31。
本实用新型如上所述的用于互联系统阶跃响应的电源模组,进一步:所述电阻R31的输出端与接地电连接,所述电阻R32的3V3针脚与RM芯片的3V3针脚电连接。
本实用新型如上所述的用于互联系统阶跃响应的电源模组,进一步:所述复位电路包括电阻R34,电阻R34上的3V3针脚与RM芯片上的3V3针脚电连接。本实用新型如上所述的用于互联系统阶跃响应的电源模组,进一步:所述电阻R34的输入端电连接有复位开关S1,所述复位开关的输入端与接地电连接。
本实用新型如上所述的用于互联系统阶跃响应的电源模组,进一步:所述复位电路还包括电容C13,所述电容C13的输出端和输入端分别与复位开关S1的输入端和输出端电连接。
本实用新型如上所述的用于互联系统阶跃响应的电源模组,进一步:所述RM芯片针脚44电连接有PUT接口,所述PUT接口包括电连接在RM芯片上的电阻R33,所述电阻R33的输出端与接地电连接。
综上所述,本实用新型的有益效果在于:
1、本实用新型采用在电源电路中增设晶振电路以及抗干扰电路,为电路系统提供基本的时钟信号,便于电路系统各部分保持同步,能把电能转化成其他形式的能,例如可以把电能转化成数字能,也就是可以形成数字或者文字信息供用户查阅,从而方便用户下载需要的数据,为用户的使用提供便捷,抗干扰电路的设置,能够使得电源电路具有抗电磁干扰的功能,降低电磁场对电源模组的干扰,保证电源模组的正常工作。
2、本实用新型中电阻R31也可以叫上拉电阻,产生高电平,电阻R32也可以叫下拉电阻,产生低电平,那么在芯片的某一端口加入低电平0后,可以使芯片的逻辑运算功能启动,就称这个端口是“低电平有效”,简而言之低电平有效,就是施加低电平的时候,对应功能被触发,从而保证RM芯片有效工作,如果在这个端加的是高电平1,则该芯片是没有被启动,那么该芯片的其他引脚将不被使用,也就不能进行相应逻辑运算。这种情况下就称这个端口为“低电平有效”,需要说明的是,高电平有效同理。
3、本实用新型中RM芯片在获得供电的瞬间,由初始状态开始工作。若微控制器内的随机存储器、计数器等电路获得供电后不经复位便开始工作,可能某种干扰会导致微控制器因程序错乱而不能正常工作,为此,微控制器电路需要设置复位电路,以保证RM芯片的正常工作。
4、本实用新型中电阻R23的设置,它是用外部电阻取代内基极电阻方式,只需改变二者的电阻比,即可从外部调整其参数值,快速便捷,为用户的工作提供便捷,并且PUT接口使用灵活,用途广泛。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型的晶振电路模块结构电力原理示意图;
图2为下载模块的电路结构原理图;
图3为抗干扰模块的电路结构原理图;
图4为复位电路的电路结构原理图。
具体实施方式
下面将结合本实用新型实施例中的附图1-4,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
实施例
一种互联系统阶跃响应的电源模组,包括RM芯片、晶振电路模块、程控单结晶体管、下载模块、抗干扰模块、复位电路,所述晶振电路模块的两个针脚上分别电连接有电容C7和电容C12,所述晶振电路模块的输出端与RM芯片的输入端电连接,所述电容C7和电容C12的输出端均电连接有接地,所述抗干扰模块包括并联在一起的电容C8、电容C9、电容C10、电容C11,所述电容C8的输出端电连接有接地,所述电容C11的3V3针脚与RM芯片的3V3针脚电连接,所述RM芯片的针脚8与接地电连接。
具体使用过程如下:在RM芯片工作时,晶振电路也会同时工作,同样的,抗绕电路也会同时工作,具体如下,RM芯片工作时电流会从RM芯片的针脚6输出到晶振电路上,晶振电路上包括“晶振”Y1和电容7与电容12,电流从“晶振”Y1经过,再到电容12,然后流经电容12,最后通过电容12传递至接地,同时电流还会传递至电容7,经过电容7再次传递至“晶振”Y1,然后经过“晶振”Y1传递向RM芯片,需要说明的是,是从RM芯片上的针脚5传递至RM芯片的,晶振电路上的电容7和电容12这两个电容是把电能转化成其他形式的能,如果没有这两个电容的话,振荡部分会因为没有回路而停振,导致电路不能正常工作,因此电容7和电容12能够保证晶振电路的正常工作,也能够保证电源电路的正常运行,在RM芯片工作时电流经RM芯片3V3针脚9流向抗干扰电路也就是抗干扰模块,下面以抗干扰电路进行称呼,电流经过抗干扰电路上的3V3针脚进入,然后流经电容10,再经过电容9流向电容8,经过电容8流向接地,需要说明的是,流向接地的同时还会再次经过电容8流向电容9,经过电容9流向电容10,再经过抗干扰电路上的3V3针脚流向RM芯片上的3V3针脚9,最后流向RM芯片,从而形成完整的抗干扰电路,降低外界电磁场对整个电源电路的干扰,保证整个电源电路的正常运行,为用户的工作使用提供便捷,需要说明的是,复位电路的设计,RM芯片在获得供电的瞬间,由初始状态开始工作。若微控制器内的随机存储器、计数器等电路获得供电后不经复位便开始工作,可能某种干扰会导致微控制器因程序错乱而不能正常工作,为此,微控制器电路需要设置复位电路,以保证RM芯片的正常工作,电阻R23的设置,它是用外部电阻取代内基极电阻方式,只需改变二者的电阻比,即可从外部调整其参数值,快速便捷,为用户的工作提供便捷,并且PUT接口使用灵活,用途广泛。
所述下载模块包括记录模块,所述记录模块上的3V3针脚1与RM芯片的3V3针脚8电连接,所述记录模块上的针脚2电连接有电阻R32,所述记录模块上的针脚3电连接有电阻R31,所述电阻R31的输出端与接地电连接,所述电阻R32的3V3针脚与RM芯片的3V3针脚电连接。
具体的,电阻R31也可以叫上拉电阻,产生高电平,电阻R32也可以叫下拉电阻,产生低电平,那么在芯片的某一端口加入低电平0后,可以使芯片的逻辑运算功能启动,就称这个端口是“低电平有效”,简而言之低电平有效,就是施加低电平的时候,对应功能被触发,从而保证RM芯片有效工作,如果在这个端加的是高电平1,则该芯片是没有被启动,那么该芯片的其他引脚将不被使用,也就不能进行相应逻辑运算。这种情况下就称这个端口为“低电平有效”,需要说明的是,高电平有效同理。
所述复位电路包括电阻R34,电阻R34上的3V3针脚与RM芯片上的3V3针脚电连接,所述电阻R34的输入端电连接有复位开关S1,所述复位开关的输入端与接地电连接,所述复位电路还包括电容C13,所述电容C13的输出端和输入端分别与复位开关S1的输入端和输出端电连接。
具体的,RM芯片在获得供电的瞬间,由初始状态开始工作。若微控制器内的随机存储器、计数器等电路获得供电后不经复位便开始工作,可能某种干扰会导致微控制器因程序错乱而不能正常工作,为此,微控制器电路需要设置复位电路,以保证RM芯片的正常工作。
所述RM芯片针脚44电连接有PUT接口,所述PUT接口包括电连接在RM芯片上的电阻R33,所述电阻R33的输出端与接地电连接。
具体的,电阻R23的设置,它是用外部电阻取代内基极电阻方式,只需改变二者的电阻比,即可从外部调整其参数值,快速便捷,为用户的工作提供便捷,并且PUT接口使用灵活,用途广泛。
需要说明的是,本实用新型中各硬件要实现的功能已有大量成熟技术做支撑,属于现有技术,本实用新型的实质在于针对特定应用场合,对现有硬件及其连接方式进行优化组合,以满足在特定应用场合的适应需求,解决背景技术中提出的问题(不涉及硬件内部软件的改进)。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
Claims (7)
1.一种互联系统阶跃响应的电源模组,包括RM芯片、晶振电路模块、程控单结晶体管、下载模块、抗干扰模块、复位电路,其特征在于:所述晶振电路模块的两个针脚上分别电连接有电容C7和电容C12,所述晶振电路模块的输出端与RM芯片的输入端电连接,所述电容C7和电容C12的输出端均电连接有接地,所述抗干扰模块包括并联在一起的电容C8、电容C9、电容C10、电容C11,所述电容C8的输出端电连接有接地,所述电容C11的3V3针脚与RM芯片的3V3针脚电连接,所述RM芯片的针脚8与接地电连接。
2.根据权利要求1所述的一种互联系统阶跃响应的电源模组,其特征在于:所述下载模块包括记录模块,所述记录模块上的3V3针脚1与RM芯片的3V3针脚8电连接,所述记录模块上的针脚2电连接有电阻R32,所述记录模块上的针脚3电连接有电阻R31。
3.根据权利要求2所述的一种互联系统阶跃响应的电源模组,其特征在于:所述电阻R31的输出端与接地电连接,所述电阻R32的3V3针脚与RM芯片的3V3针脚电连接。
4.根据权利要求3所述的一种互联系统阶跃响应的电源模组,其特征在于:所述复位电路包括电阻R34,电阻R34上的3V3针脚与RM芯片上的3V3针脚电连接。
5.根据权利要求4所述的一种互联系统阶跃响应的电源模组,其特征在于:所述电阻R34的输入端电连接有复位开关S1,所述复位开关的输入端与接地电连接。
6.根据权利要求5所述的一种互联系统阶跃响应的电源模组,其特征在于:所述复位电路还包括电容C13,所述电容C13的输出端和输入端分别与复位开关S1的输入端和输出端电连接。
7.根据权利要求6所述的一种互联系统阶跃响应的电源模组,其特征在于:所述RM芯片针脚44电连接有PUT接口,所述PUT接口包括电连接在RM芯片上的电阻R33,所述电阻R33的输出端与接地电连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322484010.4U CN220754666U (zh) | 2023-09-13 | 2023-09-13 | 一种互联系统阶跃响应的电源模组 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322484010.4U CN220754666U (zh) | 2023-09-13 | 2023-09-13 | 一种互联系统阶跃响应的电源模组 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220754666U true CN220754666U (zh) | 2024-04-09 |
Family
ID=90559721
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202322484010.4U Active CN220754666U (zh) | 2023-09-13 | 2023-09-13 | 一种互联系统阶跃响应的电源模组 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN220754666U (zh) |
-
2023
- 2023-09-13 CN CN202322484010.4U patent/CN220754666U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105388805B (zh) | 基于spi总线的测量控制系统 | |
CN101453313A (zh) | 主从设备通信电路 | |
CN113568855A (zh) | 一种低成本的pcie热拔插多模式兼容装置 | |
CN220754666U (zh) | 一种互联系统阶跃响应的电源模组 | |
CN201773350U (zh) | 用于pctv一体机的计算机主控板电源管理模块 | |
CN208316365U (zh) | 一种掉电时间延长电路以及电源控制电路 | |
CN201887418U (zh) | 电能计量芯片的电源管理模块 | |
CN208128214U (zh) | 用于fpga的多模式por电路 | |
CN206757593U (zh) | 用于集中器的看门狗电路 | |
CN113849355B (zh) | I2c速率自适应调整方法、系统、终端及存储介质 | |
CN108347244B (zh) | 用于fpga的多模式por电路 | |
CN102213971A (zh) | 时序控制电路及具有该时序控制电路的前端总线电源 | |
CN205247119U (zh) | 低频缓变信号实时监测装置 | |
CN216016711U (zh) | 一种待机后定时关机的显示器控制系统 | |
CN210867753U (zh) | 一种基于arm的边缘计算网关模块 | |
CN110943724A (zh) | 一种基于硬件设计的模拟开关电路及其工作方法 | |
CN207603610U (zh) | 同或门电路及异或门电路 | |
CN208819045U (zh) | 一种fpga开发板 | |
CN208654778U (zh) | 一种ota升级电路 | |
CN202472546U (zh) | Mcu复位装置 | |
CN102314209B (zh) | 主机板电源控制电路 | |
CN206481280U (zh) | 一种延时控制复位电路 | |
CN101436096B (zh) | 核心电压控制装置 | |
CN206322167U (zh) | 一种程序下载电路 | |
CN212908973U (zh) | 一种带电压监测功能的过流保护电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |