CN219499626U - 信号输入电路的pcb板、量子测控系统及量子计算机 - Google Patents
信号输入电路的pcb板、量子测控系统及量子计算机 Download PDFInfo
- Publication number
- CN219499626U CN219499626U CN202320687405.1U CN202320687405U CN219499626U CN 219499626 U CN219499626 U CN 219499626U CN 202320687405 U CN202320687405 U CN 202320687405U CN 219499626 U CN219499626 U CN 219499626U
- Authority
- CN
- China
- Prior art keywords
- transmission line
- installation area
- area
- input circuit
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Abstract
本实用新型公开了信号输入电路的PCB板、量子测控系统及量子计算机,PCB板,包括基板以及设置于基板上的用于安装中控模块的第一安装区、用于安装数模转换模块的第二安装区、用于安装信号连接器的第四安装区;所述第一安装区与所述第二安装区之间布置第一传输线,所述第二安装区与所述第四安装区之间布置传输线A;所述基板上设置挖空槽且所述挖空槽位于所述传输线A的走线区域下方。通过在基板上设置挖空槽且挖空槽位于传输线A的走线区域下方,减少了对地距离,从而能够减少传输线A上的阻抗损耗,使得信号能有效传递至量子芯片。
Description
技术领域
本实用新型涉及量子计算机技术领域,特别是涉及一种信号输入电路的PCB板、量子测控系统及量子计算机。
背景技术
量子计算机是一类遵循量子力学规律进行的高速数学和逻辑运算、存储及处理量子信息的物理装置。量子计算机的特点主要有运行速度较快、处置信息能力较强、应用范围较广等。与一般计算机相比较起来,信息处理量愈多,对于量子计算机实施运算也就愈加有利,也就更能确保运算具备精准性。
在现有的量子计算机中,对量子芯片的调控需要数量较多的信号传输线路,其中,包括信号输入电路,信号输入电路用于提供量子比特调控所需的控制信号,但是,现有的信号输入电路在传输信号时会因为各种原因(例如传输线阻抗不匹配,外界干扰,内部信号之间相互干扰等原因),影响信号传递质量,使得信号不能有效传递至量子芯片。
实用新型内容
本实用新型的目的在于:提供一种信号输入电路的PCB板、量子测控系统及量子计算机,使得信号能有效传递至量子芯片。
为了实现上述目的,本实用新型提供如下技术方案:
本实用新型第一方面提供一种信号输入电路的PCB板,包括基板以及设置于基板上的用于安装中控模块的第一安装区、用于安装数模转换模块的第二安装区、用于安装信号连接器的第四安装区;
所述第一安装区与所述第二安装区之间布置第一传输线,所述第二安装区与所述第四安装区之间布置传输线A;
所述基板上设置挖空槽且所述挖空槽位于所述传输线A的走线区域下方。
如上所述的信号输入电路的PCB板,进一步地,所述基板上还设有用于安装变压器的第三安装区;
所述第二安装区与所述第三安装区之间布置第二传输线,所述第三安装区与第四安装区之间布置第三传输线;
所述传输线A由所述第二传输线和所述第三传输线组成,所述第二传输线和所述第三传输线的走线区域下方均设有所述挖空槽。
如上所述的信号输入电路的PCB板,进一步地,所述第三传输线的走线区域下方的挖空槽的宽度为a,所述第三传输线的走线宽度为b,a与b满足如下关系式:1.9b≥a≥2.1b。
如上所述的信号输入电路的PCB板,进一步地,所述数模转换模块与所述变压器之间设置两根所述第二传输线;两根所述第二传输线的长度差小于1mil。
如上所述的信号输入电路的PCB板,进一步地,所述第二传输线包括多段直线且相邻直线之间通过圆滑曲线连接,所述第二传输线的两端均为圆滑曲线。
如上所述的信号输入电路的PCB板,进一步地,所述基板上设置屏蔽罩,所述屏蔽罩包括罩体以及设置在罩体内的隔板;
所述罩体罩设于所述第二安装区、所述第三安装区和所述第四安装区;
所述隔板将所述罩体分隔成两个区域,所述第二安装区位于其中一个区域,所述第三安装区和所述第四安装区位于另一个区域。
如上所述的信号输入电路的PCB板,进一步地,所述基板与屏蔽罩的接触面设置接地孔。
如上所述的信号输入电路的PCB板,进一步地,所述基板为多层板,包括顶层、中间层和底层;
所述第一安装区、所述第二安装区、所述第三安装区、所述第四安装区、所述第二传输线和所述第三传输线布置在顶层;所述第一传输线布置在中间层。
如上所述的信号输入电路的PCB板,进一步地,所述中间层为多层板,所述中间层的第一层对应的所述第二传输线和所述第三传输线的走线区域设置挖空孔,所述挖空孔与所述中间层的第二层之间形成所述挖空槽。
本实用新型第二方面提供一种量子测控系统,包括中控模块、数模转换模块、信号连接器以及上述信号输入电路的PCB板;
所述中控模块焊接于所述基板的第一安装区,用于输出量子计算任务的信号数据;
所述数模转换模块焊接于所述基板的第二安装区,用于依据所述信号数据输出对应的控制信号;
所述信号连接器焊接于所述基板的第四安装区,用于输出所述控制信号至量子芯片。
本实用新型第三方面提供一种量子计算机,包括上述量子测控系统。
本实用新型的有益效果在于:本申请的信号输入电路的PCB板,通过在基板上设置挖空槽且挖空槽位于传输线A的走线区域下方,减少了对地距离,从而能够减少传输线A上的阻抗损耗,使得信号能有效传递至量子芯片。
本实用新型提供的量子测控系统及量子计算机包括上述的PCB板,因此具有相同的有益效果,在此不再赘述。
附图说明
图1为本实用新型实施例提供的PCB板的结构示意图;
图2为本实用新型实施例提供的屏蔽罩的结构示意图;
附图标记中:
10、基板;11、第一安装区;12、第二安装区;13、第三安装区;14、第四安装区;15、第二传输线;16、第三传输线;17、挖空槽;18、安装孔;
20、屏蔽罩;21、罩体;22、第一隔板;23、第二隔板;24、第三隔板。
具体实施方式
为了使本技术领域的人员更好地理解本申请中的技术方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。下面通过参考附图描述的实施例是示例性的,仅用于解释本申请,而不能解释为对本申请的限制。
在本实用新型的描述中,需要理解的是,术语“中心”、“上”、“下”、“左”、“右”等指示的方位或者位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本实用新型的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
如图1所示:本申请实施例公开了一种信号输入电路的PCB板,包括基板10以及设置于基板10上的用于安装中控模块的第一安装区11、用于安装数模转换模块的第二安装区12、用于安装信号连接器的第四安装区14;
所述第一安装区11与所述第二安装区12之间布置第一传输线,所述第二安装区12与所述第四安装区14之间布置传输线A;所述基板10上设置挖空槽17且所述挖空槽17位于所述传输线A的走线区域下方。
在电子技术领域,通常在基板10上设置微带线或者带状线作为信号传输线,信号传输线的阻抗Z与基板10的介电常数ε、微带线或者带状线对地距离h、微带线或者带状线的铜箔厚度t和宽度w等相关,且阻抗Z与对地距离h成反比、与宽度w成正比;即为了实现具体的阻抗值可以通过增大对地距离h或者减小宽度w的方式。本申请的信号输入电路的PCB板,为了避免信号反射,确保信号的高质量传输,信号传输线的阻抗通常选择50欧姆,通过在基板10上设置挖空槽17且挖空槽17位于传输线A的走线区域下方,减少了对地距离,从而能够减少传输线A上的阻抗损耗,使得信号能有效传递至量子芯片。
本申请的PCB板在具体使用时,基板10上设置的中控模块,负责输出量子计算任务的信号数据;通过设置数模转换模块,用于依据所述信号数据输出对应的控制信号;通过设置信号连接器,用于输出所述控制信号至量子芯片。
在本实用新型的一些实施例中,所述基板10上还设有用于安装变压器的第三安装区13;所述第二安装区12与所述第三安装区13之间布置第二传输线15,所述第三安装区13与第四安装区14之间布置第三传输线16;所述传输线A由所述第二传输线15和所述第三传输线16组成,所述第二传输线15和所述第三传输线16的走线区域下方均设有所述挖空槽17。
通过在第二传输线15和第三传输线16的走线区域均设置挖空槽17,相当于增大了第二传输线15和第三传输线16的对地距离h,进而降低了信号传输线的阻抗Z,使得信号传输线的阻抗值Z更接近50欧姆;与此同时,不需要通过减小基板10上第二传输线15和第三传输线16的宽度来达到降低阻抗Z的目的,进而使得第二传输线15和第三传输线16在基板10上容易布局。
通过设置用于安装变压器(例如巴伦变压器)的第三安装区13,PCB板具体使用时,在第三安装区13安装变压器,用于将数模转换模块输出的差分控制信号转成为单端控制信号。
在本申请的一些实施例中,所述第一安装区11内设置第一焊盘,中控模块焊接于第一焊盘上,所述第二安装区12内设置第二焊盘,数模转换模块焊接于第二焊盘上,所述第三安装区13内设置第三焊盘,变压器焊接于第三焊盘上,所述第四安装区14内设置第四焊盘,信号连接器焊接于第四焊盘上。
在本申请的一些实施例中,中控模块为FPGA,数模转换模块为DAC,信号连接器为SMA连接器。
在本申请的一些实施例中,当PCB板上设置一个SMA连接器时,第四区间内设置的第四焊盘有5个,分别焊接到SMA连接器的5个引脚上。
在本申请的一些实施例中,所述PCB板上设置多个SMA连接器时,每个SMA连接器分别电连接一个变压器,所有变压器均连接到一个DAC上,DAC与FPGA电连接;通过设置多个SMA连接器,实现多通道输入,示例性地,设置2个SMA连接器,实现量子测控脉冲信号双通道输入至量子芯片。
在本申请的一些实施例中,第一传输线、第二传输线15、第三传输线16均为铜线。
在本申请的一些实施例中,所述第三传输线16的走线区域下方的挖空槽17的宽度为a,所述第三传输线16的走线宽度为b,通常,挖空槽17的宽度为第三传输线走线宽度的2倍左右,具体地,a与b满足如下关系式:1.9b≥a≥2.1b。通过这样设置,避免了信号连接器的内导体引脚与其周围的接地孔之间的距离太近,会引入容性负载拉低信号的阻抗,增加信号反射的现象的发生,同时,也不能过大,避免信号与其周围接地孔之间的距离太远。
示例性地,当第三传输线16的走线宽度b设置成13-14mil,a设置成26-28mil且第三传输线16位于挖空槽17的中间位置,即第三传输线16到挖空槽17两边的距离相等,这样设置,就使得变压器与信号连接器之间的第三传输线16的阻抗能够匹配到50±5欧姆,进一步保证信号有效传递至量子芯片。
在本申请的一些实施例中,所述数模转换模块与所述变压器之间设置两根所述第二传输线15;两根所述第二传输线15的长度差小于1mil。
通过将两根第二传输线15的长度差控制在1mil以内,使得差分信号的抗干扰能力强,保证了信号传输的准确性,进一步保证信号有效传递至量子芯片。
在本申请的一些实施例中,所述第二传输线15包括多段直线且相邻直线之间通过圆滑曲线连接,所述第二传输线15的两端均为圆滑曲线。
通过以上设计,使得第二传输线15走线更加圆滑,减少信号损耗,进一步保证信号有效传递至量子芯片。
在本申请的一些实施例中,所述第二传输线15还可以由多段圆滑曲线组成。
通过以上设计,使得第二传输线15走线更加圆滑,减少信号损耗,进一步保证信号有效传递至量子芯片。
在本申请的一些实施例中,所述基板10上设置屏蔽罩20,所述屏蔽罩20包括罩体21以及设置在罩体21内的隔板;
所述罩体21罩设于所述第二安装区12、所述第三安装区13和所述第四安装区14;
所述隔板将所述罩体21分隔成两个区域,所述第二安装区12位于其中一个区域,所述第三安装区13和所述第四安装区14位于另一个区域。
通过在设置屏蔽罩20,使得信号不受到外界干扰,通过设置隔板,避免了内部信号之间相互干扰,进一步保证信号的有效传输。
在本申请的一些实施例中,如图1所示,当量子测控信号输入电路为双通道输入电路时,第四安装区14内设置两个SMA连接器,分别为第一SMA连接器和第二SMA连接器,第三安装区13设置两个变压器,分别为第一变压器和第二变压器,第二安装区12设置一个DAC,第一区域设置一个FPGA,当设置屏蔽罩20时,罩体21内设置三块隔板,分别为第一隔板22、第二隔板23、第三隔板24,第一隔板22和第三隔板24平行布置,第二隔板23与第一隔板22垂直布置,所述第一隔板22布置在DAC与第一变压器之间,第三隔板24布置在DAC与第二变压器之间,第二隔板23布置第一SMA连接器和第二SMA连接器之间,第一隔板22的一端和第二隔板23的一端和第三隔板24的一端均固定于罩体21内壁,第一隔板22的另一端和第二隔板23的另一端之间形成供DAC到第一变压器之间的第二传输线15通过的第一缺口;所述第二隔板23的另一端与第三隔板24的另一端形成供DAC到其中第二变压器之间的第二传输线15通过的第二缺口。
通过这样设置,屏蔽罩20内形成三个相对独立的区间,将第一SMA连接器和第一变压器分割在一个独立区间内,第二SMA连接器和第二变压器分割在一个独立区间内,DAC分隔在一个独立区间内。
在本申请的一些实施例中,所述基板10与屏蔽罩20的接触面设置接地孔。
通过在所述基板10与屏蔽罩20的接触面设置接地孔,不仅起到散热的作用,而且还能减小信号的回流路径,进而进一步减小阻抗浮动。
在本申请的一些实施例中,所述第三传输线16周围的基板10上设置接地孔,方便回流,在本申请的一些实施例中,所述第二传输线15周围的基板10上设置接地孔,方便信号回流,在本申请的一些实施例中,所述变压器的引脚周围设置接地孔,方便信号回流。
在本申请的一些实施例中,所述屏蔽罩20通过螺钉可拆卸式固定于所述基板10上。
在本申请的一些实施例中,所述基板10为多层板,包括顶层、中间层和底层;
所述第一安装区11、第二安装区12、第三安装区13、第四安装区14、第二传输线15和第三传输线16布置在顶层;所述第一传输线布置在中间层。
通过将基板10设置成多层板,顶层上设置第一安装区11、第二安装区12、第三安装区13、第四安装区14,用于安装电路中的元器件-中控模块、数模转换模块、变压器和信号连接器,同时由于数模转换模块与变压器之间的第二传输线15和变压器与信号连接器之间的第三传输线16是重点信号走线,所以放在顶层,方便对其进行处理;中控模块与数模转换模块之间的第三传输线16是属于常规走线,所以放置于中间层。
在本申请的一些实施例中,中间层包括走线层和接地层和电源层,走线层用于走信号传输线、接地层用于接地,电源层用于走电源传输线;在实际应用时,走线层、接地层、电源层根据实际需求进行设置一层或多层。进一步地,PCB板的总层数一般为偶数,信号层与电源层之间会设置接地层。
在本申请的一些实施例中,底层也可以用于安装电路中的元器件以及用于重要信号走线。
在本申请的一些实施例中,所述中间层为多层板,所述中间层的第一层对应的第二传输线15和第三传输线16的走线区域设置挖空孔,所述挖空孔与所述中间层的第二层之间形成所述挖空槽17。
通过在中间层的第一层(也就是基板10的第二层)设置挖空孔,减少了对地距离,从而能够减少第二传输线15和第三传输线16上的阻抗损耗,使得所有信号均能有效传递至量子芯片。
在本申请的一些实施例中,所述基板10上设置安装孔18,用于将PCB板安装于所需要的装置上。
基于同一申请构思,本申请实施例还提出一种量子测控系统,包括中控模块、数模转换模块、信号连接器以及上述信号输入电路的PCB板;
所述中控模块焊接于所述基板10的第一安装区11,用于输出量子计算任务的信号数据;
所述数模转换模块焊接于所述基板10的第二安装区12,用于依据所述信号数据输出对应的控制信号;
所述信号连接器焊接于所述基板10的第四安装区14,用于输出所述控制信号至量子芯片。
通过在基板10上设置挖空槽17且挖空槽17位于传输线A的走线区域下方,减少了对地距离,从而能够减少传输线A上的阻抗损耗,使得信号能有效传递至量子芯片。
基于同一申请构思,本申请实施例还提出一种量子计算机,包括上述量子测控系统。
本说明书的描述中,参考术语“一些实施例”或“示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本实用新型的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例中以合适的方式结合。此外,本领域的技术人员可以将本说明书中描述的不同实施例或示例进行接合和组合。
上述仅为本实用新型的优选实施例而已,并不对本实用新型起到任何限制作用。任何所属技术领域的技术人员,在不脱离本实用新型的技术方案的范围内,对本实用新型揭露的技术方案和技术内容做任何形式的等同替换或修改等变动,均属未脱离本实用新型的技术方案的内容,仍属于本实用新型的保护范围之内。
Claims (11)
1.一种信号输入电路的PCB板,其特征在于,包括基板(10)以及设置于基板(10)上的用于安装中控模块的第一安装区(11)、用于安装数模转换模块的第二安装区(12)、用于安装信号连接器的第四安装区(14);
所述第一安装区(11)与所述第二安装区(12)之间布置第一传输线,所述第二安装区(12)与所述第四安装区(14)之间布置传输线A;
所述基板(10)上设置挖空槽(17)且所述挖空槽(17)位于所述传输线A的走线区域下方。
2.根据权利要求1所述的信号输入电路的PCB板,其特征在于,所述基板(10)上还设有用于安装变压器的第三安装区(13);
所述第二安装区(12)与所述第三安装区(13)之间布置第二传输线(15),所述第三安装区(13)与所述第四安装区(14)之间布置第三传输线(16);
所述传输线A由所述第二传输线(15)和所述第三传输线(16)组成,所述第二传输线(15)和所述第三传输线(16)的走线区域下方均设有所述挖空槽(17)。
3.根据权利要求2所述的信号输入电路的PCB板,其特征在于,所述第三传输线(16)的走线区域下方的挖空槽(17)的宽度为a,所述第三传输线(16)的走线宽度为b,a与b满足如下关系式:1.9b≥a≥2.1b。
4.根据权利要求2所述的信号输入电路的PCB板,其特征在于,所述数模转换模块与所述变压器之间设置两根所述第二传输线(15);两根所述第二传输线(15)的长度差小于1mil。
5.根据权利要求2所述的信号输入电路的PCB板,其特征在于,所述第二传输线(15)包括多段直线且相邻直线之间通过圆滑曲线连接,所述第二传输线(15)的两端均为圆滑曲线。
6.根据权利要求2所述的信号输入电路的PCB板,其特征在于,所述基板(10)上设置屏蔽罩(20),所述屏蔽罩(20)包括罩体(21)以及设置在罩体(21)内的隔板;
所述罩体(21)罩设于所述第二安装区(12)、所述第三安装区(13)和所述第四安装区(14);
所述隔板将所述罩体(21)分隔成两个区域,所述第二安装区(12)位于其中一个区域,所述第三安装区(13)和所述第四安装区(14)位于另一个区域。
7.根据权利要求6所述的信号输入电路的PCB板,其特征在于,所述基板(10)与屏蔽罩(20)的接触面设置接地孔。
8.根据权利要求2所述的信号输入电路的PCB板,其特征在于,所述基板(10)为多层板,包括顶层、中间层和底层;
所述第一安装区(11)、所述第二安装区(12)、所述第三安装区(13)、所述第四安装区(14)、所述第二传输线(15)和所述第三传输线(16)布置在顶层;所述第一传输线布置在中间层。
9.根据权利要求8所述的信号输入电路的PCB板,其特征在于,所述中间层为多层板,所述中间层的第一层对应的所述第二传输线(15)和所述第三传输线(16)的走线区域设置挖空孔,所述挖空孔与所述中间层的第二层之间形成所述挖空槽(17)。
10.一种量子测控系统,其特征在于,包括中控模块、数模转换模块、信号连接器以及权利要求1-9任意一项所述的信号输入电路的PCB板;
所述中控模块焊接于所述基板(10)的第一安装区(11),用于输出量子计算任务的信号数据;
所述数模转换模块焊接于所述基板(10)的第二安装区(12),用于依据所述信号数据输出对应的控制信号;
所述信号连接器焊接于所述基板(10)的第四安装区(14),用于输出所述控制信号至量子芯片。
11.一种量子计算机,其特征在于,包括如权利要求10所述的量子测控系统。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320687405.1U CN219499626U (zh) | 2023-03-30 | 2023-03-30 | 信号输入电路的pcb板、量子测控系统及量子计算机 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320687405.1U CN219499626U (zh) | 2023-03-30 | 2023-03-30 | 信号输入电路的pcb板、量子测控系统及量子计算机 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219499626U true CN219499626U (zh) | 2023-08-08 |
Family
ID=87505570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202320687405.1U Active CN219499626U (zh) | 2023-03-30 | 2023-03-30 | 信号输入电路的pcb板、量子测控系统及量子计算机 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219499626U (zh) |
-
2023
- 2023-03-30 CN CN202320687405.1U patent/CN219499626U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106537683B (zh) | 多层基板上信号的耦合 | |
US6372996B2 (en) | Circuit board having shielding planes with varied void opening patterns for controlling the impedance and the transmission time | |
US20140085856A1 (en) | Flexible printed circuit board and circuit-board connection structure | |
US8476537B2 (en) | Multi-layer substrate | |
US8030580B2 (en) | Printed wiring board and electronic apparatus including same | |
CN109511220B (zh) | 电路板和光模块 | |
US6602078B2 (en) | Electrical interconnect having a multi-layer circuit board structure and including a conductive spacer for impedance matching | |
US8120450B2 (en) | High frequency circuit module | |
US12087987B2 (en) | Printed circuit boards and methods for manufacturing thereof for RF connectivity between electro-optic phase modulator and digital signal processor | |
JP4659087B2 (ja) | 差動平衡信号伝送基板 | |
CN219499626U (zh) | 信号输入电路的pcb板、量子测控系统及量子计算机 | |
KR100712169B1 (ko) | 차동 신호를 태핑하는 회로 | |
CN219497083U (zh) | 信号输出电路的pcb板、量子测控系统及量子计算机 | |
JP4521534B2 (ja) | 基板間の接続方法 | |
CN220455785U (zh) | 背板、机箱及量子测控系统 | |
CN219958254U (zh) | 用于比特频率控制的电路板、量子测控系统及量子计算机 | |
CN219124441U (zh) | 一种高速信号背板 | |
TWI835035B (zh) | 線路板與使用此線路板的電子構裝 | |
CN115473062B (zh) | 一种高速信号传输板卡及电子设备 | |
US20240276634A1 (en) | Shielding structure and circuit board | |
CN219919251U (zh) | 印制电路板及电子设备 | |
CN220305760U (zh) | 集成板卡、量子测控系统及量子计算机 | |
CN116567912A (zh) | 内嵌式pcb传输结构 | |
CN116113136A (zh) | 应用于行动PCI Express模组的电路板结构 | |
CN111836453A (zh) | 一种天线系统的pcb板跳线结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |