CN218675893U - 处理装置及电子设备 - Google Patents

处理装置及电子设备 Download PDF

Info

Publication number
CN218675893U
CN218675893U CN202223170283.3U CN202223170283U CN218675893U CN 218675893 U CN218675893 U CN 218675893U CN 202223170283 U CN202223170283 U CN 202223170283U CN 218675893 U CN218675893 U CN 218675893U
Authority
CN
China
Prior art keywords
interface
connector
storage unit
core board
conversion chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202223170283.3U
Other languages
English (en)
Inventor
王�琦
姚济壮
彭飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Longxin Zhongke Hefei Technology Co ltd
Original Assignee
Longxin Zhongke Hefei Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Longxin Zhongke Hefei Technology Co ltd filed Critical Longxin Zhongke Hefei Technology Co ltd
Priority to CN202223170283.3U priority Critical patent/CN218675893U/zh
Application granted granted Critical
Publication of CN218675893U publication Critical patent/CN218675893U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本申请提供的处理装置及电子设备,该处理装置包括:核心板以及至少一个载板;核心板上设置有第一存储单元、中央处理器以及至少一个第一连接器;中央处理器与第一存储单元以及第一连接器连接;第一存储单元用于存储中央处理器的运行结果以及运行程序;载板包括:第一接口、第二存储单元、至少一个第二连接器以及至少一个第二接口;第一接口分别与第二存储单元、第二连接器连接;第二连接器与第二接口连接;第二存储单元用于存储用户指定的电子设备的启动固件;第一连接器与第二连接器可拆卸式连接,中央处理器用于对载板的第二接口传输的信号进行处理。本申请提供的处理装置有利于用户对处理装置所对应的接口资源进行调整,避免接口资源的浪费。

Description

处理装置及电子设备
技术领域
本申请涉及电子技术领域,尤其涉及一种处理装置及电子设备。
背景技术
目前,随着电子技术的不断发展,越来越多的数据处理、终端控制等方法需要通过电子设备去实现。
受电子设备的出厂限制,大部分电子设备上所设备的接口的种类以及数量都已被固定,使得电子设备被应用于不同的场景中时,容易出现接口资源浪费或者接口难以满足当前应用场景需求的问题。
因此,亟需提供一种处理装置及电子设备,以避免出现接口资源浪费或者接口数量不足的问题。
实用新型内容
本申请提供的处理装置及电子设备,用以解决相关技术中电子设备被应用于不同的场景中时出现接口资源浪费或者接口数量不足的问题。
第一方面,本申请提供一种处理装置,包括:核心板以及至少一个载板;
所述核心板上设置有第一存储单元、中央处理器以及至少一个第一连接器;所述中央处理器分别与所述第一存储单元、所述第一连接器连接;所述第一存储单元用于存储所述中央处理器的运行结果以及运行程序;
所述载板包括:第一接口、第二存储单元、至少一个第二连接器以及至少一个第二接口;所述第一接口分别与所述第二存储单元、所述第二连接器连接;所述第二连接器与所述第二接口连接,所述第二接口用于连接外部设备;所述第二存储单元用于存储用户指定的电子设备的启动固件;所述第一连接器与所述第二连接器可拆卸式连接,所述中央处理器用于对所述载板的第二接口传输的信号进行处理。
在一种可能的实现方式中,所述核心板还包括:第三存储单元;所述第三存储单元与所述中央处理器连接,所述第三存储单元用于存储预设的启动固件。
在一种可能的实现方式中,所述第一连接器具有第一连接线接口;所述第二连接器具有第二连接线接口;所述第一连接器通过所述第一连接线接口、连接线、所述第二连接线接口与所述第二连接器可拆卸地连接。
在一种可能的实现方式中,所述第一连接器包括第一插接口;所述第二连接器包括第二插接口;所述第一连接器通过所述第一插接口、所述第二插接口与所述第二连接器可拆卸地连接。
在一种可能的实现方式中,所述核心板还包括:电源模块;所述电源模块分别与所述第一存储单元、所述中央处理器连接,用于分别向所述第一存储单元以及所述中央处理器供电。
在一种可能的实现方式中,所述电源模块与所述第一连接器连接。
在一种可能的实现方式中,所述第一存储单元包括:第二存储模块以及至少一个第一存储模块,其中,所述第一存储模块为双倍速率同步动态随机存储器;所述第二存储模块为Flash存储器。
在一种可能的实现方式中,所述核心板上的第一连接器的数量为两个,其中,一个第一连接器设置在所述核心板的第一边界处,另一第一连接器设置在所述核心板的第二边界处,所述第一边界与所述第二边界平行。
在一种可能的实现方式中,所述载板上的第二接口包括:高速串行计算机扩展总线标准接口以及通用串行总线接口,所述载板还包括:转换芯片;所述高速串行计算机扩展总线标准接口与所述第二连接器以及所述转换芯片连接;所述转换芯片与所述通用串行总线接口连接;
所述转换芯片用于对所述高速串行计算机扩展总线标准接口或所述通用串行总线接口输入的信号进行信号转换处理。
在一种可能的实现方式中,所述载板上的第二接口包括:第一音频接口以及第二音频接口,所述载板还包括:音频转换芯片;所述音频转换芯片与所述第一音频接口以及所述第二音频接口连接;所述第二音频接口与是第二连接器连接;
所述音频转换芯片用于对接收到的音频信号进行数模转换处理。
在一种可能的实现方式中,所述载板上的第二接口包括:第一视频接口以及第二视频接口;所述载板还包括:视频转换芯片;所述第一视频接口与所述第二连接器以及所述视频转换芯片连接;所述视频转换芯片与所述第二视频接口连接;
所述视频转换芯片用于对所述第一视频接口输出的信号进行信号处理。
在一种可能的实现方式中,所述载板上的第二接口包括:高速串行计算机扩展总线标准接口、串行高级技术附件接口、通用串行总线接口、安全数字输入输出接口、通用异步接收/传送器接口、集成电路总线接口、控制器域网接口中的至少一种或多种。
第二方面,本申请提供一种电子设备,包括:如第一方面中任一项所述的处理装置。
本申请提供的处理装置及电子设备,该处理装置包括:核心板以及至少一个载板;所述核心板上设置有第一存储单元、中央处理器以及至少一个第一连接器;所述中央处理器分别与所述第一存储单元、所述第一连接器连接;所述第一存储单元用于存储所述中央处理器的运行结果以及运行程序;所述载板包括:第一接口、第二存储单元、至少一个第二连接器以及至少一个第二接口;所述第一接口分别与所述第二存储单元、所述第二连接器连接;所述第二连接器与所述第二接口连接,所述第二接口用于连接外部设备;所述第二存储单元用于存储用户指定的电子设备的启动固件;所述第一连接器与所述第二连接器可拆卸式连接,所述中央处理器用于对所述载板的第二接口传输的信号进行处理。通过上述处理装置,相比于相关技术中采用一块主板固定整机接口的方式,本申请提供的处理装置有利于用户对处理装置所对应的接口资源进行调整,即本实施例中,在核心板上保留有处理装置的核心功能,用户可以通过选择具有不同第二接口的载板与核心板进行可拆卸式的连接,进而满足用户对接口资源的使用需求,避免接口资源的浪费。此外,在载板上可以预留有第二存储单元来存储用户所希望的固件类型的启动固件,满足用户对不同启动固件的需求,进而无需在核心板上存储不同的启动固件。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
图1为本申请实施例提供的一种处理装置的结构示意图;
图2为本申请实施例提供的第二种处理装置的结构示意图;
图3为本申请实施例提供的第三种处理装置的结构示意图;
图4为本申请实施例提供的第四种处理装置的结构示意图;
图5为本申请实施例提供的第五种处理装置的结构示意图;
图6为本申请实施例提供的一种处理装置的示意图。
通过上述附图,已示出本申请明确的实施例,后文中将有更详细的描述。这些附图和文字描述并不是为了通过任何方式限制本申请构思的范围,而是通过参考特定实施例为本领域技术人员说明本申请的概念。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与本申请的一些方面相一致的装置和方法的例子。
当前,随着电子技术的不断发展,电子设备的应用领域也越来越广泛。当前,电子设备在出厂时其所配置的接口已被固定,即用户不可以随意增加需要使用的接口或者删除自己无需使用的接口,进而导致电子设备无法满足不同领域的用户的使用需求。
相关技术中,在电子设备出厂时,会将电子设备中的中央处理器所支持的所有接口都引出至电子设备外部,以便用户使用。然而,采用上述技术,容易在使用过程中造成较多的接口资源的浪费。并且,使用者也无法对上述接口资源进行删除或者修改,无法满足用户的实际需求。
本申请提供的处理装置及电子设备,用以解决上述技术问题。
下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。下面将结合附图,对本申请的实施例进行描述。
图1为本申请实施例提供的一种处理装置的结构示意图,如图1所示,该处理装置中包括:核心板以及至少一个载板;核心板上设置有第一存储单元、中央处理器以及至少一个第一连接器;中央处理器分别与第一存储单元、第一连接器连接;第一存储单元用于存储中央处理器的运行结果以及运行程序;载板包括:第一接口、第二存储单元、至少一个第二连接器以及至少一个第二接口;第一接口分别与第二存储单元、第二连接器连接;第二连接器与第二接口连接,第二接口用于连接外部设备;第二存储单元用于存储用户指定的电子设备的启动固件;第一连接器与第二连接器可拆卸式连接,中央处理器用于对载板的第二接口传输的信号进行处理。
示例性地,图1中以处理装置中具有一个载板为例进行说明。本实施例中的核心板中设置有第一存储单元、中央处理器以及至少一个第一连接器(图1中以第一连接器的数量为1进行说明)。其中,第一存储单元与中央处理器连接,第一存储单元中用于存储中央处理器的运行结果以及运行程序。举例来说,在中央处理器在进行数据处理等过程中,可以通过调用第一存储单元中所对应的运行程序,对所接收到的数据进行处理;并且,在数据处理过程中,数据处理的中间运行结果也可以在第一存储单元中进行缓存,直至本次数据处理结束之后,可以将处理结束之后所得到的处理结果存储至第一存储单元中;此外,也可以选择对第一存储单元中的中间运行结果进行删除操作。
此外,核心板上的中央处理器还与核心板上的第一连接器连接,以便中央处理器可以通过核心板的第一连接器与核心板以外的其余设备或者接口实现通信。需要说明的是,本实施例中对核心板上的第一连接器的数量以及第一连接器的位置不做具体限制。
并且,在该处理装置中还设置有载板,其中,载板上设置有至少一个第二连接器。此外,载板上还设置有第一接口,在实际应用中第一接口可以为串行外设接口(SerialPeripheral Interface,简称SPI)以及与第一接口连接的第二存储单元。其中,载板上的第二连接器用于与核心板上的第一连接器可拆卸式地连接。
载板上设置的第一接口分别与载板上的第二连接器以及载板上的第二存储单元连接,其中,第二存储单元中可以存储有用户指定的电子设备的启动固件。可以理解的是,当本实施例中的核心板上的第一连接器与载板上的第二连接器连接,且本实施例中的处理器接收到启动指令时,此时,核心板上的中央处理器可以通过依次连接的第一连接器、第二连接器、第一接口,在与第一接口连接的第二存储单元中获取启动固件,以便中央处理器可以正常启动。
此外,在载板上还可以设置有至少一个第二接口,该第二接口可以用于连接其余外部设备,以便核心板上的中央处理器可以对第二接口接收到的信号进行处理。即,当核心板上的第一连接器与载板上的第二连接器连接之后,核心板上的中央处理器可以依次通过第一连接器、第二连接器与载板上设置的第二接口所连接的外部设备进行数据传输。
需要说明的是,本实施例中对于载板中第二连接器的数量以及载板的数量不做具体限制,即一个核心板可以连接多个载板,且一个核心板与一个载板连接时可以采用一组连接器或者多组连接器进行连接,其中,一组连接器即一个第一连接器与一个第二连接器。
可以理解的是,本实施例中,为了便于用户对处理装置所对应的接口资源进行调整,本实施例中,在核心板上保留有处理装置的核心功能,用户可以通过选择具有不同第二接口的载板与核心板进行可拆卸式的连接,进而满足用户对接口资源的使用需求,避免接口资源的浪费。此外,在载板上可以预留有第二存储单元来存储用户所希望的固件类型的启动固件,满足用户对不同启动固件的需求,进而无需在核心板上存储不同的启动固件。
在一些实施例中,图2为本申请实施例提供的第二种处理装置的结构示意图。如图2所示,在图1的装置结构的基础上,本实施例中,在核心板中还设置有第三存储单元,其中,第三存储单元与中央处理器连接,第三存储单元用于存储预设的启动固件。
示例性地,本实施例中,在设置核心板时,也可以在核心板中预留有用于存储电子设备的启动固件所对应的存储单元,即第三存储单元。当核心板上的中央处理器启动时,此时,若与核心板连接的载板上的第二存储单元中存储有用户指定的启动固件,则此时核心板上的中央处理器可以通过依次连接的第一连接器、载板上的第二连接器、第一接口以及第二存储单元,获取第二存储单元中用户写入的指定的启动固件完成启动过程。
若与核心板连接的载板上的第二存储单元中不包括有启动固件,则核心板上的中央处理器可以基于核心板中预先设置的第三存储单元中所存储的启动固件进行启动运行。
可以理解的是,本实施例中在核心板以及载板中均可设置有用于存储启动固件的存储单元,以便有固件需求的用户可以通过载板上的存储单元进行启动固件的个性化配置,对于无固件类型要求的用户也可以通过核心板中的存储单元中所设置的启动固件实现设备启动。
在实际应用中,上述第二存储单元以及第三存储单元可以采用Nor Flash存储器来实现。
在一些实施例中,第一连接器具有第一连接线接口;第二连接器具有第二连接线接口;第一连接器通过第一连接线接口、连接线、第二连接线接口与第二连接器可拆卸地连接。
示例性地,本实施例中提供了一种第一连接器与第二连接器的连接方式,其中,核心板上的第一连接器处设置有第一连接线接口,并且,载板上的第二连接器上也设置有第二连接线接口。其中,连接线的一端可以连接至第一连接器的第一连接线接口,连接线的另一端可以连接至第二连接器的第二连接线接口处,以便核心板以及载板可以通过第一连接器、连接线以及第二连接器进行数据通信。举例来说,在实际应用中第一连接器的第一连接线接口与连接线一端为公母级的接口。第二连接器的第二连接线口与连接线另一端为公母级的接口,以便连接线与连接接口可以实现插接。
可以理解的是,本实施例中通过采用连接线连接的方式,以便实现核心板与主板之间的远距离连接。
在一些实施例中,第一连接器包括第一插接口;第二连接器包括第二插接口;第一连接器通过第一插接口、第二插接口与第二连接器可拆卸地连接。
示例性地,本实施例中提供了一种第一连接器与第二连接器的连接方式。其中,第一连接器上具有第一插接口,第二连接器具有第二插接口,第一插接口与第二插接口可以通过插接的方式连接在一起。举例来说,在实际应用中,第一插接口与第二插接口为一对公母端子,例如可以为板对板连接器(Board-to-board Connectors,简称BTB)。
可以理解的是,本实施例中,载板上的第二连接器与核心板上的第一连接器连接时,仅需要将第一连接器与第二连接器上各自的插接口对齐扣合之后,即可实现连接。相比于接线连接的方式,有利于节省接线资源,避免接线数量较多时所导致电子设备中的布线复杂的问题。
在一些实施例中,图3为本申请实施例提供的第三种处理装置的结构示意图。如图3所示,在图1所示的装置结构的基础上,本实施例中的核心板还包括:电源模块;其中,电源模块分别与第一存储单元以及中央处理器连接,用于分别向第一存储单元以及中央处理器供电。
示例性地,本实施例中所提供的处理装置中,核心板上不仅包括有第一连接器、第一存储单元以及中央处理器,还设置有电源模块。其中,电源模块分别与中央处理器以及第一存储单元连接,可用于向中央处理器以及第一存储单元供电,进而确保中央处理器以及第一存储单元的正常工作。
可以理解的是,本实施例中,可以通过在核心板上设置电源模块来为核心板上的设备进行供电。由于核心板上所设置的中央处理器以及第一存储单元所需要的供电信号的幅值不同,因此当采用核心板外部的电源模块进行供电时,需要浪费多个连接器上的接口资源。本实施例中所提供的供电方式,无需占用较多的连接器接口资源,例如,本实施例中核心板上的供电模块仅需从连接器处接收一路供电信号,并基于该供电信号进行电压变换处理即可得到多路不同幅值的供电信号。
在一些实施例中,在上述图3所示的装置结构中,本实施例中的核心板上的电源模块还可以与第一连接器连接。由于核心板上的电源模块可以提供多种不同幅值的供电信号,因此,核心板上的电源模块所产生的供电信号也可以通过与其连接的第一连接器引出核心板,进而可以为与核心板连接的载板上的其余外部设备或者接口供电,提高了电源模块的利用率。此外,电源模块在与第一连接器连接时,还可以用于接收载板上传输的用于指示处理装置启动的启动信号,以便电源模块在接收到启动信号之后,进行上述供电处理。
在一些实施例中,第一存储单元包括:第二存储模块以及至少一个第一存储模块,其中,第一存储模块为双倍速率同步动态随机存储器;第二存储模块为Flash存储器。
示例性地,在上述提供的任一实施例的基础上,本实施例中的第一存储单元中包括有第二存储模块以及至少一个第一存储模块。其中,第一存储模块可以为双倍速率同步动态随机存储器(Double Data Rate Synchronous Dynamic Random Access Memory,简称DDR SDRAM)。实际应用中,可以选择不规格的DDR器件,例如DDR3、DDR4等,本实施例中不做具体限制。其中,第一存储模块可以相当于电子设备中的内存空间,掉电之后数据会被清除。第一存储模块中可以设置多个第一存储模块,以便提高中央处理器在进行数据处理时可以使用的内存空间大小。
第二存储模块可以为Flash存储器。具体地,在实际应用中,第二存储模块可以为NAND Flash存储器,其中,第二存储模块中可相当于电子设备中的硬盘,在未通电的状态下,也可以持久性的实现数据的保存。
在一些实施例中,在图1所示的装置结构的基础上,图4为本申请实施例提供的第四种处理装置的结构示意图。如图所示,本实施例中的核心板上的第一连接器的数量为两个,其中,一个第一连接器设置在核心板的第一边界处,另一第一连接器设置在核心板的第二边界处,第一边界与第二边界平行。
示例性地,如图4所示,本实施例中在核心板上设置第一连接器时,可以设置两个第一连接器,其中,第一连接器与第二连接器分别位于核心板的第一边界以及核心板的第二边界处,且第一边界与第二边界为核心板中的两个互相平行的边界。对应的,图4中所示的载板上也可以设置两个第二连接器(图中未示出,位于第一连接器垂直纸面向里的方向处),其中,第一连接器与第二连接器采用插接接口的方式插接在一起。并且,在载板上还可以设置多个第二接口(例如,图中的第二接口1、第二接口2以及第二接口3)
可以理解的是,本实施例中通过将核心板上的两个连接器平行排布在核心板的两个边界处的方式,进而当核心板与载板采用直接插接的方式进行连接时,可以使得载板上的接口分布在核心板的两侧,避免载板上的接口排布空间拥挤或者走线较为复杂的现象。
此外,在图4中,载板上也可以对应设置有两个第二连接器,其中,第二连接器的位置可以设置在载板的靠近中间区域的位置,进而方便载板上的第二接口的排布。
需要说明的是,本实施例中核心板上的第一连接器的数量以及位置仅为举例说明,在一些实施例中,核心板的四个边界处也可以分别一一对应设置一个第一连接器。在一些实施例中,核心板中也可以仅包括一个第一连接器,此时,在载板上设置第二连接器时,第二连接器也可以位于载板的边界处,本申请中不做具体限制。
举例来说,图5为本申请实施例提供的第五种处理装置的结构示意图。图中,核心板上设置有一个第一连接器,其中,第一连接器位于核心板的右侧。载板上设置一个第二连接器,位于载板的左侧,当上述核心板与载板连接时,此时,相比于图4中所示的连接方式,可以减少核心板与载板上重叠区域的电路板面积,进而提高电路板的空间占用率。
在一些实施例中,载板上的第二接口包括:高速串行计算机扩展总线标准接口以及通用串行总线接口,载板还包括:转换芯片;高速串行计算机扩展总线标准接口与第二连接器以及转换芯片连接;转换芯片与通用串行总线接口连接;
转换芯片用于对高速串行计算机扩展总线标准接口或通用串行总线接口输入的信号进行信号转换处理。
示例性地,由于中央处理器大多不支持通用串行总线(Universal Serial Bus,简称USB)3.0协议,其中,USB3.0协议具有数据传输速度快,数据处理效率高等的优点,本申请中,在载板上可以设置有转换芯片、高速串行计算机扩展总线标准接口(peripheralcomponent interconnect express,简称PCIE)以及USB接口,具体地,可以为USB3.0接口。
其中,USB接口可以连接处理装置以外的其余外接设备,以便其余外接设备可以通过USB接口与处理装置内部的中央处理器进行信号交互。
此外,载板上的PCIE接口与载板上的第二连接器连接,并且,PCIE接口还与转换芯片连接;转换芯片还连接至USB接口,其中,转换芯片具体的可以用于将PCIE接口输出的PCIE信号转换为USB信号,或者,将接收到的USB信号转换为PCIE信号,进而,通过上述转换芯片的设置,增加了载板可连接的接口的种类,并且,有利于提高中央处理器以及与USB接口连接的外接设备之间的信号传输速率。
在一些实施例中,载板上的第二接口包括:第一音频接口以及第二音频接口,载板还包括:音频转换芯片;音频转换芯片与第一音频接口以及第二音频接口连接;第二音频接口与第二连接器连接;音频转换芯片用于对接收到的音频信号进行数模转换处理。
示例性地,本实施例中,载板上还可以设置第一音频接口、第二音频接口以及音频转换芯片。其中,载板上的第一音频接口为与第二连接器连接的接口,用于接收核心板中的中央处理器输出的数字音频信号,并将接收到的数字音频信号传输至与第一音频接口连接的音频转换芯片。音频转换芯片可以对接收到的数字音频信号进行转换处理,进而得到该数字音频信号对应的模拟音频信号,之后将得到的模拟音频信号发送至与音频转换芯片连接的第二音频接口,以便与第二音频接口连接的外接设备(例如,耳机)等外接装置可以进行音频播放。此外,在一些实施例中,第二音频接口也可以作为音频输入接口接收与第二音频接口连接的音频采集装置(例如,麦克风等)所采集到的模拟音频信号,并将该模拟音频信号传输至与第二音频接口连接的音频转换芯片,由音频转换芯片将该模拟input信号转换为对应的数字音频信号,进而将得到的数字音频信号依次经过第一音频接口、第二连接器、第一连接器传输至与第一连接器连接的中央处理器,并由中央处理器对采集的到接收到的音频信号进行处理。
在实际应用中,第一音频接口可以为HAD(High Definition Audio,高清晰度音频)接口。
在一些实施例中,载板上的第二接口包括:第一视频接口以及第二视频接口;载板还包括:视频转换芯片;第一视频接口与第二连接器以及视频转换芯片连接;视频转换芯片与第二视频接口连接;视频转换芯片用于对第一视频接口输出的信号进行信号处理。
示例性地,本实施例中,载板上还可以设置第一视频接口、第二视频接口以及视频转换芯片。其中,载板上的第一视频接口为与第二连接器连接的接口,用于接收核心板中的中央处理器输出的数字视频信号(例如,DVO信号),并将接收到的数字视频信号传输至与第一视频接口连接的视频转换芯片。视频转换芯片可以对接收到的数字视频信号进行转换处理,进而得到其余格式的视频信号,例如,当第二视频接口为高清晰度多媒体(HighDefinition Multimedia Interface,简称HDMI)接口时,视频转换芯片可以将数字视频信号转换为HDMI信号。之后视频转换芯片将转换后得到的视频信号发送至与视频转换芯片连接的第二视频接口,以便与第二视频接口连接的外接设备(例如,显示屏)可以进行视频播放。
在一些实施例中,载板上的第二接口包括:高速串行计算机扩展总线标准接口(peripheral component interconnect express,简称PCIE)、串行高级技术附件接口(Serial Advanced Technology Attachment,简称SATA)、通用串行总线接口(UniversalSerial Bus,简称USB)、安全数字输入输出接口(Secure Digital Input and Output,简称SDIO)、通用异步接收/传送器接口(Universal Asynchronous Receiver/Transmitter,简称UART)、集成电路总线接口(Inter-Integrated Circuit,简称IIC)、控制器域网接口(Controller Area Network,简称CAN)中的至少一种或多种。
示例性地,本实施例中,在载板上可以设置一种或多种不同种类的第二接口。如图6所示,图6为本申请实施例提供的一种处理装置的示意图。图6中核心板上左右两侧的黑色条状结构用于表征两个第一连接器。如图6所示,在载板上,可以设置有PCIE接口,其中,针对PCIE接口的接口数量以及接口规格(例如,图中的MINI PCIE)不做具体限制,例如,设置的PCIE接口可以为单通道的接口,也可以为具有多通道插槽的接口(例如PCIE X4插槽接口:PCIE X8插槽类型的接口)。其中,PCIE接口可以用于连接处理装置外部的PCIE设备,或者PCIE接口还可以接入PCIE加速网卡,其中,该PCIE加速网卡可用于连接不同传输传输速率的网卡,以便实现数据的高速传输。
此外,在载板上也可以设置SATA接口,其中,SATA接口可用于处理装置的硬盘接口,与外部存储装置连接,以便于处理装置中的中央处理器可以获取到与SATA接口连接的外部存储装置中的存储数据。
并且,在载板上也可以直接设置通用串行总线接口(Universal Serial Bus,简称USB),例如,USB2.0接口,可以直接与载板上的第二连接器连接。在一种可能的实现方式中,若核心板上的中央处理器支持USB3.0协议,则也可以采用将USB3.0接口与第二连接器直接连接的方式进行中央处理器与外接设备的数据传输。
在一种可能的实现方式中,载板上也可以设置SDIO接口,用于连接SDIO接口设备,例如无线网卡、定位卡、蓝牙卡等设备。
此外,在载板上也可以设置UART接口,其中,UART接口可以通过电压转换芯片连接至RS485或者RS232接口,以便电压转化芯片(图中未示出)在对主板输出的电压信号进行电压变换之后为与其连接的接口供电。其中,RS485接口与RS232接口都用于连接各类智能仪表接口,用户可以基于所需的通讯举例以及连接设备的数量要求选择适合的接口类型。
此外,在载板上也可以设置IIC接口或者CAN接口,其原理与先关技术中类似,此处不再赘述。
在一些实施例中,在载板上也可以设置有网络接口,以便处理装置可以实现网络连接,举例来说,可以设置有GMAC接口、RJ45接口等。
此外,图6中核心板上的第一存储单元分别包括有DDR3存储器以及NAND FLASH存储器。核心板上的第三存储单元可以使用NOR FLASH存储器。
本实施例中还提供了一种电子设备,该电子设备中包括有上述实施例中任一实施例所提供的处理装置。
需要说明的是,图中PCIE接口与USB3.0接口之间的转换芯片,DVO1接口与HDMI接口之间的视频转换芯片,以及HAD接口与第二音频接口之间的音频转换芯片图中未示出。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
本领域技术人员在考虑说明书及实践这里公开的内容后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由所附的权利要求书指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求书来限制。

Claims (13)

1.一种处理装置,其特征在于,包括:核心板以及至少一个载板;
所述核心板上设置有第一存储单元、中央处理器以及至少一个第一连接器;所述中央处理器分别与所述第一存储单元、所述第一连接器连接;所述第一存储单元用于存储所述中央处理器的运行结果以及运行程序;
所述载板包括:第一接口、第二存储单元、至少一个第二连接器以及至少一个第二接口;所述第一接口分别与所述第二存储单元、所述第二连接器连接;所述第二连接器与所述第二接口连接,所述第二接口用于连接外部设备;所述第二存储单元用于存储用户指定的电子设备的启动固件;所述第一连接器与所述第二连接器可拆卸式连接,所述中央处理器用于对所述载板的第二接口传输的信号进行处理。
2.根据权利要求1所述的处理装置,其特征在于,所述核心板还包括:第三存储单元;所述第三存储单元与所述中央处理器连接,所述第三存储单元用于存储预设的启动固件。
3.根据权利要求1所述的处理装置,其特征在于,所述第一连接器具有第一连接线接口;所述第二连接器具有第二连接线接口;所述第一连接器通过所述第一连接线接口、连接线、所述第二连接线接口与所述第二连接器可拆卸地连接。
4.根据权利要求1所述的处理装置,其特征在于,所述第一连接器包括第一插接口;所述第二连接器包括第二插接口;所述第一连接器通过所述第一插接口、所述第二插接口与所述第二连接器可拆卸地连接。
5.根据权利要求1所述的处理装置,其特征在于,所述核心板还包括:电源模块;所述电源模块分别与所述第一存储单元、所述中央处理器连接,用于分别向所述第一存储单元以及所述中央处理器供电。
6.根据权利要求5所述的处理装置,其特征在于,所述电源模块与所述第一连接器连接。
7.根据权利要求1所述的处理装置,其特征在于,所述第一存储单元包括:第二存储模块以及至少一个第一存储模块,其中,所述第一存储模块为双倍速率同步动态随机存储器;所述第二存储模块为Flash存储器。
8.根据权利要求1所述的处理装置,其特征在于,所述核心板上的第一连接器的数量为两个,其中,一个第一连接器设置在所述核心板的第一边界处,另一第一连接器设置在所述核心板的第二边界处,所述第一边界与所述第二边界平行。
9.根据权利要求1所述的处理装置,其特征在于,所述载板上的第二接口包括:高速串行计算机扩展总线标准接口以及通用串行总线接口,所述载板还包括:转换芯片;所述高速串行计算机扩展总线标准接口与所述第二连接器以及所述转换芯片连接;所述转换芯片与所述通用串行总线接口连接;
所述转换芯片用于对所述高速串行计算机扩展总线标准接口或所述通用串行总线接口输入的信号进行信号转换处理。
10.根据权利要求1所述的处理装置,其特征在于,所述载板上的第二接口包括:第一音频接口以及第二音频接口,所述载板还包括:音频转换芯片;所述音频转换芯片与所述第一音频接口以及所述第二音频接口连接;所述第二音频接口与是第二连接器连接;
所述音频转换芯片用于对接收到的音频信号进行数模转换处理。
11.根据权利要求1所述的处理装置,其特征在于,所述载板上的第二接口包括:第一视频接口以及第二视频接口;所述载板还包括:视频转换芯片;所述第一视频接口与所述第二连接器以及所述视频转换芯片连接;所述视频转换芯片与所述第二视频接口连接;
所述视频转换芯片用于对所述第一视频接口输出的信号进行信号处理。
12.根据权利要求1所述的处理装置,其特征在于,所述载板上的第二接口包括:高速串行计算机扩展总线标准接口、串行高级技术附件接口、通用串行总线接口、安全数字输入输出接口、通用异步接收/传送器接口、集成电路总线接口、控制器域网接口中的至少一种或多种。
13.一种电子设备,其特征在于,包括:如权利要求1-12中任一项所述的处理装置。
CN202223170283.3U 2022-11-28 2022-11-28 处理装置及电子设备 Active CN218675893U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202223170283.3U CN218675893U (zh) 2022-11-28 2022-11-28 处理装置及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202223170283.3U CN218675893U (zh) 2022-11-28 2022-11-28 处理装置及电子设备

Publications (1)

Publication Number Publication Date
CN218675893U true CN218675893U (zh) 2023-03-21

Family

ID=85539733

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202223170283.3U Active CN218675893U (zh) 2022-11-28 2022-11-28 处理装置及电子设备

Country Status (1)

Country Link
CN (1) CN218675893U (zh)

Similar Documents

Publication Publication Date Title
JP3093001U (ja) xDメモリカードアダプタ装置
CN201956490U (zh) 一种可双面插接的usb插座与插头
JP2013546051A (ja) Usbリソースの活用
CN210639540U (zh) 一种可支持MultiHost的OCP NIC3.0转接卡
CN201639126U (zh) 具有信号增益电路的扩充接口模块
CN108369567A (zh) 通用串行总线(usb)电缆中增加的数据流
CN101782888A (zh) 一种低厚度的eSATA存储装置
CN209248436U (zh) 一种扩展板卡及服务器
CN213276460U (zh) 一种双路服务器主板及服务器
CN218675893U (zh) 处理装置及电子设备
CN215298224U (zh) 一种核心板及计算机设备
CN208538435U (zh) 一种显示装置
CN216772401U (zh) 一种主设备主控功能实现系统
TW202015295A (zh) 外接式電連接器及電腦系統
CN203071361U (zh) 连接器
CN213211657U (zh) 多媒体处理卡和多媒体播放设备
CN209086914U (zh) 多usb接口及多pci-e扩展接口的工控主板
CN201365033Y (zh) 一种低厚度的eSATA连接器
CN201365048Y (zh) 一种双界面的eSATA连接器
CN202383656U (zh) 储存装置及其连接的主机连接座
CN214011971U (zh) 一种服务器控制器的扩展板
CN215771613U (zh) 功能卡扩展装置、电路板及电子产品
CN212064499U (zh) 一种电路板间连接结构及其中的接口板
CN218848744U (zh) 一种双公头USB3.1 Type-C数据线承载UART信号的UART转USB转换模块
CN221303868U (zh) 一种基于fpga的数据采集板卡

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant