CN202383656U - 储存装置及其连接的主机连接座 - Google Patents

储存装置及其连接的主机连接座 Download PDF

Info

Publication number
CN202383656U
CN202383656U CN2011205190752U CN201120519075U CN202383656U CN 202383656 U CN202383656 U CN 202383656U CN 2011205190752 U CN2011205190752 U CN 2011205190752U CN 201120519075 U CN201120519075 U CN 201120519075U CN 202383656 U CN202383656 U CN 202383656U
Authority
CN
China
Prior art keywords
connector
pin position
storage device
connection block
sata
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2011205190752U
Other languages
English (en)
Inventor
许维呈
郭进忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
YIDING INTERNATIONAL CO Ltd
Innodisk Corp
Original Assignee
YIDING INTERNATIONAL CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by YIDING INTERNATIONAL CO Ltd filed Critical YIDING INTERNATIONAL CO Ltd
Priority to CN2011205190752U priority Critical patent/CN202383656U/zh
Application granted granted Critical
Publication of CN202383656U publication Critical patent/CN202383656U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

本实用新型提供了一种储存装置及其连接的主机连接座,尤指一种可用以传输串列式资料的储存装置及主机连接座,储存装置包括一并列式介面连接器,主机连接座则为一可装设于一电路板的并列式介面连接座,PATA介面连接器及连接座的脚位中分别定义有多个真实IDE模式的连接器脚位/连接座脚位及多个非真实IDE模式的连接器脚位/连接座脚位,储存装置及具有主机连接座的电路板之间即利用非真实IDE模式的连接器脚位/连接座脚位来传输SATA资料,藉此,不仅可降低储存装置或主机连接座的制作成本,且可增加客户使用上的便利性。

Description

储存装置及其连接的主机连接座
技术领域
本实用新型涉及一种储存装置及其连接的主机连接座,尤指一种可用以传输串列式(SATA)资料的储存装置及主机连接座。
背景技术
ATA介面为储存装置(如:快闪记忆体卡CF或固态硬碟SSD)的介面规格,其应用于电脑系统之上,主要用来作为内接式储存装置与电路板(如主机板)之间的传输介面。以往ATA介面大都采用并列式(Parallel ATA:PATA或称IDE)介面。然而,由于PATA介面传输频宽的限制,高传输效能的序列式(SerialATA:SATA)介面有逐渐取代传统PATA介面之势。
SATA介面相较于PATA介面虽具有较高传输效能的优势,但是,目前仍有几点缺陷,以致很多工控厂商或系统厂商仍然愿意选择以PATA介面作为储存装置的主要传输介面,如下所述:
(1)SATA介面连接器/连接座的单价远远高于PATA介面连接器/连接座,并且电路设计上较为复杂。
(2)标准SATA介面被规范为一单面接触式设计。如图1所示,采用SATA介面111/121进行相互连接的储存装置110及电路板120容易受到外力的震动而导致短暂分离或脱落,致使所传输的讯号资料产生错误或遗失的情况。在此,单面接触式的SATA介面的稳固性不如针脚式的PATA介面。
并且,以往为了达到SATA及PATA两种规格资料皆可传输的目的,电路板和/或主机板上也可设置有SATA及PATA两种介面的主机连接座,以供采用SATA介面的连接器或采用PATA介面的连接器的储存装置进行连接。但是,如此做法,电路板将增加一颗主机连接座的成本,对电路板或主机板制造厂商而言甚为不利。
实用新型内容
本实用新型的一目的在于提供一种储存装置及其连接的主机连接座,该储存装置包括一PATA介面连接器,该主机连接座则为一可装设于电路板上的PATA介面连接座,储存装置与电路板通过PATA介面连接器及连接座连接,并利用PATA介面形式传输SATA资料。
本实用新型的另一目的在于提供一种主机连接座,其采用PATA介面作为一储存装置及主机连接座之间的连接介面,电路板可以通过主机连接座弹性的选择插入PATA规格的储存装置或SATA规格的储存装置,而不需变更电路板的设计。
本实用新型的另一目的在于提供一种储存装置,其PATA介面连接器及连接座的脚位采用一针脚式插孔/针脚式插脚的构造,当连接器插设于连接座时,各个脚位将具有全向性的接触,以增加连接器与连接座之间的稳固,进而提高资料传输上的稳定性。
为了实现上述目的,本实用新型采用了以下技术方案:
一种储存装置,其特征在于,它包括:一控制器;至少一储存元件,用以储存资料的该至少一储存元件与该控制器上的相应IO端连接;一连接器,该连接器为一并列式介面连接器,该连接器的多个连接器脚位区分为一真实IDE模式的连接器脚位及一非真实IDE模式的连接器脚位,该连接器的所有连接器脚位与该控制器上的相应IO端连接,其中:该真实IDE模式的连接器脚位具有多个脚位,符合并列式传输协定的规范;该非真实IDE模式的连接器脚位具有多个脚位,符合串列式传输协定的规范,该储存装置利用非真实IDE模式的连接器脚位来传输至少一串列式资料。
所述连接器为一Compact Flash协会所定义的标准连接器,所述连接器的脚位数量为五十支。
所述连接器脚位为一针脚式插孔或一针脚式插脚。
所述非真实IDE模式的连接器脚位中定义有多个连接器的SATA资料脚位,所述储存装置利用所述连接器的SATA资料脚位来传输SATA资料。
所述连接器的SATA资料脚位包括一TX+的正极资料脚位、一TX-的负极资料脚位、一RX+的正极资料脚位、一RX-的负极资料脚位,各SATA资料脚位被定义的先后顺序选择遵守于SATA通讯协定的规范或不同于SATA通讯协定的规范。
所述储存装置通过所述连接器连接于一主机连接座,该主机连接座设置于一电路板上且为一并列式介面连接座,该主机连接座的多个连接座脚位区分为一真实IDE模式的连接座脚位及一非真实IDE模式的连接座脚位,其中:该真实IDE模式的连接座脚位具有多个脚位,符合并列式传输协定的规范;该非真实IDE模式的连接座脚位具有多个脚位,符合串列式传输协定的规范;所述储存装置及该电路板之间利用该非真实IDE模式的连接器脚位及该非真实IDE模式的连接座脚位来传输串列式资料。
一种主机连接座,其特征在于:它设置于一电路板上,该主机连接座为一并列式介面连接座,该主机连接座的多个连接座脚位区分为一真实IDE模式的连接座脚位及一非真实IDE模式的连接座脚位,其中:该真实IDE模式的连接座脚位具有多个脚位,符合并列式传输协定的规范;该非真实IDE模式的连接座脚位具有多个脚位,符合串列式传输协定的规范,该电路板利用该非真实IDE模式的连接座脚位来传输至少一串列式资料。
所述主机连接座为一Compact Flash协会所定义的标准连接座,所述主机连接座的脚位数量为五十支。
所述连接座脚位为一针脚式插孔或一针脚式插脚。
所述非真实IDE模式的连接座脚位中定义有多个连接座的SATA资料脚位,所述电路板利用该连接座的SATA资料脚位来传输SATA资料。
所述连接座的SATA资料脚位包括一TX+的正极资料脚位、一TX-的负极资料脚位、一RX+的正极资料脚位、一RX-的负极资料脚位,各SATA资料脚位被定义的先后顺序选择符合于SATA通讯协定的规范或不同于SATA通讯协定的规范。
本实用新型的优点是:
本实用新型主机连接座采用PATA介面作为一储存装置及主机连接座之间的连接介面,电路板可以通过主机连接座弹性的选择插入PATA规格的储存装置或SATA规格的储存装置,而不需变更电路板的设计,降低了电路板在资料传输用途上所设置的元件成本。
本实用新型储存装置的PATA介面连接器及连接座的脚位采用一针脚式插孔/针脚式插脚的构造,当连接器插设于连接座时,各个脚位将具有全向性的接触,以增加连接器与连接座之间的稳固,进而提高资料传输上的稳定性。
附图说明
图1是习用储存装置与主机板之间采用SATA介面进行连接的立体结构放大示意图。
图2是本实用新型储存装置及其连接的主机连接座的立体结构示意图。
图3是本实用新型中的连接器及连接座的脚位结构示意图。
图4是本实用新型储存装置及其连接的主机连接座一较佳实施例的电路结构示意图。
图5是本实用新型中的连接器及连接座第一实施例的脚位定义表。
图6是本实用新型中的连接器及连接座第二实施例的脚位定义表。
图7是本实用新型中的连接器及连接座第三实施例的脚位定义表。
图8是本实用新型中的连接器的脚位选用单排式布线接脚进行线路布局的结构示意图。
图9是本实用新型连接座的脚位选用双排式布线接脚进行线路布局的结构示意图。
图10是本实用新型储存装置及其连接的主机连接座另一实施例的电路结构示意图。
具体实施方式
请参阅图2、图3及图4,本实用新型储存装置及其连接主机连接座一较佳实施例的立体结构示意图、脚位结构示意图及电路结构示意图。如图所示,储存装置60(如:快闪记忆体卡CF、固态硬碟SSD、一般硬碟HDD)为一SATA规格的储存装置,其包括一连接器61、一串列式(Serial ATA:SATA)控制器62及多个储存元件或电子元件(D)64,储存元件或电子元件(D)64可用以储存资料或其他电子应用功能。主机装置70(如:电脑系统、数位相机、手机)包括一主机连接座71及一控制单元73,主机连接座71可装设于一电路板(或称一主机板)700上,该控制单元73则可用以处理SATA类型资料或PATA类型资料。储存装置60及电路板700可通过连接器61及主机连接座71的插接而进行两者间的资料传输。
其中,连接器61及主机连接座71分别为一并列式(Parallel ATA:PATA或称IDE)介面连接器、PATA介面连接座,其外观尺寸符合一Compact Flash协会所定义的标准规范,且连接器脚位611、连接座脚位711数量为50支。
进一步参阅图5,其为本实用新型中的连接器及连接座第一实施例的脚位定义表。承上所述,本实用新型中的连接器61及主机连接座71为PATA介面,在此,为了符合一般PATA传输协定的规范,连接器61及主机连接座71中绝大部分的连接器脚位611、连接座脚位711仍定义成用于一真实IDE模式(TrueIDE Mode)的多个脚位,例如:第2~6、21~23、27~31、47~49脚位定义为PATA资料脚位、第13、38脚位定义为PATA电源脚位、第1、50脚位定义为PATA接地脚位等。换言之,真实IDE模式的脚位用以传输PATA资料相对定义的脚位。
本实用新型中的连接器61及主机连接座71的连接器脚位611、连接座脚位711中尚包括多个非真实IDE模式(未被定义成真实IDE模式)的多个脚位611、711(例如:第8~12脚位、第14~17脚位、第36脚位等十个脚位),该非真实IDE模式的脚位611、711用以传输至少一SATA资料。
图5示出的实施例中,在非真实IDE模式的脚位611、711中选择第10、11、15、16脚位为SATA资料脚位,并遵守SATA通讯协定的规范。例如,先后定义第10脚位为Tx+的正极资料脚位、第11脚位为Tx-的负极资料脚位、第15脚位为Rx+的正极资料脚位及第16脚位为Rx-的负极资料脚位。
并且,在图5示出的实施例中,尚可在非真实IDE模式的脚位611、711中进一步定义部分脚位作为SATA接地脚位。例如:定义第9、12、14、17脚位为SATA接地脚位(GND)。如此,藉由SATA接地脚位的设置,当连接器61插设于主机连接座71时,将可避免电路板700上的电磁讯号干扰到储存装置60与电路板700之间所传输的SATA资料。
另外,如图6所示,本实用新型又一实施例中,在非真实IDE模式的脚位611、711中亦可连续性地选择第8、9、10、11、12脚位为SATA资料脚位及SATA接地脚位,并遵守SATA通讯协定的规范。例如,先后定义第8脚位为Tx+的正极资料脚位、第9脚位为Tx-的负极资料脚位、第11脚位为Rx+的正极资料脚位及第12脚位为Rx-的负极资料脚位,且定义第10脚位为接地脚位。
或者,如图7所示,本实用新型又一实施例中,在非真实IDE模式的脚位611、711中选择第9、10、15、16脚位为SATA资料脚位,并可不同于SATA通讯协定的规范先后定义第9脚位为Rx-的负极资料脚位、第10脚位为Rx+的正极资料脚位、第15脚位为Tx-的负极资料脚位及第16脚位为Tx+的正极资料脚位,且定义第8、11、14、17脚位为SATA接地脚位(GND)。
承上所述的图5、图6或图7仅为本实用新型部分实施例而已。当然,电路相关设计者亦可根据电路布线的实际考量而在非真实IDE模式的脚位611、711中(例如:第8~12脚位、第14~17脚位、第36脚位)自行定义任一个脚位为SATA资料脚位或SATA接地脚位。
再参阅图4及图5,PATA介面连接器61与SATA控制器62之间还包括有一布线接脚区613,而PATA介面连接座71与控制单元73之间还包括有另一布线接脚区713。PATA介面连接器61的各个连接器脚位611通过布线接脚区613中的单排式(Single Row)布线接脚而线路布局至SATA控制器62,如图8所示。PATA介面连接座71的各个连接座脚位711则通过布线接脚区713中的双排式(Two Row)布线接脚而线路布局至控制单元73,如图9所示。
在此,当SATA规格的储存装置60通过PATA介面连接器61插设于主机装置70的PATA介面(主机)连接座71时,储存装置60及主机装置70/电路板700即可通过PATA介面连接器61与主机连接座71中所定义的SATA资料脚位(如第10、11、15、16脚位)传输SATA资料。
藉此,本实用新型SATA规格的储存装置60采用PATA介面形式连接至电路板700,也可以达到SATA资料传输的目的。并且,PATA连接介面相较于SATA连接介面具有价格较低的优势,因此,降低了储存装置60或电路板700的制作成本。
再参阅图2,本实用新型PATA介面连接器61的连接器脚位611为一针脚式插孔或一针脚式插脚的构造,而PATA介面连接座71的连接座脚位711为一相对应的针脚式插脚或一针脚式插孔的构造。藉由PATA介面的针脚式构造,当连接器61插设于连接座71时,各个脚位将具有全向性的接触,以增加连接器61与连接座71之间的稳固,进而提高SATA资料传输上的稳定性。
请参阅图10,其为本实用新型储存装置及其连接的主机连接座又一实施例的电路结构示意图。如图所示,本实施例另提供一种PATA规格的储存装置80,该储存装置80包括有一PATA介面连接器61、一PATA控制器82及多个储存元件或电子元件(D)84,PATA介面连接器61通过一布线接脚区613而线路布局至PATA控制器82,而各储存元件(D)84分别连接至PATA控制器82,可用以储存资料或其他电子应用功能。PATA规格的储存装置80可通过PATA介面连接器61插设于电路板700的PATA介面连接座71上,并进行PATA资料的传输。
如此据以实施,本实用新型所述的电路板700仅通过单个PATA介面连接座71即可弹性选择插入一SATA规格的储存装置60或一PATA规格的储存装置80,而不需变更电路板的设计,降低了电路板700在资料传输用途上所设置的元件成本。
以上所述是本实用新型的较佳实施例及其所运用的技术原理,对于本领域的技术人员来说,在不背离本实用新型的精神和范围的情况下,任何基于本实用新型技术方案基础上的等效变换、简单替换等显而易见的改变,均属于本实用新型保护范围之内。

Claims (11)

1.一种储存装置,其特征在于,它包括:
一控制器;
至少一储存元件,用以储存资料的该至少一储存元件与该控制器上的相应IO端连接;
一连接器,该连接器为一并列式介面连接器,该连接器的多个连接器脚位区分为一真实IDE模式的连接器脚位及一非真实IDE模式的连接器脚位,该连接器的所有连接器脚位与该控制器上的相应IO端连接,其中:
该真实IDE模式的连接器脚位具有多个脚位,符合并列式传输协定的规范;
该非真实IDE模式的连接器脚位具有多个脚位,符合串列式传输协定的规范,该储存装置利用非真实IDE模式的连接器脚位来传输至少一串列式资料。
2.如权利要求1所述的储存装置,其特征在于:所述连接器为一CompactFlash协会所定义的标准连接器,所述连接器的脚位数量为五十支。
3.如权利要求1所述的储存装置,其特征在于:所述连接器脚位为一针脚式插孔或一针脚式插脚。
4.如权利要求1所述的储存装置,其特征在于:所述非真实IDE模式的连接器脚位中定义有多个连接器的SATA资料脚位,所述储存装置利用所述连接器的SATA资料脚位来传输SATA资料。
5.如权利要求4所述的储存装置,其特征在于:所述连接器的SATA资料脚位包括一TX+的正极资料脚位、一TX-的负极资料脚位、一RX+的正极资料脚位、一RX-的负极资料脚位,各SATA资料脚位被定义的先后顺序选择遵守于SATA通讯协定的规范或不同于SATA通讯协定的规范。
6.如权利要求1所述的储存装置,其特征在于:所述储存装置通过所述连接器连接于一主机连接座,该主机连接座设置于一电路板上且为一并列式介面连接座,该主机连接座的多个连接座脚位区分为一真实IDE模式的连接座脚位及一非真实IDE模式的连接座脚位,其中:
该真实IDE模式的连接座脚位具有多个脚位,符合并列式传输协定的规范;
该非真实IDE模式的连接座脚位具有多个脚位,符合串列式传输协定的规范;
所述储存装置及该电路板之间利用该非真实IDE模式的连接器脚位及该非真实IDE模式的连接座脚位来传输串列式资料。
7.一种主机连接座,其特征在于:它设置于一电路板上,该主机连接座为一并列式介面连接座,该主机连接座的多个连接座脚位区分为一真实IDE模式的连接座脚位及一非真实IDE模式的连接座脚位,其中:
该真实IDE模式的连接座脚位具有多个脚位,符合并列式传输协定的规范;
该非真实IDE模式的连接座脚位具有多个脚位,符合串列式传输协定的规范,该电路板利用该非真实IDE模式的连接座脚位来传输至少一串列式资料。
8.如权利要求7所述的主机连接座,其特征在于:所述主机连接座为一Compact Flash协会所定义的标准连接座,所述主机连接座的脚位数量为五十支。
9.如权利要求7所述的主机连接座,其特征在于:所述连接座脚位为一针脚式插孔或一针脚式插脚。
10.如权利要求7所述的主机连接座,其特征在于:所述非真实IDE模式的连接座脚位中定义有多个连接座的SATA资料脚位,所述电路板利用该连接座的SATA资料脚位来传输SATA资料。
11.如权利要求10所述的主机连接座,其特征在于:所述连接座的SATA资料脚位包括一TX+的正极资料脚位、一TX-的负极资料脚位、一RX+的正极资料脚位、一RX-的负极资料脚位,各SATA资料脚位被定义的先后顺序选择符合于SATA通讯协定的规范或不同于SATA通讯协定的规范。
CN2011205190752U 2011-12-13 2011-12-13 储存装置及其连接的主机连接座 Expired - Fee Related CN202383656U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011205190752U CN202383656U (zh) 2011-12-13 2011-12-13 储存装置及其连接的主机连接座

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011205190752U CN202383656U (zh) 2011-12-13 2011-12-13 储存装置及其连接的主机连接座

Publications (1)

Publication Number Publication Date
CN202383656U true CN202383656U (zh) 2012-08-15

Family

ID=46632145

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011205190752U Expired - Fee Related CN202383656U (zh) 2011-12-13 2011-12-13 储存装置及其连接的主机连接座

Country Status (1)

Country Link
CN (1) CN202383656U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104298309A (zh) * 2014-08-07 2015-01-21 宜鼎国际股份有限公司 SATA Express介面之存贮装置及其插设之主机板
CN105573929A (zh) * 2014-10-14 2016-05-11 中兴通讯股份有限公司 一种固态硬盘的控制器模块

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104298309A (zh) * 2014-08-07 2015-01-21 宜鼎国际股份有限公司 SATA Express介面之存贮装置及其插设之主机板
CN105573929A (zh) * 2014-10-14 2016-05-11 中兴通讯股份有限公司 一种固态硬盘的控制器模块

Similar Documents

Publication Publication Date Title
CN203224819U (zh) 一种主板
CN103095855B (zh) I2c通信接口装置
CN101901201A (zh) 一种在电子设备上实现usb otg功能的方法和装置
CN202134745U (zh) 一种多功能usb otg数据线
CN204577794U (zh) 具有USB Type-C连接器的扩充装置
CN208044591U (zh) 一种sata与pcie共用的转接装置及服务器
CN202872142U (zh) 一种多功能usb数据线
CN202383656U (zh) 储存装置及其连接的主机连接座
CN208141371U (zh) 一种多功能uart调试板卡
CN106374309A (zh) Usb传输线、移动终端及usb充电方法
CN208000570U (zh) 一种集成线路的智能终端
CN203387024U (zh) 内建ngff连接器的扩充装置
CN201017311Y (zh) 一种可热插拔的硬盘
CN210006035U (zh) 一种usb和otg功能切换控制电路、装置及移动终端
CN202995719U (zh) Usb接口扩展设备以及电子终端
CN103857170A (zh) 一种扩展pcb板
KR20150069659A (ko) 유에스비 연결 장치
KR20150072248A (ko) Usb otg 메모리 장치
US9465765B2 (en) All-in-one SATA interface storage device
CN209895226U (zh) 一种4g工控机
CN201365033Y (zh) 一种低厚度的eSATA连接器
CN202772373U (zh) 一种usb连接装置及电子设备
CN203434312U (zh) 多合一sata接口储存装置
CN202602026U (zh) 一种连接器
CN204302863U (zh) 主板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120815

Termination date: 20131213