CN218068684U - 一种ldo电路 - Google Patents

一种ldo电路 Download PDF

Info

Publication number
CN218068684U
CN218068684U CN202221538537.XU CN202221538537U CN218068684U CN 218068684 U CN218068684 U CN 218068684U CN 202221538537 U CN202221538537 U CN 202221538537U CN 218068684 U CN218068684 U CN 218068684U
Authority
CN
China
Prior art keywords
circuit
ldo
load
error amplifier
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221538537.XU
Other languages
English (en)
Inventor
刘辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Xinmai Microelectronics Co ltd
Original Assignee
Hangzhou Xiongmai Integrated Circuit Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Xiongmai Integrated Circuit Technology Co Ltd filed Critical Hangzhou Xiongmai Integrated Circuit Technology Co Ltd
Priority to CN202221538537.XU priority Critical patent/CN218068684U/zh
Application granted granted Critical
Publication of CN218068684U publication Critical patent/CN218068684U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

本实用新型公开了一种LDO电路,其中所述LDO电路包括:基准电路;误差放大器;功率管;电阻分压反馈电路;真实负载;Dummy负载;其中所述基准电路连接所述误差放大器,所述误差放大器连接所述功率管,所述功率管的输出端连接真实负载,在所述功率管的输出端连接所述dummy负载,所述功率管的连接所述dummy电阻的输出端还连接所述电阻分压反馈电路一端,所述分压电阻分压反馈电路另一端连接误差放大器输入端。

Description

一种LDO电路
技术领域
本实用新型涉及LDO电路技术领域,特别涉及一种LDO电路。
背景技术
目前现有的LDO电路主要由基准电路、误差放大器、功率管和补偿电路等组成,然而现有的LDO电路存在如下技术问题:当负载电流变化比较宽时,可能导致LDO电路环路的稳定性较差,比如负载电流为0ua~2ma时,由于补偿电路的主极点在内部,当负载电流很小时,比如为0时,输出端口的引入的极点也会变小,甚至和主极点位置接近,以至于难以补偿稳定。
实用新型内容
本实用新型其中一个实用新型目的在于提供一种LDO电路,所述电路通过在LDO电路的负载端连接一个dummy负载,通过所述dummy负载可以减少输出端电阻,其中所述Dummy负载相当于是等效电阻,在LDO电路在负载的关闭电流逐渐变小时会通过所述Dummy负载吸收电流,从而使得在LDO输出端具有少量电流输出,提高低耗电情况下LDO电路的稳定性。
本实用新型另一个实用新型目的在于提供一种LDO电路,所述电路通过加入dummy电阻,可以控制输出端极点远离LDO电路内部主极点,从而提高所述LDO电路的稳定性。
本实用新型另一个实用新型目的在于提供一种LDO电路,所述电路通过dummy电阻让内部主极点远离外部主极点后,可以避免加大补偿电容或其他复杂的补偿电路技术,减少芯片设计面积。
为了实现至少一个上述实用新型目的,本实用新型进一步提供一种LDO电路,所述LDO电路包括:
基准电路;
误差放大器;
功率管;
电阻分压反馈电路;
真实负载;
Dummy负载;
其中所述基准电路连接所述误差放大器,所述误差放大器连接所述功率管,所述功率管的输出端连接真实负载,在所述功率管的输出端连接所述dummy负载,所述功率管的连接所述dummy电阻的输出端还连接所述电阻分压反馈电路一端,所述分压电阻分压反馈电路另一端连接误差放大器输入端。
根据本实用新型其中一个较佳实施例,所述LDO电路还包括内部补偿电路,其中所述内部补偿电路包括补偿电容,所述补偿电路设置于所述LDO电路内部。
根据本实用新型另一个较佳实施例,所述LDO电路包括次级电路,所述次级电路输入端连接所述误差放大器的输出端,所述次级电路的输出端连接所述功率管的一端。
根据本实用新型另一个较佳实施例,所述次级电路由单级放大器串联组成或电平级移电路组成,或者所述次级电路由单级放大器和电平级移电路组合连接构成。
根据本实用新型另一个较佳实施例,所述功率管由pmos管或nmos管组成,当所述功率管为nmos管时,所述功率管作为nmos管连接负载和电阻分压反馈电路构建最后一级作共漏放大器。
根据本实用新型另一个较佳实施例,当所述功率管为pmos管组成时,所述功率管连接负载和电阻分压反馈电路构建最后一级作共源放大器。
根据本实用新型另一个较佳实施例,所述Dummy负载由电阻组成。
根据本实用新型另一个较佳实施例,所述Dummy负载由下拉电流源组成。
根据本实用新型另一个较佳实施例,所述Dummy负载由栅漏连接的PMOS和栅漏连接的NMOS串联组成。
附图说明
图1显示的是本实用新型一种LDO电路的结构示意图。
具体实施方式
以下描述用于揭露本实用新型以使本领域技术人员能够实现本实用新型。以下描述中的优选实施例只作为举例,本领域技术人员可以想到其他显而易见的变型。在以下描述中界定的本实用新型的基本原理可以应用于其他实施方案、变形方案、改进方案、等同方案以及没有背离本实用新型的精神和范围的其他技术方案。
可以理解的是,术语“一”应理解为“至少一”或“一个或多个”,即在一个实施例中,一个元件的数量可以为一个,而在另外的实施例中,该元件的数量可以为多个,术语“一”不能理解为对数量的限制。
请结合图1,本实用新型公开了一种LDO电路,其中所述LDO电路包括:基准电路、误差放大器、功率管、电阻分压反馈电路和Dummy负载,其中所述基准电路连接所述误差放大器,其中所述误差放大器输入端包括正极输入端和负极输入端,所述基准电路连接所述误差放大器的正极输入端,所述误差放大器还具有一个输出端,所述误差放大器的输出端连接所述功率管的一个输入端口,所述功率管的输出端连接所述Dummy负载,所述功率管输出端还连接一个真实负载,本实用新型通过连接所述Dummy负载可以实现对所述LDO电路的输出端提供一个相对微小的电流,从而可以提高所述LDO输出极点,避免所述LDO输出极点和LDO内部主极点接近而导致LDO不稳定的现象。需要说明的是,本发明核心技术点是在传统的LDO电路下增加Dummy负载的实现,因此针对任意传统LDO电路的连接结构都可以实现,因此本发明针对LDO电路仅以示意框图形式表示。
具体而言,所述Dummy负载可以是一种电阻,或者是一种下拉电流源,或者是栅漏连接的PMOS和栅漏连接的NMOS和电阻等任意合理的串联,本实用新型中通过所述Dummy负载可以为所述LDO的输出端提供宽范围的电流,以使得所述LDO电阻输出端极点远离LDO电路内部主极点。举例来说,当在所述LDO电路的输出端具有1.8V输出电压时,在所述LDO电路输出端并联一个90千欧的电阻,因此无论所述真实负载的电阻有多大,在所述LDO电路输出端的电阻都为不大于90千欧,通过欧姆定律得到LDO电路输出端电流为:I=1.8V/(90*10^3Ω)=20uA。由于输出极点是输出电阻和输出电容乘积的倒数,因此当输出电阻不大于所述Dummy负载对应的电阻时,可以使得所述输出极点变大,从而使得所述输出极点原理所述LDO电路内部的主极点,可以提高所述LDO的稳定性。需要说明的是,上述Dummy负载是以电阻的方式实现的,然而在本实用新型其他一些较佳实施例中,可以通过下拉电流源,也可以是栅漏连接的PMOS和栅漏连接的NMOS和电阻等任意合理的串联等方式,使得在LDO电路输出端存在一定电流,并降低LDO电路输出端电阻的方式实现本实用新型的技术效果。
值得一提的是,若是传统的技术方案,若出现LDO电路输出极点和LDO电路内部主极点靠近时,则需要在LDO电路内部增加补偿电容或其他复杂的电路补偿方式,从而会增加LDO电路芯片的设计面积,不利于芯片设计。而本实用新型可以无需增加电路芯片的设计面积。
为了更好的说明本实用新型技术方案,本实用新型对LDO电路的设计进一步解释说明,其中所述LDO电路中的基准电路可对所述LDO电路的回路输出稳定的基准电压。所述误差放大器包括正负极两个输入端,所述LDO电路还包括电阻分压反馈电路,其中所述电阻分压反馈电路包括至少一个分压电阻,其中正极连接所述基准电路输出端,所述误差放大器的负极连接所述电阻分压反馈电路一端,并且所述电阻分压反馈电路的另一端连接所述功率管的输出端。所述次级电路可以是单级放大器或电平级移电路组成,或者是上述单级放大器或电平级移电路的任意组合;其中所述功率管为调整管,所述功率管可以由包括但不仅限于NMOS管或PMOS管串联组成,其中所述功率管的最后一个NMOS或PMOS管结合真实负载和电阻分压反馈电路构成最后一级。其中,当所述功率管为NMOS管或PMOS管时,对应的漏极接电源,源极接输出真实负载,栅极前级误差放大器等过来的调整信号。在本实用新型其中一个较佳实施例中,若所述功率管由NMOS管组成,则所述功率管连接负载和电阻分压反馈电路构建最后一级作共漏放大器。其中负载包括真实负载和Dummy负载。若所述功率管由PMOS管组成,则所述功率管连接负载和电阻分压反馈电路构建最后一级作共源放大器。其中所述功率管还具有向负载供电的功能。
附图中的流程图和框图,图示了按照本实用新型各种实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段、或代码的一部分,该模块、程序段、或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个接连地表示的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或操作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
本领域的技术人员应理解,上述描述及附图中所示的本实用新型的实施例只作为举例而并不限制本实用新型,本实用新型的目的已经完整并有效地实现,本实用新型的功能及结构原理已在实施例中展示和说明,在没有背离所述原理下,本实用新型的实施方式可以有任何变形或修改。

Claims (9)

1.一种LDO电路,其特征在于,所述LDO电路包括:
基准电路;
误差放大器;
功率管;
电阻分压反馈电路;
真实负载;
Dummy负载;
其中所述基准电路连接所述误差放大器,所述误差放大器连接所述功率管,所述功率管的输出端连接真实负载,在所述功率管的输出端连接所述Dummy负载,所述功率管的连接所述Dummy电阻的输出端还连接所述电阻分压反馈电路一端,所述电阻分压反馈电路另一端连接误差放大器输入端。
2.根据权利要求1所述的一种LDO电路,其特征在于,所述LDO电路还包括内部补偿电路,其中所述内部补偿电路包括补偿电容,所述补偿电路设置于所述LDO电路内部。
3.根据权利要求1所述的一种LDO电路,其特征在于,所述LDO电路包括次级电路,所述次级电路输入端连接所述误差放大器的输出端,所述次级电路的输出端连接所述功率管的一输入端。
4.根据权利要求3所述的一种LDO电路,其特征在于,所述次级电路由单级放大器串联组成或电平级移电路组成,或者所述次级电路由单级放大器和电平级移电路组合连接构成。
5.根据权利要求1所述的一种LDO电路,其特征在于,所述功率管由pmos管或nmos管组成,当所述功率管为nmos管时,所述功率管作为nmos管连接负载和电阻分压反馈电路构建最后一级作为共漏放大器。
6.根据权利要求5所述的一种LDO电路,其特征在于,当所述功率管为pmos管组成时,所述功率管的连接负载和电阻分压反馈电路构建最后一级作共源放大器。
7.根据权利要求1所述的一种LDO电路,其特征在于,所述Dummy负载由电阻组成。
8.根据权利要求1所述的一种LDO电路,其特征在于,所述Dummy负载由下拉电流源组成。
9.根据权利要求1所述的一种LDO电路,其特征在于,所述Dummy负载由栅漏连接的PMOS和栅漏连接的NMOS串联组成。
CN202221538537.XU 2022-06-17 2022-06-17 一种ldo电路 Active CN218068684U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221538537.XU CN218068684U (zh) 2022-06-17 2022-06-17 一种ldo电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221538537.XU CN218068684U (zh) 2022-06-17 2022-06-17 一种ldo电路

Publications (1)

Publication Number Publication Date
CN218068684U true CN218068684U (zh) 2022-12-16

Family

ID=84433314

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221538537.XU Active CN218068684U (zh) 2022-06-17 2022-06-17 一种ldo电路

Country Status (1)

Country Link
CN (1) CN218068684U (zh)

Similar Documents

Publication Publication Date Title
CN105005351A (zh) 一种共源共栅全集成低漏失线性稳压器电路
US20220166416A1 (en) Control circuit and delay circuit
CN113760031B (zh) 一种低静态电流nmos型全集成ldo电路
CN108776500A (zh) 一种基于频率补偿和瞬态响应改善电路的无片外电容ldo
US20140266366A1 (en) Compensated hysteresis circuit
CN102480276B (zh) 折叠式共源共栅运算放大器
CN110908423A (zh) 级联互补源极跟随器以及控制电路
CN105094206B (zh) 偏置电路
US4587447A (en) Input signal level converter for an MOS digital circuit
CN103107791B (zh) 带宽恒定的增益线性可变增益放大器
CN104950976A (zh) 一种基于摆率增强的稳压电路
US20220165323A1 (en) Control circuit and delay circuit
CN112087219B (zh) 低功耗迟滞反相触发器
CN218068684U (zh) 一种ldo电路
CN108268078B (zh) 一种低成本低功耗的低压差线性稳压器
CN115016584A (zh) 一种ldo电路和及其稳定方法
CN104993816A (zh) 倍压电路
US11994887B2 (en) Low dropout linear regulator with high power supply rejection ratio
CN107992144A (zh) 带隙基准源的启动电路
CN212032037U (zh) 一种恒流源电路和电源
CN207612251U (zh) 一种锁存器及隔离电路
CN209265310U (zh) 一种电压缓冲器电路
CN205405319U (zh) 一种改进型片上线性稳压器
CN219676128U (zh) 一种应用于WiFi-FEM的超低功耗三态输入检测电路
CN219875466U (zh) 一种恒流控制电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 311422 4th floor, building 9, Yinhu innovation center, 9 Fuxian Road, Yinhu street, Fuyang District, Hangzhou City, Zhejiang Province

Patentee after: Zhejiang Xinmai Microelectronics Co.,Ltd.

Address before: 311400 4th floor, building 9, Yinhu innovation center, No.9 Fuxian Road, Yinhu street, Fuyang District, Hangzhou City, Zhejiang Province

Patentee before: Hangzhou xiongmai integrated circuit technology Co.,Ltd.