CN217879614U - 一种民航dme接收机电路 - Google Patents

一种民航dme接收机电路 Download PDF

Info

Publication number
CN217879614U
CN217879614U CN202220838660.7U CN202220838660U CN217879614U CN 217879614 U CN217879614 U CN 217879614U CN 202220838660 U CN202220838660 U CN 202220838660U CN 217879614 U CN217879614 U CN 217879614U
Authority
CN
China
Prior art keywords
resistor
circuit
pin
capacitor
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202220838660.7U
Other languages
English (en)
Inventor
陈德亚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Huazhixing Electronic Technology Co ltd
Original Assignee
Chengdu Huazhixing Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Huazhixing Electronic Technology Co ltd filed Critical Chengdu Huazhixing Electronic Technology Co ltd
Priority to CN202220838660.7U priority Critical patent/CN217879614U/zh
Application granted granted Critical
Publication of CN217879614U publication Critical patent/CN217879614U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Circuits Of Receivers In General (AREA)

Abstract

本实用新型提出了一种民航DME接收机电路,涉及无线通信设备领域。其包括依次相连的电源模块、PLL频率合成模块、混频模块和视频检波模块,PLL频率合成模块还和功率检测模块相连,混频模块用于输出射频信号,视频检波模块用于输出视频检测信号,功率检测模块用于输出射频信号和功率检测信号。通过上述的优化的电路结构,能够有效的提高DME接收机的接收灵敏度、杂散抑制和镜像抑制。

Description

一种民航DME接收机电路
技术领域
本实用新型涉及无线通信设备领域,具体而言,涉及一种民航DME接收机电路。
背景技术
距离测量设备(Distance Measuring Equipment,DME)是国际民航组织 (ICAO)批准的标准导航系统,由地面设备和机载设备两部分组成,为飞机提供相对于地面台站的斜距。基本工作原理是:机载设备发射一个脉冲信号,地面设备接收到该信号后返回给机载设备一个应答信号。机载设备根据发射信号和接收到应答信号的时间差减去地面设备处理信号所需的时间再除以2,结合无线电波的速度即可算出飞行器与地面台站的距离。
随着通用航空迅速的发展,天空中的飞行器会越来越多,这就对接收机的处理能力提出了更高的要求。然而现有的DME接收机均都存在噪声高、本振相位噪声高和接收灵敏度低等问题,因此迫切需要一款能够提高接收灵敏度、杂散抑制和镜像抑制的DME接收机。
实用新型内容
为了克服上述问题或者至少部分地解决上述问题,本实用新型实施例提供一种民航DME接收机电路,通过优化电路结构,能够有效的提高DME 接收机的接收灵敏度、杂散抑制和镜像抑制。
本实用新型的实施例是这样实现的:
本申请实施例提供一种民航DME接收机电路,其包括依次相连的电源模块、PLL频率合成模块、混频模块和视频检波模块,上述PLL频率合成模块还和功率检测模块相连,上述混频模块用于输出射频信号,上述视频检波模块用于输出视频检测信号,上述功率检测模块用于输出射频信号和功率检测信号。
在本实用新型的一些实施例中,上述PLL频率合成模块包括依次相连的有源晶振电路、频率合成器电路、VCO电路和第一放大器电路,上述有源晶振电路、上述频率合成器电路和上述VCO电路均分别与上述电源模块相连,上述第一放大器电路还分别与上述混频模块和上述功率检测模块相连。
在本实用新型的一些实施例中,上述混频模块包括依次相连的混频器电路、第一滤波器电路、第二放大器电路、第二滤波器电路、第三放大器电路、第一功分器电路、第一对数放大器电路和第一运算放大器电路,上述混频器电路输入端与上述PLL频率合成模块相连,上述第一运算放大器电路输出端与上述视频检波模块相连,上述第一功分器电路还用于输出中频信号。
在本实用新型的一些实施例中,上述功率检测模块包括依次串联的第二功分器电路、第五滤波器电路、第五放大器电路、第六滤波器电路、分频器电路和比较器电路,上述第二功分器电路输入端与上述PLL频率合成模块相连,上述比较器电路用于输出功率检测信号,上述功率检测模块还包括依次串联的第三滤波器电路、第四放大器电路和第四滤波器电路,上述第三滤波器电路输入端与上述第二功分器电路的输出端相连,上述第四滤波器电路用于输出射频信号。
在本实用新型的一些实施例中,上述视频检波模块包括依次串联的第二对数放大器电路、第六放大器电路和功率检测器电路,上述第二对数放大器电路的输入端与上述混频模块相连,上述第二对数放大器电路的输出端与第二运算放大器电路相连,上述第二运算放大器电路用于输出视频检波信号,上述功率检测器电路用于输出对数信号。
在本实用新型的一些实施例中,上述第二对数放大器电路包括电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电阻R1、电阻R2、电阻 R3、电阻R4、电阻R5、电阻R6、电阻R7、电阻R8、电阻R9、电阻R10、电阻R11、电阻R12和芯片AD8309;
所述芯片AD8309的引脚2通过依次串联的所述电阻R5和所述电容C3 后接地,所述电阻R5和所述电容C3的公共端用于与电源VCC相连,所述芯片AD8309的引脚2还和所述芯片AD8309的引脚8相连,所述芯片AD8309 的引脚4通过依次串联的所述电容C1和所述电阻R2后用于与所述PLL频率合成模块的输出端相连,所述芯片AD8309的引脚4还通过所述电阻R4和所述芯片AD8309的引脚5相连,AD8309的引脚5通过所述电容C2接地,所述电阻R1和所述电阻R3串联后与所述电阻R2并联,AD8309的引脚9通过依次串联的所述电阻R9、所述电阻R8和所述电容C5后与AD8309的引脚 12相连,所述电阻R9和所述电阻R8的公共端接地,所述芯片AD8309的引脚13通过依次串联的所述电容C4、所述电阻R7和所述电阻R11后与所述电容C6相连,所述电阻R10和所述电阻R12串联后与所述电阻R11并联,所述芯片AD8309的引脚15通过所述电阻R6用于与电源VCC相连。
在本实用新型的一些实施例中,第六放大器电路包括放大器GALI5、电感L1、电感L2、滤波器FILTER、电容C7、电容C8、电容C9、电容C10、电容C11、电阻R13、电阻R14、电阻R15、电阻R16和电阻R17;
所述放大器GALI5的引脚1与所述电容C6的自由端相连,所述放大器 GALI5的引脚4接地,所述放大器GALI5的引脚3通过依次串联的所述电容 C10、所述电阻R15和所述滤波器FILTER后与所述电容C11相连,所述电阻R14和所述电阻R16串联后与所述电阻R15并联,所述电阻R14和所述电阻R16的公共端接地,所述滤波器FILTER的引脚2通过所述电感L2接地,所述电阻R17一端接地,另一端与所述电容C11相连,所述放大器GALI5 的引脚3还通过依次串联的所述电感L1和所述电阻R13后用于与电源VCC 相连,所述电容C7、所述电容C8和所述电容C9两两并联后的一端接地,另一端与所述电感L1和所述电阻R13的公共端相连。
在本实用新型的一些实施例中,上述功率检测器电路包括电容C12、电容C13、电容C150、电容C14、电容C140、电容C15、电容C16、电容C17、电阻R18、电阻R19和功率检波器LTC5582;
所述功率检波器LTC5582的引脚1通过所述电容C13用于电源VCC相连,所述电容C12和所述电容C13并联,所述功率检波器LTC5582的引脚1 还接地,所述功率检波器LTC5582的引脚2通过所述电容C14和所述电容 C11和电阻R17的公共端相连,所述功率检波器LTC5582的引脚2通过所述电阻R18和所述功率检波器LTC5582的引脚4相连,所述功率检波器LTC5582 的引脚4还通过所述电容C150接地,所述功率检波器LTC5582的引脚6通过依次串联的所述电容C16和所述电容C17后接地,所述电容C16和所述电容C17的公共端用于输出对数信号,所述电容C140和所述电容C15并联后的一端接地,另一端与所述功率检波器LTC5582的引脚6相连,所述电阻R19和所述电容C17并联。
在本实用新型的一些实施例中,上述第二运算放大器电路包括运算放大器AD8052、电容C18、电容C19、电容C20、电阻R20、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电阻R26、电阻R27、电阻R28、电阻R29、电阻R30、电阻R31、电阻R32和电阻R33;
所述运算放大器AD8052的引脚1通过所述电阻R25和所述运算放大器 AD8052的引脚2相连,所述运算放大器AD8052的引脚1通过依次串联的所述电阻R28和所述电阻R29后与所述运算放大器AD8052的引脚5相连,所述电阻R28和所述电阻R29的公共端通过所述电容C20接地,所述运算放大器AD8052的引脚2通过所述电阻R26和所述运算放大器AD8052的引脚4 相连,所述运算放大器AD8052的引脚3通过所述电阻R27和所述运算放大器AD8052的引脚4相连,所述运算放大器AD8052的引脚3通过依次串联的所述电容C19、所述电阻R21和所述电容C18后与所述芯片AD8309的引脚16相连,所述电阻R23和所述电阻R24串联后与所述电容C19并联,所述电阻R23和所述电阻R24的公共端接地,所述电阻R20和所述电阻R22 串联后与所述电阻R21并联,所述电阻R20和所述电阻R22的公共端接地,所述运算放大器AD8052的引脚5通过依次串联的所述电阻R30和所述电阻 R32后与所述运算放大器AD8052的引脚6相连,所述运算放大器AD8052的引脚6通过所述电阻R31和所述运算放大器AD8052的引脚7相连,所述运算放大器AD8052的引脚8用于与电源VCC相连,所述运算放大器AD8052的引脚7通过所述电阻R33用于输出视频检波信号。
在本实用新型的一些实施例中,上述电源模块包括依次相连的整流电路和DC-DC电路,上述整流电路的输入端用于和外部交流电源相连,上述 DC-DC电路输出端与上述PLL频率合成模块相连。
相对于现有技术,本实用新型的实施例至少具有如下优点或有益效果:
电源模块可以将外部电源转换为PLL频率合成模块、混频模块、视频检波模块和功率检测模块正常工作所需的直流电源,即可为民航DME接收机电路停供工作电源。其中,通过PLL频率合成模块可以为所选择的DME 信道产生正确的发射机信号,然后通过混频模块进行混频处理,从而可以用来输出混频后的射频信号,混频后的信号还通过视频检波模块进行视频信号检波处理后用来输出视频检测信号。其中,PLL频率合成模块为所选择的DME信道产生的正确的发射机信号还通过功率检测模块进行检测,从而输出相应的射频信号和功率检测信号。通过上述电路结构,能使得噪声系数:≤1.4dB;中频抑制:≥80(63MHz抑制);杂散抑制:≥65dB;灵敏度:优于-94dBm;临波道抑制:≥75dB(f0±900kHz)。即可以有效的提高 DME接收机的接收灵敏度、杂散抑制和镜像抑制,从而输出高质量的射频信号给后端设备进行处理。
附图说明
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本实用新型的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本实用新型一种民航DME接收机电路一实施例结构示意图;
图2为本实用新型一种民航DME接收机电路一实施例PLL合成模块结构示意图;
图3为本实用新型一种民航DME接收机电路一实施例混频模块结构示意图;
图4为本实用新型一种民航DME接收机电路一实施例功率检测模块结构示意图;
图5为本实用新型一种民航DME接收机电路一实施例视频检波模块结构示意图;
图6为本实用新型一种民航DME接收机电路一实施例电源模块结构示意图;
图7为本实用新型一种民航DME接收机电路一实施例第二对数放大器电路结构示意图;
图8为本实用新型一种民航DME接收机电路一实施例第六放大器电路结构示意图;
图9为本实用新型一种民航DME接收机电路一实施例功率检测器电路结构示意图;
图10为本实用新型一种民航DME接收机电路一实施例第二运算放大器电路结构示意图。
图标:1、电源模块;11、整流电路;12、DC-DC电路;2、PLL频率合成模块;21、有源晶振电路;22、频率合成器电路;23、VCO电路;24、第一放大器电路;3、混频模块;31、混频器电路;32、第一滤波器电路;33、第二放大器电路;34、第二滤波器电路;35、第三放大器电路;36、第一功分器电路;37、第一对数放大器电路;38、第一运算放大器电路;4、功率检测模块;41、第二功分器电路;42、第三滤波器电路;43、第四放大器电路;44、第四滤波器电路;45、第五滤波器电路;46、第五放大器电路;47、第六滤波器电路;48、分频器电路;49、比较器电路;5、视频检波模块;51、第二对数放大器电路;52、第六放大器电路;53、功率检测器电路;54、第二运算放大器电路。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本实用新型实施例的描述中,需要说明的是,若出现术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该实用新型产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,若出现术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
此外,若出现术语“水平”、“竖直”、“悬垂”等术语并不表示要求部件绝对水平或悬垂,而是可以稍微倾斜。如“水平”仅仅是指其方向相对“竖直”而言更加水平,并不是表示该结构一定要完全水平,而是可以稍微倾斜。
在本实用新型实施例的描述中,还需要说明的是,除非另有明确的规定和限定,若出现术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。
实施例
下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的各个实施例及实施例中的各个特征可以相互组合。
请参照图1,本实用新型实施例提供一种民航DME接收机电路,其包括依次相连的电源模块1、PLL频率合成模块2、混频模块3和视频检波模块 5,上述PLL频率合成模块2还和功率检测模块4相连,上述混频模块3用于输出射频信号,上述视频检波模块5用于输出视频检测信号,上述功率检测模块4用于输出射频信号和功率检测信号。
上述实施例中,电源模块1可以将外部交流电源转换为PLL频率合成模块2、混频模块3、视频检波模块5和功率检测模块4正常工作所需的直流电源,即可为民航DME接收机电路停供工作电源。其中,通过PLL频率合成模块2可以为所选择的DME信道产生正确的发射机信号,然后通过混频模块3进行混频处理,从而可以用来输出混频后的射频信号,混频后的信号还通过视频检波模块5进行视频信号检波处理后用来输出视频检测信号。其中,PLL频率合成模块2为所选择的DME信道产生的正确的发射机信号还通过功率检测模块4进行检测,从而输出相应的射频信号和功率检测信号。通过上述电路结构,能使得噪声系数:≤1.4dB;中频抑制:≥80(63MHz 抑制);杂散抑制:≥65dB;灵敏度:优于-94dBm;临波道抑制:≥75dB (f0±900kHz)。即可以有效的提高DME接收机的接收灵敏度、杂散抑制和镜像抑制,从而输出高质量的射频信号给后端设备进行处理。
请参照图2,在本实用新型的一些实施例中,上述PLL频率合成模块2 包括依次相连的有源晶振电路21、频率合成器电路22、VCO电路23和第一放大器电路24,上述有源晶振电路21、上述频率合成器电路22和上述VCO 电路23均分别与上述电源模块1相连,上述第一放大器电路24还分别与上述混频模块3和上述功率检测模块4相连。
上述实施例中,有源晶振电路21不需要DSP的内部振荡器,信号质量好,比较稳定,而且连接方式相对简单,并且能够更好的满足民航DME接收机电路对时序要求较为敏感的要求,从而满足其电路需要比较精密的晶振的需求。其中,VCO电路23用于产生L波段信号,并通过第一放大器电路24对产生的L波段信号进行放大和调制。另外通过频率合成器电路22 用以给VCO电路23产生调谐电压,从而实现外部的输入信号与内部的振荡信号进行同步,原理是通过电路中的相位比较器检测输入信号和输出信号的相位差,并将检测出的相位信号转换成电压信号输出,该电压信号经低通滤波器滤波后形成VCO电路23的控制电压,从而实现对VCO电路23输出信号的频率进行控制。
示例性地,频率合成器电路22可以采用ADF4106-SO16型号的合成器芯片进行电路设计,通过利用ADF4106-SO16芯片作为合成器芯片,从而提供出一种频率稳定度较高的离散间隔型频率信号发生器电路,即可以使得频率合成器电路22的输出信号具有高频带、低噪声和低功耗等特点,从而能够有效地提高接收机电路的灵敏度。其中,VCO电路23可以使用 ROS-1750W-619+型号的压控振荡器进行电路设计,有源晶振电路21可以使用40MHZ-TCXO信号的振荡器进行电路设计。
请参照图3,在本实用新型的一些实施例中,上述混频模块3包括依次相连的混频器电路31、第一滤波器电路32、第二放大器电路33、第二滤波器电路34、第三放大器电路35、第一功分器电路36、第一对数放大器电路 37和第一运算放大器电路38,上述混频器电路31输入端与上述PLL频率合成模块2相连,上述第一运算放大器电路38输出端与上述视频检波模块5相连,上述第一功分器电路36还用于输出中频信号。
上述实施例中,通过混频器电路31将PLL频率合成模块2产生的发射机信号和接收到的射频输入信号进行混频变换得到后级电路系统所需的频率,从而保证接收机获得到较高的灵敏度。并且通过后级的第一滤波器电路32、第二放大器电路33、第二滤波器电路34、第三放大器电路35、第一功分器电路36、第一对数放大器电路37和第一运算放大器电路38进行进一步的多级滤波和放大处理,能够进一步的提高输入信号的纯净度,从而进一步的提高接收机的灵敏度。
示例性地,其中混频器电路31可以采用HMC207A型号的混频器芯片进行电路设计,通过使用HMC207A芯片作为混频器芯片,可以利用其一致的 MMIC性能用来改善整个电路系统的运行,能达到40至50分贝的高LO抑制,为电路提供优良的载波抑制,即可以有效地避免LO泄露信号对后续电路的影响,能大大的降低零频对后级电路的影响。另外的,第一对数放大器电路37可以采用AD8309型号的对数放大器进行电路设计,第一功分器电路 36可以采用SCN-3-16+型号的功分器进行电路设计,第一运算放大器电路 38可以采用AD8052型号的视频运算放大器进行电路设计。
请参照图4,在本实用新型的一些实施例中,上述功率检测模块4包括依次串联的第二功分器电路41、第五滤波器电路45、第五放大器电路46、第六滤波器电路47、分频器电路48和比较器电路49,上述第二功分器电路41输入端与上述PLL频率合成模块2相连,上述比较器电路49用于输出功率检测信号,上述功率检测模块4还包括依次串联的第三滤波器电路 42、第四放大器电路43和第四滤波器电路44,上述第三滤波器电路42输入端与上述第二功分器电路41的输出端相连,上述第四滤波器电路44用于输出射频信号。
上述实施例中,通过第二功分器电路41将PLL频率合成模块2产生的一路发射机信号分成两路输出相等能量的输出信号,其中一路输出信号经过依次串联的第三滤波器电路42、第四放大器电路43和第四滤波器电路 44进行多级滤波和放大处理,从而可以输出较为纯净的一路射频信号。另外一路第二功分器电路41的输出信号先经过依次串联的第五滤波器电路 45、第五放大器电路46、第六滤波器电路47进行多级滤波和放大处理得到较为纯净的信号,使得后级的分频器电路48和比较器电路49能够更好的对这一路输出信号进行功率检测,从而输出相应的功率检测信号。
示例性地,其中第二功分器电路41可以采用SCN-3-16+型号的功分器进行电路设计,第五放大器电路46可以采用SPF5043Z型号的放大器进行电路设计,分频器电路48可以采用HMC434-SOT23型号的分频器进行电路设计,比较器电路49可以采用MAX913-SO8型号的TLL比较器进行电路设计。
请参照图5,在本实用新型的一些实施例中,上述视频检波模块5包括依次串联的第二对数放大器电路51、第六放大器电路52和功率检测器电路 53,上述第二对数放大器电路51的输入端与上述混频模块3相连,上述第二对数放大器电路51的输出端与第二运算放大器电路54相连,上述第二运算放大器电路54用于输出视频检波信号,上述功率检测器电路53用于输出对数信号。
上述实施例中,通过第二对数放大器电路51可将PLL频率合成模块2 产生的发射机信号转换成其等效对数值信号,从而不仅可以保证接收机电路有很宽的动态范围,而且可以限制接收机电路输出信号的杂波干扰电平,达到恒虚警的效果,还可以起到抑制固定目标起伏的作用。然后通过第六放大器电路52和功率检测器电路53可以有效地输出纯净的相应的功率检测的对数信号,另外通过第二运算放大器电路54可以输出后级电路所需的视频检波信号。
示例性地,功率检测器电路53可以采用LTC5582型号的响应功率检波器芯片进行电路设计,第二对数放大器电路51可以采用AD8309型号的对数放大器进行电路设计,第六放大器电路52可以采用GALI5型号的放大器进行电路设计,第二运算放大器电路54可以采用AD8052型号的视频运算放大器进行电路设计。
请参照图7,在本实用新型的一些实施例中,上述第二对数放大器电路 51包括电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6、电阻R7、电阻R8、电阻 R9、电阻R10、电阻R11、电阻R12和芯片AD8309;
芯片AD8309的引脚2通过依次串联的电阻R5和电容C3后接地,电阻R5和电容C3的公共端用于与电源VCC相连,芯片AD8309的引脚2还和芯片AD8309的引脚8相连,芯片AD8309的引脚4通过依次串联的电容C1和电阻R2后用于与PLL频率合成模块的输出端相连,芯片AD8309的引脚4 还通过电阻R4和芯片AD8309的引脚5相连,AD8309的引脚5通过电容C2 接地,电阻R1和电阻R3串联后与电阻R2并联,AD8309的引脚9通过依次串联的电阻R9、电阻R8和电容C5后与AD8309的引脚12相连,电阻R9和电阻R8的公共端接地,芯片AD8309的引脚13通过依次串联的电容C4、电阻R7和电阻R11后与电容C6相连,电阻R10和电阻R12串联后与电阻R11 并联,芯片AD8309的引脚15通过电阻R6用于与电源VCC相连。
上述实施例中,通过芯片AD8309来设计第二对数放大器电路51,能提供100dB动态范围,在中间80dB范围的精度为±0.4dB,工作频率最高可达500MHz。对数输出与输入信号的对数成正比,可在100dB输入范围内提供0.4V至2.5V直流信号。该电路还提供限幅器输出,可将输入信号放大 100dB,并提供稳定的限幅输出,最大相位偏差为±100ps。这一限幅器输出对于能够方便后续电路对输出信号进行处理。
请参照图8,在本实用新型的一些实施例中,上述第六放大器电路52 包括放大器GALI5、电感L1、电感L2、滤波器FILTER、电容C7、电容C8、电容C9、电容C10、电容C11、电阻R13、电阻R14、电阻R15、电阻R16 和电阻R17;
放大器GALI5的引脚1与电容C6的自由端相连,放大器GALI5的引脚 4接地,放大器GALI5的引脚3通过依次串联的电容C10、电阻R15和滤波器FILTER后与电容C11相连,电阻R14和电阻R16串联后与电阻R15并联,电阻R14和电阻R16的公共端接地,滤波器FILTER的引脚2通过电感L2 接地,电阻R17一端接地,另一端与电容C11相连,放大器GALI5的引脚3 还通过依次串联的电感L1和电阻R13后用于与电源VCC相连,电容C7、电容C8和电容C9两两并联后的一端接地,另一端与电感L1和电阻R13的公共端相连。
上述实施例中,通过第六放大器电路52可以将第二对数放大器电路51 输出的对数信号进行放大和滤波处理,从而提供给后级电路更加纯净的信号,能够提高整体电路的灵敏度。
请参照图9,在本实用新型的一些实施例中,上述功率检测器电路53 包括电容C12、电容C13、电容C150、电容C14、电容C140、电容C15、电容C16、电容C17、电阻R18、电阻R19和功率检波器LTC5582;
功率检波器LTC5582的引脚1通过电容C13用于电源VCC相连,电容 C12和电容C13并联,功率检波器LTC5582的引脚1还接地,功率检波器 LTC5582的引脚2通过电容C14和电容C11和电阻R17的公共端相连,功率检波器LTC5582的引脚2通过电阻R18和功率检波器LTC5582的引脚4相连,功率检波器LTC5582的引脚4还通过电容C150接地,功率检波器LTC5582 的引脚6通过依次串联的电容C16和电容C17后接地,电容C16和电容C17 的公共端用于输出对数信号,电容C140和电容C15并联后的一端接地,另一端与功率检波器LTC5582的引脚6相连,电阻R19和电容C17并联。
上述实施例中,通过LTC5582芯片作为响应功率检波器芯片能够精确测量动态范围很宽的交流信号的功率,频率动态范围能达到从-60dBm到 2dBm,能够将其中的交流信号的功率从一个等效分贝刻度值精准的转换成一个线性刻度上的与输入信号波形的峰值因子无关的直流电压信号。即可以有效的提高功率检测器电路53检测的精准度,从而提高接收机电路的灵敏度。
请参照图10,在本实用新型的一些实施例中,上述第二运算放大器电路54包括运算放大器AD8052、电容C18、电容C19、电容C20、电阻R20、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电阻R26、电阻R27、电阻R28、电阻R29、电阻R30、电阻R31、电阻R32和电阻R33;
运算放大器AD8052的引脚1通过电阻R25和运算放大器AD8052的引脚2相连,运算放大器AD8052的引脚1通过依次串联的电阻R28和电阻R29 后与运算放大器AD8052的引脚5相连,电阻R28和电阻R29的公共端通过电容C20接地,运算放大器AD8052的引脚2通过电阻R26和运算放大器 AD8052的引脚4相连,运算放大器AD8052的引脚3通过电阻R27和运算放大器AD8052的引脚4相连,运算放大器AD8052的引脚3通过依次串联的电容C19、电阻R21和电容C18后与芯片AD8309的引脚16相连,电阻R23 和电阻R24串联后与电容C19并联,电阻R23和电阻R24的公共端接地,电阻R20和电阻R22串联后与电阻R21并联,电阻R20和电阻R22的公共端接地,运算放大器AD8052的引脚5通过依次串联的电阻R30和电阻R32 后与运算放大器AD8052的引脚6相连,运算放大器AD8052的引脚6通过电阻R31和运算放大器AD8052的引脚7相连,运算放大器AD8052的引脚8 用于与电源VCC相连,运算放大器AD8052的引脚7通过电阻R33用于输出视频检波信号。
上述实施例中,通过基于运算放大器AD8052设计的第二运算放大器电路54可以高速且低失真的输出给后级电路所需的视频检波信号,总谐波失真可以低到-80dBc。
请参照图6,在本实用新型的一些实施例中,上述电源模块1包括依次相连的整流电路11和DC-DC电路12,上述整流电路11的输入端用于和外部交流电源相连,上述DC-DC电路12输出端与上述PLL频率合成模块2相连。
上述实施例中,通过整流电路11将电能质量较差的原生态电源,如市电电源或蓄电池电源,转换成满足设备要求的质量较高的直流电压。然后通过DC-DC电路12将整流电路11转化后的直流电压进一步稳定在所需要的电压值。
以上仅为本实用新型的优选实施例而已,并不用于限制本实用新型,对于本领域的技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
对于本领域技术人员而言,显然本申请不限于上述示范性实施例的细节,而且在不背离本申请的精神或基本特征的情况下,能够以其它的具体形式实现本申请。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本申请的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本申请内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。

Claims (10)

1.一种民航DME接收机电路,其特征在于,包括依次相连的电源模块、PLL频率合成模块、混频模块和视频检波模块,所述PLL频率合成模块还和功率检测模块相连,所述混频模块用于输出射频信号,所述视频检波模块用于输出视频检测信号,所述功率检测模块用于输出射频信号和功率检测信号。
2.根据权利要求1所述的一种民航DME接收机电路,其特征在于,所述PLL频率合成模块包括依次相连的有源晶振电路、频率合成器电路、VCO电路和第一放大器电路,所述有源晶振电路、所述频率合成器电路和所述VCO电路均分别与所述电源模块相连,所述第一放大器电路还分别与所述混频模块和所述功率检测模块相连。
3.根据权利要求1所述的一种民航DME接收机电路,其特征在于,所述混频模块包括依次相连的混频器电路、第一滤波器电路、第二放大器电路、第二滤波器电路、第三放大器电路、第一功分器电路、第一对数放大器电路和第一运算放大器电路,所述混频器电路输入端与所述PLL频率合成模块相连,所述第一运算放大器电路输出端与所述视频检波模块相连,所述第一功分器电路还用于输出中频信号。
4.根据权利要求1所述的一种民航DME接收机电路,其特征在于,所述功率检测模块包括依次串联的第二功分器电路、第五滤波器电路、第五放大器电路、第六滤波器电路、分频器电路和比较器电路,所述第二功分器电路输入端与所述PLL频率合成模块相连,所述比较器电路用于输出功率检测信号,所述功率检测模块还包括依次串联的第三滤波器电路、第四放大器电路和第四滤波器电路,所述第三滤波器电路输入端与所述第二功分器电路的输出端相连,所述第四滤波器电路用于输出射频信号。
5.根据权利要求1所述的一种民航DME接收机电路,其特征在于,所述视频检波模块包括依次串联的第二对数放大器电路、第六放大器电路和功率检测器电路,所述第二对数放大器电路的输入端与所述混频模块相连,所述第二对数放大器电路的输出端与第二运算放大器电路相连,所述第二运算放大器电路用于输出视频检波信号,所述功率检测器电路用于输出对数信号。
6.根据权利要求5所述的一种民航DME接收机电路,其特征在于,所述第二对数放大器电路包括电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6、电阻R7、电阻R8、电阻R9、电阻R10、电阻R11、电阻R12和芯片AD8309;
所述芯片AD8309的引脚2通过依次串联的所述电阻R5和所述电容C3后接地,所述电阻R5和所述电容C3的公共端用于与电源VCC相连,所述芯片AD8309的引脚2还和所述芯片AD8309的引脚8相连,所述芯片AD8309的引脚4通过依次串联的所述电容C1和所述电阻R2后用于与所述PLL频率合成模块的输出端相连,所述芯片AD8309的引脚4还通过所述电阻R4和所述芯片AD8309的引脚5相连,AD8309的引脚5通过所述电容C2接地,所述电阻R1和所述电阻R3串联后与所述电阻R2并联,AD8309的引脚9通过依次串联的所述电阻R9、所述电阻R8和所述电容C5后与AD8309的引脚12相连,所述电阻R9和所述电阻R8的公共端接地,所述芯片AD8309的引脚13通过依次串联的所述电容C4、所述电阻R7和所述电阻R11后与所述电容C6相连,所述电阻R10和所述电阻R12串联后与所述电阻R11并联,所述芯片AD8309的引脚15通过所述电阻R6用于与电源VCC相连。
7.根据权利要求6所述的一种民航DME接收机电路,其特征在于,所述第六放大器电路包括放大器GALI5、电感L1、电感L2、滤波器FILTER、电容C7、电容C8、电容C9、电容C10、电容C11、电阻R13、电阻R14、电阻R15、电阻R16和电阻R17;
所述放大器GALI5的引脚1与所述电容C6的自由端相连,所述放大器GALI5的引脚4接地,所述放大器GALI5的引脚3通过依次串联的所述电容C10、所述电阻R15和所述滤波器FILTER后与所述电容C11相连,所述电阻R14和所述电阻R16串联后与所述电阻R15并联,所述电阻R14和所述电阻R16的公共端接地,所述滤波器FILTER的引脚2通过所述电感L2接地,所述电阻R17一端接地,另一端与所述电容C11相连,所述放大器GALI5的引脚3还通过依次串联的所述电感L1和所述电阻R13后用于与电源VCC相连,所述电容C7、所述电容C8和所述电容C9两两并联后的一端接地,另一端与所述电感L1和所述电阻R13的公共端相连。
8.根据权利要求7所述的一种民航DME接收机电路,其特征在于,所述功率检测器电路包括电容C12、电容C13、电容C150、电容C14、电容C140、电容C15、电容C16、电容C17、电阻R18、电阻R19和功率检波器LTC5582;
所述功率检波器LTC5582的引脚1通过所述电容C13用于电源VCC相连,所述电容C12和所述电容C13并联,所述功率检波器LTC5582的引脚1还接地,所述功率检波器LTC5582的引脚2通过所述电容C14和所述电容C11和电阻R17的公共端相连,所述功率检波器LTC5582的引脚2通过所述电阻R18和所述功率检波器LTC5582的引脚4相连,所述功率检波器LTC5582的引脚4还通过所述电容C150接地,所述功率检波器LTC5582的引脚6通过依次串联的所述电容C16和所述电容C17后接地,所述电容C16和所述电容C17的公共端用于输出对数信号,所述电容C140和所述电容C15并联后的一端接地,另一端与所述功率检波器LTC5582的引脚6相连,所述电阻R19和所述电容C17并联。
9.根据权利要求8所述的一种民航DME接收机电路,其特征在于,所述第二运算放大器电路包括运算放大器AD8052、电容C18、电容C19、电容C20、电阻R20、电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电阻R26、电阻R27、电阻R28、电阻R29、电阻R30、电阻R31、电阻R32和电阻R33;
所述运算放大器AD8052的引脚1通过所述电阻R25和所述运算放大器AD8052的引脚2相连,所述运算放大器AD8052的引脚1通过依次串联的所述电阻R28和所述电阻R29后与所述运算放大器AD8052的引脚5相连,所述电阻R28和所述电阻R29的公共端通过所述电容C20接地,所述运算放大器AD8052的引脚2通过所述电阻R26和所述运算放大器AD8052的引脚4相连,所述运算放大器AD8052的引脚3通过所述电阻R27和所述运算放大器AD8052的引脚4相连,所述运算放大器AD8052的引脚3通过依次串联的所述电容C19、所述电阻R21和所述电容C18后与所述芯片AD8309的引脚16相连,所述电阻R23和所述电阻R24串联后与所述电容C19并联,所述电阻R23和所述电阻R24的公共端接地,所述电阻R20和所述电阻R22串联后与所述电阻R21并联,所述电阻R20和所述电阻R22的公共端接地,所述运算放大器AD8052的引脚5通过依次串联的所述电阻R30和所述电阻R32后与所述运算放大器AD8052的引脚6相连,所述运算放大器AD8052的引脚6通过所述电阻R31和所述运算放大器AD8052的引脚7相连,所述运算放大器AD8052的引脚8用于与电源VCC相连,所述运算放大器AD8052的引脚7通过所述电阻R33用于输出视频检波信号。
10.根据权利要求1所述的一种民航DME接收机电路,其特征在于,所述电源模块包括依次相连的整流电路和DC-DC电路,所述整流电路的输入端用于和外部交流电源相连,所述DC-DC电路输出端与所述PLL频率合成模块相连。
CN202220838660.7U 2022-04-12 2022-04-12 一种民航dme接收机电路 Active CN217879614U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202220838660.7U CN217879614U (zh) 2022-04-12 2022-04-12 一种民航dme接收机电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202220838660.7U CN217879614U (zh) 2022-04-12 2022-04-12 一种民航dme接收机电路

Publications (1)

Publication Number Publication Date
CN217879614U true CN217879614U (zh) 2022-11-22

Family

ID=84087462

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202220838660.7U Active CN217879614U (zh) 2022-04-12 2022-04-12 一种民航dme接收机电路

Country Status (1)

Country Link
CN (1) CN217879614U (zh)

Similar Documents

Publication Publication Date Title
US5355513A (en) Transponder with reply frequency derived from frequency of received interrogation signal
CN108459302A (zh) 线性调频连续波雷达收发前端
CN107395200B (zh) 一种用于铷频标的超低噪声频率合成和频率传递电路
CN109391266A (zh) 一种基于正交调制的混合式频率合成器
CN111106830A (zh) 一种快速捷变的宽带频率合成器
CN201550107U (zh) 宽带收发机
CN217879614U (zh) 一种民航dme接收机电路
CN207677709U (zh) 一种基于级联型pll结构的宽带频率合成器
CN210629430U (zh) 一种x波段下变频器及通信系统
CN101330311A (zh) 新型信标接收机
CN212627862U (zh) 一种规避整数倍边界杂散的频率合成器
CN212433405U (zh) 一种低空近场微弱矢量信号探测雷达系统
CN101820283A (zh) 数字加模拟构架的频率合成装置
CN117420351B (zh) 一种瞬时测频电路
JPS6014526B2 (ja) Pll発振回路
CN209218066U (zh) 一种基于正交调制的混合式频率合成器
CN218450110U (zh) 可调频标频率型收发组件
CN103595408A (zh) 一种用中频浮动提高接收机捜索精度的方法
CN220754811U (zh) 一种w波段频综模块、设备和装置
CN215813337U (zh) 一种低相噪频综源产生电路
CN113612475A (zh) 一种低杂散低相噪扫频源
CN211296710U (zh) 一种高性能的锁相式数字频率合成装置
CN109728829A (zh) 一种高性能宽带射频接收模块
CN220511098U (zh) 一种4-8GHz跳频源组件
Wu Single-chip dynamically time-frequency multiplexed phase-and self-injection-locked CMOS vital-sign sensor

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant