CN217063703U - 一种精简型多通道准同步音频采集电路 - Google Patents

一种精简型多通道准同步音频采集电路 Download PDF

Info

Publication number
CN217063703U
CN217063703U CN202220811629.4U CN202220811629U CN217063703U CN 217063703 U CN217063703 U CN 217063703U CN 202220811629 U CN202220811629 U CN 202220811629U CN 217063703 U CN217063703 U CN 217063703U
Authority
CN
China
Prior art keywords
pin
pins
resistor
adc1
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN202220811629.4U
Other languages
English (en)
Inventor
童子权
唐健
赵艳伟
任丽军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Harbin University of Science and Technology
Original Assignee
Harbin University of Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Harbin University of Science and Technology filed Critical Harbin University of Science and Technology
Priority to CN202220811629.4U priority Critical patent/CN217063703U/zh
Application granted granted Critical
Publication of CN217063703U publication Critical patent/CN217063703U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本实用新型一种精简型多通道准同步音频采集电路属于电子测量技术领域;该电路由多通道模拟信号前端单元等七个单元构成;使用5V电源供电,可用电脑或者充电宝进行供电,便于携带;模拟信号前端使用单电源供电,简化了电路结构,降低了电路成本与功耗;使用STM32G474自带12bit的4路ADC进行同步采集,每路ADC采用8个通道扫描采样,实现32个通道的数据采集;使用数据选择器,选出通道的模拟输出与STM32G474内部生成的DAC参考进行比较,当达到某一临界值时进行触发,将ADC转换的信号进行传输;使用过采样技术提高ADC采集信号的信噪比;同时通过软件插值算法,实现多通道准同步传输。

Description

一种精简型多通道准同步音频采集电路
技术领域
本实用新型一种精简型多通道准同步音频采集电路属于电子测量技术领域。
背景技术
精简型多通道准同步音频采集电路在仪器与测量领域有广泛应用。目前随着计算机和微电子技术行业的快速发展,例如雷达、通信等的众多电子测量领域对于数据采集有了更高的要求,数据采集正在向着多通道、高采样率、高分辨率和高传输速度方向快速发展,在工业实践和教育教学等环境下有了更广泛的应用。
目前的声纳震动等精简型多通道准同步音频采集电路的主要任务就是如何在现有的技术条件下尽可能用较为精简的电路拓展更多的采集通道,实现更多采集通道的扩展;声纳等音频震动信号的需要进行多点实时的监测,且精度不需要太高。现阶段的音频采集电路如TI公司单通道音频采集的TIDA-01471,和NI公司的多通道PCI-6115,4路模拟输入,2路模拟输出,8路数字I/O线,同步采集设备最低售价已达四万块,NI-PXI-6289,32路模拟输入,48路数字I/O,4路模拟输出,售价最低为2.4万。
目前市场上存在的多通道数据采集电路通常是电路较为复杂;价格过高;前端模拟电路在处理交流信号时需要提供双电源,增加了成本和电路的功耗,电路不够精简。
实用新型内容
针对上述问题,本实用新型设计了一种精简型多通道准同步音频采集电路,该电路使用5V电源供电,可用电脑或者充电宝进行供电,便于携带;模拟信号前端使用单电源供电,简化了电路结构,降低了电路成本与功耗;使用模数集成型新型芯片STM32G474自带12bit的4路ADC进行同步采集,每路ADC采用8个通道扫描采样,实现32个通道的数据采集;使用数据选择器,选出通道的模拟输出与模数集成型新型芯片STM32G474内部生成的DAC参考进行比较,当达到某一临界值时进行触发,将ADC转换的信号进行传输;使用过采样技术提高ADC采集信号的信噪比;同时可通过软件插值算法,实现多通道准同步传输。
本实用新型的目的是这样实现的:
一种精简型多通道准同步音频采集电路,由多通道模拟信号前端单元、STM32G474最小系统单元、数据选择单元、静态存储单元、参考电压基准单元、USB通信供电单元和电压转换单元构成;
所述多通道模拟信号前端单元由32个相同的单元构成,每个单元由一个低噪声运算放大器、一个电容、五个电阻和一个两输入端子构成;低噪声运算放大器的反向输入端通过一个电阻RA2连接到低噪声运算放大器的输出端;低噪声运算放大器的同相输入端通过电阻RA5与电阻RA3连接到VCOM端,同时,通过电阻RA5与电阻RA6连接到两输入端子INA的引脚1,两输入端子INA的引脚2连接到公共的VCOM端;低噪声运算放大器的输出端通过电阻RA4与电容CA1直接耦合到GND,同时,通过电阻RA4连接八选一数据选择引脚,输出采集到的模拟信号;同时,通过电阻RA4连接单片机STM32G474QET6的U1A,进行模数转换;低噪声运算放大器的正电源引脚连接到VCC,低噪声运算放大器的负电源引脚连接到GND;
所述STM32G474最小系统单元由128引脚的单片机STM32G474QET6、晶振、电阻、电容和发光二极管组成;所述单片机STM32G474QET6包括U1A、U1B和U1C三部分;U1A的引脚27、28、32、22、23、24、25和39分别与连接到多通道模拟信号前端单元输出的ADC1_IN1、ADC1_IN3、ADC1_IN4、ADC1_IN6、ADC1_IN7、ADC1_IN8、ADC1_IN9和ADC1_IN15,配置为ADC1的8个输入通道;U1A的引脚28、35、36、37、38、41、34和69分别与连接到多通道模拟信号前端单元输出的ADC2_IN2、ADC2_IN3、ADC2_IN4、ADC2_IN5、ADC2_IN11、ADC2_IN12、ADC2_IN13和ADC2_IN14,配置为ADC2的8个输入通道;U1B的引脚60、61、56、54和U1A的引脚66、68、69、71分别与连接到多通道模拟信号前端单元输出的ADC4_IN1、ADC4_IN2、ADC4_IN6、ADC4_IN14、ADC4_IN3、ADC4_IN4、ADC4_IN5和ADC4_IN13,配置为ADC4的8个输入通道;U1A的引脚89、90、72、73、74、76、70和U1B的引脚58分别与连接到多通道模拟信号前端单元输出的ADC5_IN1、ADC5_IN2、ADC5_IN7、ADC5_IN8、ADC5_IN9、ADC5_IN11、ADC5_IN12和ADC5_IN16,配置为ADC5的8个输入通道;一共配置4个ADC,32路ADC输入;
U1A的引脚40、39、67和65分别连接到数据选择单元的输出COMP1_INP、COMP4_INP、COMP6_INP和COMP5_INP,分别作为单片机STM32G474QET6内部配置四个比较器的同相输入端;比较器反相输入端分别由单片机STM32G474QET6内部的四个DAC提供,实现内部触发设置;
U1B的引脚15、16、17、18、57和97分别连接静态存储单元U2芯片的引脚3、5、2、6、1和7,作为QSPI1的传输引脚连接配置;U1A的引脚113、114、115、116和117分别连接静态存储单元U3芯片的引脚5、1、2、3和7,作为QSPI2的传输引脚连接配置;U1A的引脚33通过发光二极管D1与电阻R4串联后连接到3V3电源,起到电源指示作用;U1A的引脚123通过电阻R2连接到GND,用于BOOT0启动;U1B的引脚21通过电阻R1连接到GND,用于复位;U1B的引脚19通过电阻R3连接到引脚20;晶振X1的引脚1连接到U1B引脚19,同时,晶振X1的引脚1通过电阻C1直接耦合到晶振X1的引脚2;晶振X1的引脚3连接到U1B引脚20,同时,晶振X1的引脚3通过电阻C2直接耦合到晶振X1的引脚4,晶振X1引脚4直接连接到GND;U1C的引脚13、31、47、64、79、95、111、128、45、6、43和44连接到+3V3;U1C的引脚12、30、46、63、78、94、110和127连接到GND;
所述数据选择单元由4个相同的单元构成,每个单元包括一个八选一模拟开关74HC4051,八选一模拟开关74HC4051的引脚13、14、15、12、1、5、2和4分别连接到八路模拟信号前端单元输出的ADC1_IN1、ADC1_IN3、ADC1_IN4、ADC1_IN6、ADC1_IN7、ADC1_IN8、ADC1_IN9和ADC1_IN10;八选一模拟开关74HC4051的引脚96、98和99分别连接到STM32G474芯片的引脚91、92和93,做通道选择控制;八选一模拟开关74HC4051的引脚3作为输出选出引脚,连接到STM32G474芯片的引脚14,作为单片机内部比较器的同相输出引脚;八选一模拟开关74HC4051的引脚16直接连接到VCC;八选一模拟开关74HC4051的引脚6、7和8直接连接到GND;
所述静态存储单元由两片静态随机存储器U2和U3构成;U2的引脚1、2、3、5、7和6分别连接到U1B的引脚57、17、15、16、97和18,作为QSPI1的四条数据线、一条时钟线和一条片选线;U2的引脚4直接连接到GND;U2的引脚8直接连接到电源端3V3;
U3的引脚1、2、3、5、7和6分别连接到U1A的引脚113、115、116、114、117和U1B的引脚18,作为QSPI2的四条数据线、一条时钟线和一条片选线;U3的引脚4直接连接到GND;U3的引脚8直接连接到电源端3V3;
所述参考电压基准单元由低噪声运算放大器和电阻组成;所述低噪声运算放大器的同相输入引脚3通过电阻RA8直接连接到VCC,同时通过电阻RA9直接连接到GND;低噪声运算放大器的反相输入引脚2通过电阻RA7直接连接到运算放大器的输出引脚1,同时输出引脚作为电压输出VCOM;输出参考电压基准的值为VCC/2,提供给输入端子的公共端VCOM:
所述USB通信供电单元由一个双层USB接口JUSB1组成;JUSB1的引脚1与引脚5直接连接到VCC电源端;JUSB1的引脚6直接连接到U1A的引脚92,JUSB1的引脚7直接连接到U1A的引脚93,配置为通信引脚;JUSB1的引脚4、引脚8和引脚9直接连接到GND;
所述电压转换单元由线性稳压芯片1117-3V3和多个电容组成;线性稳压芯片1117-3V3的引脚3连接VCC,同时,通过滤波电容E1耦合到GND;引脚1直接连接GND;线性稳压芯片1117-3V3引脚2和引脚4作为输出引脚,直接输出3.3V电压,同时,通过滤波电容E2耦合到GND;电压转换单元转换来自VCC的5V电压,输出3.3V电压给单片机进行供电。
有益效果:
第一、本实用新型一种精简型多通道准同步音频采集电路,使用单电源的模拟前端进行信号调理,节约了电路实现成本,减小了功耗,同时扩展了采样通道。
第二、本实用新型一种精简型多通道准同步音频采集电路,采用4路ADC同步采集,每路ADC使用8通道扫描模式,组合实现多达32通道ADC数据采集的扩展。
第三、本实用新型一种精简型多通道准同步音频采集电路,采用过采样技术,可将信号的信噪比提高到16bit。
第四、本实用新型一种精简型多通道准同步音频采集电路,使用一片数字处理芯片G474,实现同步采样,过采样,与数据传输功能,无需多余的外围电路,电路的集成度更高,方案实现更简化。
第五、使用软件插值算法,增加采样点数,实现多通道的准同步采集。
附图说明
图1本实用新型一种精简型多通道准同步音频采集电路的整体模块示意图。
图2多通道模拟信号前端单元的电路图。
图3 STM32G474最小系统单元的电路图。
图4数据选择单元的电路图。
图5静态存储单元的电路图。
图6参考电压基准单元的电路图。
图7 USB通信供电单元的电路图。
图8电压转换单元的电路图。
具体实施方式
下面结合附图对本实用新型具体实施方式作进一步详细描述。
该具体实施方式下的一种精简型多通道准同步音频采集电路,整体模块示意图如图1所示,由多通道模拟信号前端单元、STM32G474最小系统单元、数据选择单元、静态存储单元、参考电压基准单元、USB通信供电单元和电压转换单元构成;
如图2所示,所述多通道模拟信号前端单元由32个相同的单元构成,每个单元由一个低噪声运算放大器、一个电容、五个电阻和一个两输入端子构成;低噪声运算放大器的反向输入端通过一个电阻RA2连接到低噪声运算放大器的输出端;低噪声运算放大器的同相输入端通过电阻RA5与电阻RA3连接到VCOM端,同时,通过电阻RA5与电阻RA6连接到两输入端子INA的引脚1,两输入端子INA的引脚2连接到公共的VCOM端;低噪声运算放大器的输出端通过电阻RA4与电容CA1直接耦合到GND,同时,通过电阻RA4连接八选一数据选择引脚,输出采集到的模拟信号;同时,通过电阻RA4连接单片机STM32G474QET6的U1A,进行模数转换;低噪声运算放大器的正电源引脚连接到VCC,低噪声运算放大器的负电源引脚连接到GND;
如图3所示,所述STM32G474最小系统单元由128引脚的单片机STM32G474QET6、晶振、电阻、电容和发光二极管组成;所述单片机STM32G474QET6包括U1A、U1B和U1C三部分;U1A的引脚27、28、32、22、23、24、25和39分别与连接到多通道模拟信号前端单元输出的ADC1_IN1、ADC1_IN3、ADC1_IN4、ADC1_IN6、ADC1_IN7、ADC1_IN8、ADC1_IN9和ADC1_IN15,配置为ADC1的8个输入通道;U1A的引脚28、35、36、37、38、41、34和69分别与连接到多通道模拟信号前端单元输出的ADC2_IN2、ADC2_IN3、ADC2_IN4、ADC2_IN5、ADC2_IN11、ADC2_IN12、ADC2_IN13和ADC2_IN14,配置为ADC2的8个输入通道;U1B的引脚60、61、56、54和U1A的引脚66、68、69、71分别与连接到多通道模拟信号前端单元输出的ADC4_IN1、ADC4_IN2、ADC4_IN6、ADC4_IN14、ADC4_IN3、ADC4_IN4、ADC4_IN5和ADC4_IN13,配置为ADC4的8个输入通道;U1A的引脚89、90、72、73、74、76、70和U1B的引脚58分别与连接到多通道模拟信号前端单元输出的ADC5_IN1、ADC5_IN2、ADC5_IN7、ADC5_IN8、ADC5_IN9、ADC5_IN11、ADC5_IN12和ADC5_IN16,配置为ADC5的8个输入通道;一共配置4个ADC,32路ADC输入;
U1A的引脚40、39、67和65分别连接到数据选择单元的输出COMP1_INP、COMP4_INP、COMP6_INP和COMP5_INP,分别作为单片机STM32G474QET6内部配置四个比较器的同相输入端;比较器反相输入端分别由单片机STM32G474QET6内部的四个DAC提供,实现内部触发设置;
U1B的引脚15、16、17、18、57和97分别连接静态存储单元U2芯片的引脚3、5、2、6、1和7,作为QSPI1的传输引脚连接配置;U1A的引脚113、114、115、116和117分别连接静态存储单元U3芯片的引脚5、1、2、3和7,作为QSPI2的传输引脚连接配置;U1A的引脚33通过发光二极管D1与电阻R4串联后连接到3V3电源,起到电源指示作用;U1A的引脚123通过电阻R2连接到GND,用于BOOT0启动;U1B的引脚21通过电阻R1连接到GND,用于复位;U1B的引脚19通过电阻R3连接到引脚20;晶振X1的引脚1连接到U1B引脚19,同时,晶振X1的引脚1通过电阻C1直接耦合到晶振X1的引脚2;晶振X1的引脚3连接到U1B引脚20,同时,晶振X1的引脚3通过电阻C2直接耦合到晶振X1的引脚4,晶振X1引脚4直接连接到GND;U1C的引脚13、31、47、64、79、95、111、128、45、6、43和44连接到+3V3;U1C的引脚12、30、46、63、78、94、110和127连接到GND;
如图4所示,所述数据选择单元由4个相同的单元构成,每个单元包括一个八选一模拟开关74HC4051,八选一模拟开关74HC4051的引脚13、14、15、12、1、5、2和4分别连接到八路模拟信号前端单元输出的ADC1_IN1、ADC1_IN3、ADC1_IN4、ADC1_IN6、ADC1_IN7、ADC1_IN8、ADC1_IN9和ADC1_IN10;八选一模拟开关74HC4051的引脚96、98和99分别连接到STM32G474芯片的引脚91、92和93,做通道选择控制;八选一模拟开关74HC4051的引脚3作为输出选出引脚,连接到STM32G474芯片的引脚14,作为单片机内部比较器的同相输出引脚;八选一模拟开关74HC4051的引脚16直接连接到VCC;八选一模拟开关74HC4051的引脚6、7和8直接连接到GND;
如图5所示,所述静态存储单元由两片静态随机存储器U2和U3构成;U2的引脚1、2、3、5、7和6分别连接到U1B的引脚57、17、15、16、97和18,作为QSPI1的四条数据线、一条时钟线和一条片选线;U2的引脚4直接连接到GND;U2的引脚8直接连接到电源端3V3;U3的引脚1、2、3、5、7和6分别连接到U1A的引脚113、115、116、114、117和U1B的引脚18,作为QSPI2的四条数据线、一条时钟线和一条片选线;U3的引脚4直接连接到GND;U3的引脚8直接连接到电源端3V3;
如图6所示,所述参考电压基准单元由低噪声运算放大器和电阻组成;所述低噪声运算放大器的同相输入引脚3通过电阻RA8直接连接到VCC,同时通过电阻RA9直接连接到GND;低噪声运算放大器的反相输入引脚2通过电阻RA7直接连接到运算放大器的输出引脚1,同时输出引脚作为电压输出VCOM;输出参考电压基准的值为VCC/2,提供给输入端子的公共端VCOM:
如图7所示,所述USB通信供电单元由一个双层USB接口JUSB1组成;JUSB1的引脚1与引脚5直接连接到VCC电源端;JUSB1的引脚6直接连接到U1A的引脚92,JUSB1的引脚7直接连接到U1A的引脚93,配置为通信引脚;JUSB1的引脚4、引脚8和引脚9直接连接到GND;
如图8所示,所述电压转换单元由线性稳压芯片1117-3V3和多个电容组成;线性稳压芯片1117-3V3的引脚3连接VCC,同时,通过滤波电容E1耦合到GND;引脚1直接连接GND;线性稳压芯片1117-3V3引脚2和引脚4作为输出引脚,直接输出3.3V电压,同时,通过滤波电容E2耦合到GND;电压转换单元转换来自VCC的5V电压,输出3.3V电压给单片机进行供电。
按照以上具体实施方式给出的技术参数,本实用新型一种精简型多通道准同步音频采集电路具有以下指标:模拟信号处理电路为单电源供电,由USB连接的外部设备提供,电压VCC为5V,可使用移动电脑端或者充电宝进行供电,简化了电路结构,降低了电路成本与功耗;使用单片机STM32G474自带的12位分辨率的ADC,每个ADC使用8通道扫描模式,组合实现32通道ADC数据采集的扩展;同时,采用过采样技术,将信号的信噪比提高,增加ADC的动态范围指标;使用软件插值算法,增加采样点的个数,实现多通道准同步采样;使用四个八选一数据选择器,将输出结果分别传输到单片机G474内部配置四路比较器的同相输入端,实现触发功能,触发后的数据经USB传输到上位机;使用两片外部SRAM,可将采集的数据进行存储;仅使用一片数字处理芯片STM32G474,实现准同步采样、过采样、数据传输与数据存储等功能,大大的提高了电路的集成度,使电路更加精简。
以上显示和描述了本实用新型的基本原理和主要特征和本实用新型的优点。本行业的技术人员应该了解,本实用新型不受上述实施例的限制,上述实施例和说明书中描述的只是说明本实用新型的原理,在不脱离本实用新型精神和范围的前提下,本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。本实用新型要求保护范围由所附的权利要求书及其等效物界定。

Claims (1)

1.一种精简型多通道准同步音频采集电路,其特征在于,由多通道模拟信号前端单元、STM32G474最小系统单元、数据选择单元、静态存储单元、参考电压基准单元、USB通信供电单元和电压转换单元构成;
所述多通道模拟信号前端单元由32个相同的单元构成,每个单元由一个低噪声运算放大器、一个电容、五个电阻和一个两输入端子构成;低噪声运算放大器的反向输入端通过一个电阻RA2连接到低噪声运算放大器的输出端;低噪声运算放大器的同相输入端通过电阻RA5与电阻RA3连接到VCOM端,同时,通过电阻RA5与电阻RA6连接到两输入端子INA的引脚1,两输入端子INA的引脚2连接到公共的VCOM端;低噪声运算放大器的输出端通过电阻RA4与电容CA1直接耦合到GND,同时,通过电阻RA4连接八选一数据选择引脚,输出采集到的模拟信号;同时,通过电阻RA4连接单片机STM32G474QET6的U1A,进行模数转换;低噪声运算放大器的正电源引脚连接到VCC,低噪声运算放大器的负电源引脚连接到GND;
所述STM32G474最小系统单元由128引脚的单片机STM32G474QET6、晶振、电阻、电容和发光二极管组成;所述单片机STM32G474QET6包括U1A、U1B和U1C三部分;U1A的引脚27、28、32、22、23、24、25和39分别与连接到多通道模拟信号前端单元输出的ADC1_IN1、ADC1_IN3、ADC1_IN4、ADC1_IN6、ADC1_IN7、ADC1_IN8、ADC1_IN9和ADC1_IN15,配置为ADC1的8个输入通道;U1A的引脚28、35、36、37、38、41、34和69分别与连接到多通道模拟信号前端单元输出的ADC2_IN2、ADC2_IN3、ADC2_IN4、ADC2_IN5、ADC2_IN11、ADC2_IN12、ADC2_IN13和ADC2_IN14,配置为ADC2的8个输入通道;U1B的引脚60、61、56、54和U1A的引脚66、68、69、71分别与连接到多通道模拟信号前端单元输出的ADC4_IN1、ADC4_IN2、ADC4_IN6、ADC4_IN14、ADC4_IN3、ADC4_IN4、ADC4_IN5和ADC4_IN13,配置为ADC4的8个输入通道;U1A的引脚89、90、72、73、74、76、70和U1B的引脚58分别与连接到多通道模拟信号前端单元输出的ADC5_IN1、ADC5_IN2、ADC5_IN7、ADC5_IN8、ADC5_IN9、ADC5_IN11、ADC5_IN12和ADC5_IN16,配置为ADC5的8个输入通道;一共配置4个ADC,32路ADC输入;
U1A的引脚40、39、67和65分别连接到数据选择单元的输出COMP1_INP、COMP4_INP、COMP6_INP和COMP5_INP,分别作为单片机STM32G474QET6内部配置四个比较器的同相输入端;比较器反相输入端分别由单片机STM32G474QET6内部的四个DAC提供,实现内部触发设置;
U1B的引脚15、16、17、18、57和97分别连接静态存储单元U2芯片的引脚3、5、2、6、1和7,作为QSPI1的传输引脚连接配置;U1A的引脚113、114、115、116和117分别连接静态存储单元U3芯片的引脚5、1、2、3和7,作为QSPI2的传输引脚连接配置;U1A的引脚33通过发光二极管D1与电阻R4串联后连接到3V3电源,起到电源指示作用;U1A的引脚123通过电阻R2连接到GND,用于BOOT0启动;U1B的引脚21通过电阻R1连接到GND,用于复位;U1B的引脚19通过电阻R3连接到引脚20;晶振X1的引脚1连接到U1B引脚19,同时,晶振X1的引脚1通过电阻C1直接耦合到晶振X1的引脚2;晶振X1的引脚3连接到U1B引脚20,同时,晶振X1的引脚3通过电阻C2直接耦合到晶振X1的引脚4,晶振X1引脚4直接连接到GND;U1C的引脚13、31、47、64、79、95、111、128、45、6、43和44连接到+3V3;U1C的引脚12、30、46、63、78、94、110和127连接到GND;
所述数据选择单元由4个相同的单元构成,每个单元包括一个八选一模拟开关74HC4051,八选一模拟开关74HC4051的引脚13、14、15、12、1、5、2和4分别连接到八路模拟信号前端单元输出的ADC1_IN1、ADC1_IN3、ADC1_IN4、ADC1_IN6、ADC1_IN7、ADC1_IN8、ADC1_IN9和ADC1_IN10;八选一模拟开关74HC4051的引脚96、98和99分别连接到STM32G474芯片的引脚91、92和93,做通道选择控制;八选一模拟开关74HC4051的引脚3作为输出选出引脚,连接到STM32G474芯片的引脚14,作为单片机内部比较器的同相输出引脚;八选一模拟开关74HC4051的引脚16直接连接到VCC;八选一模拟开关74HC4051的引脚6、7和8直接连接到GND;
所述静态存储单元由两片静态随机存储器U2和U3构成;U2的引脚1、2、3、5、7和6分别连接到U1B的引脚57、17、15、16、97和18,作为QSPI1的四条数据线、一条时钟线和一条片选线;U2的引脚4直接连接到GND;U2的引脚8直接连接到电源端3V3;U3的引脚1、2、3、5、7和6分别连接到U1A的引脚113、115、116、114、117和U1B的引脚18,作为QSPI2的四条数据线、一条时钟线和一条片选线;U3的引脚4直接连接到GND;U3的引脚8直接连接到电源端3V3;
所述参考电压基准单元由低噪声运算放大器和电阻组成;所述低噪声运算放大器的同相输入引脚3通过电阻RA8直接连接到VCC,同时通过电阻RA9直接连接到GND;低噪声运算放大器的反相输入引脚2通过电阻RA7直接连接到运算放大器的输出引脚1,同时输出引脚作为电压输出VCOM;输出参考电压基准的值为VCC/2,提供给输入端子的公共端VCOM:
所述USB通信供电单元由一个双层USB接口JUSB1组成;JUSB1的引脚1与引脚5直接连接到VCC电源端;JUSB1的引脚6直接连接到U1A的引脚92,JUSB1的引脚7直接连接到U1A的引脚93,配置为通信引脚;JUSB1的引脚4、引脚8和引脚9直接连接到GND;
所述电压转换单元由线性稳压芯片1117-3V3和多个电容组成;线性稳压芯片1117-3V3的引脚3连接VCC,同时,通过滤波电容E1耦合到GND;引脚1直接连接GND;线性稳压芯片1117-3V3引脚2和引脚4作为输出引脚,直接输出3.3V电压,同时,通过滤波电容E2耦合到GND;电压转换单元转换来自VCC的5V电压,输出3.3V电压给单片机进行供电。
CN202220811629.4U 2022-04-10 2022-04-10 一种精简型多通道准同步音频采集电路 Expired - Fee Related CN217063703U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202220811629.4U CN217063703U (zh) 2022-04-10 2022-04-10 一种精简型多通道准同步音频采集电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202220811629.4U CN217063703U (zh) 2022-04-10 2022-04-10 一种精简型多通道准同步音频采集电路

Publications (1)

Publication Number Publication Date
CN217063703U true CN217063703U (zh) 2022-07-26

Family

ID=82469913

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202220811629.4U Expired - Fee Related CN217063703U (zh) 2022-04-10 2022-04-10 一种精简型多通道准同步音频采集电路

Country Status (1)

Country Link
CN (1) CN217063703U (zh)

Similar Documents

Publication Publication Date Title
CN102324934A (zh) 一种逐次逼近数模转换器的电阻串复用电路结构
CN109521263B (zh) 一种电压测试方法及装置
CN112363229A (zh) 基于fpga和模拟开关的高密度电极切换接入方法及系统
CN217063703U (zh) 一种精简型多通道准同步音频采集电路
CN103746693A (zh) 一种消除电容失配误差的校准电路
CN102722976B (zh) 一种用于星载设备的测温传输装置
JPH04268823A (ja) アナログデイジタル変換回路
CN114499529B (zh) 模拟数字转换器电路、模拟数字转换器及电子设备
CN211124351U (zh) 一种基于模拟和数字采集的多功能数据采集器
CN210181514U (zh) 一种高速采集板
CN213581372U (zh) 基于fpga和模拟开关的高密度电极切换接入装置
CN212256073U (zh) 一种基于fpga的多通道数据采集卡
CN210183317U (zh) 特定范围高精度逐次逼近型8位模数转换电路
CN201966894U (zh) 一种新型数字模拟转换系统
CN113189900A (zh) 一种具有转换功能的移动终端数据线、控制系统及方法
CN101483436B (zh) 以分段线性方式执行非线性数值转换的装置及方法
CN215813015U (zh) 一种高分辨率adc采样电路及电池漏电流检测电路
CN116388760A (zh) 一种差分输入adc的静态性能测试装置及方法
CN210691081U (zh) 一种基于对数放大器的光功率测量装置
CN216900728U (zh) 综电系统检修仪
CN218675773U (zh) 一种锂电池电池保护板静态功耗测量控制电路
CN100390704C (zh) 利用模拟/数字转换概念节省电路脚位的电子电路结构
CN113078906B (zh) 逐次逼近型模数转换器及其转换方法
CN219225013U (zh) 数字板卡通道电平精度测试装置及测试机
CN214409261U (zh) 一种电流测量校准系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20220726

CF01 Termination of patent right due to non-payment of annual fee