CN216819989U - 机顶盒及其内的分频电路模块 - Google Patents

机顶盒及其内的分频电路模块 Download PDF

Info

Publication number
CN216819989U
CN216819989U CN202123362760.1U CN202123362760U CN216819989U CN 216819989 U CN216819989 U CN 216819989U CN 202123362760 U CN202123362760 U CN 202123362760U CN 216819989 U CN216819989 U CN 216819989U
Authority
CN
China
Prior art keywords
pad
frequency
divider element
frequency divider
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202123362760.1U
Other languages
English (en)
Inventor
李伟
杜世秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Inesa Digital Technology Co ltd
Original Assignee
Shanghai Inesa Digital Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Inesa Digital Technology Co ltd filed Critical Shanghai Inesa Digital Technology Co ltd
Priority to CN202123362760.1U priority Critical patent/CN216819989U/zh
Application granted granted Critical
Publication of CN216819989U publication Critical patent/CN216819989U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Waveguide Aerials (AREA)

Abstract

本实用新型公开了一种机顶盒及其内的分频电路模块。分频电路模块包括PCB板和零欧姆电阻;PCB板上设置有分频器元件贴片区域,分频器元件贴片区域内设置有分别与分频器元件的高频PIN脚、中频PIN脚、低频PIN脚和天线PIN脚位置对应的第一焊盘、第二焊盘、第三焊盘和第四焊盘,第三焊盘和第四焊盘位于分频器元件贴片区域的同侧;零欧姆电阻贴装于PCB板的表面,且零欧姆电阻的第一PIN脚与第三焊盘焊接,零欧姆电阻的第二PIN脚与第四焊盘焊接。本实用新型在PCB设计时兼容高、中、低频需求,布置分频器元件贴片区域;在需要低频输出时方便焊接零欧姆电阻,以达到使用零欧姆电阻替代分频器元件来降低成本的有益效果。

Description

机顶盒及其内的分频电路模块
技术领域
本实用新型属于电路领域,尤其涉及一种机顶盒及其内的分频电路模块。
背景技术
随着技术的进步,机顶盒电路越来越复杂,电路板的空间越来越紧张;同时要求设计的周期越来越短。为了节约设计成本、延长产品寿命、缩减设计周期,需要在板子上做些兼容设计,以规避改板而浪费大量时间和人力成本;同时减少器件占用空间,缩减PCB面积,节约制作成本。然而如何在有限的布局面积兼容多重功能,满足多种需求,是一直需要克服的难题。
实用新型内容
本实用新型要解决的技术问题是为了在机顶盒电路有限的布局面积兼容多重功能,满足多种需求,提供一种机顶盒及其内的分频电路模块。
本实用新型是通过以下技术方案解决上述技术问题的:
一种机顶盒分频电路模块,所述分频电路模块包括PCB板和零欧姆电阻;
所述PCB板上设置有分频器元件贴片区域,所述分频器元件贴片区域内设置有分别与分频器元件的高频PIN脚、中频PIN脚、低频PIN脚和天线PIN脚位置对应的第一焊盘、第二焊盘、第三焊盘和第四焊盘,所述第三焊盘和所述第四焊盘位于所述分频器元件贴片区域的同侧;
所述零欧姆电阻贴装于所述PCB板的表面,且所述零欧姆电阻的第一 PIN脚与所述第三焊盘焊接,所述零欧姆电阻的第二PIN脚与所述第四焊盘焊接;
所述第三焊盘与所述机顶盒分频电路模块的低频输出端之间以及所述第四焊盘与所述机顶盒分频电路模块的天线连接器之间分别通过所述PCB 板的内部导线电连接。
较佳地,所述零欧姆电阻居中叠放于所述第三焊盘和所述第四焊盘之上。
较佳地,所述零欧姆电阻的第一PIN脚部分或全部叠放于所述第三焊盘之上,所述零欧姆电阻的第二PIN脚部分或全部叠放于所述第四焊盘之上。
较佳地,所述第三焊盘和所述第四焊盘的尺寸均为(0.6±0.05)mm× (0.8±0.05)mm,所述第三焊盘和所述第四焊盘的中心间距为1.9mm,所述零欧姆电阻的第一PIN脚和第二PIN脚的尺寸均为(0.6±0.05)mm×(0.8±0.05) mm,所述零欧姆电阻的第一PIN脚和第二PIN脚的中心间距为1.4mm。
较佳地,所述分频器元件贴片区域内还设置有与所述分频器元件的第一接地PIN脚位置对应的第五焊盘,所述第五焊盘与所述第三焊盘和所述第四焊盘位于所述分频器元件贴片区域的同侧,且所述第五焊盘和所述第三焊盘的中心间距等于所述第五焊盘和所述第四焊盘的中心间距。
较佳地,所述第一焊盘和所述第二焊盘上无焊接PIN脚。
较佳地,所述第一焊盘和所述第二焊盘位于所述分频器元件贴片区域的同侧,且位于所述第三焊盘和所述第四焊盘的相对侧。
较佳地,所述分频器元件贴片区域内还设置有与所述分频器元件的第二接地PIN脚位置对应的第六焊盘,所述第六焊盘与所述第一焊盘和所述第二焊盘位于所述分频器元件贴片区域的同侧,且所述第六焊盘和所述第一焊盘的中心间距等于所述第六焊盘和所述第二焊盘的中心间距。
较佳地,所述分频器元件贴片区域内还设置有与所述分频器元件的第三接地PIN脚、第四接地PIN脚、第五接地PIN脚位置对应的第七焊盘、第八焊盘和第九焊盘,所述第七焊盘、所述第八焊盘和所述第九焊盘位于所述分频器元件贴片区域的中线上。
一种机顶盒,所述机顶盒包括外壳,所述外壳内设置有如上所述的机顶盒分频电路模块。
在符合本领域常识的基础上,上述各优选条件,可任意组合,即得本实用新型各较佳实例。
本实用新型的积极进步效果在于:本实用新型的机顶盒及其内的分频电路模块在只需要低频输出的情况下,无需在所述分频器元件贴片区域贴装分频器元件,只需要在所述第三焊盘和所述第四焊盘上焊接所述零欧姆电阻,使得所述天线连接器通过所述零欧姆电阻连接至所述低频输出端。一方面,在PCB设计时兼容高、中、低频需求,布置所述分频器元件贴片区域;另一方面,在布置所述分频器元件贴片区域时,将所述第三焊盘和所述第四焊盘设置于所述分频器元件区域的同侧,在需要低频输出时方便焊接所述零欧姆电阻,以达到使用所述零欧姆电阻替代所述分频器元件来降低成本的有益效果。
附图说明
图1为本实用新型实施例1的一种机顶盒分频电路模块的PCB结构示意图。
图2为本实用新型实施例1的一种机顶盒分频电路模块的实现低频输出的电路示意图。
具体实施方式
下面通过实施例的方式进一步说明本实用新型,但并不因此将本实用新型限制在所述的实施例范围之中。
实施例1
图1示出了本实施例的一种机顶盒分频电路模块。所述分频电路模块包括PCB板100和零欧姆电阻120;所述PCB板100上设置有分频器元件贴片区域110,所述分频器元件贴片区域110内设置有分别与分频器元件的高频PIN脚、中频PIN脚、低频PIN脚和天线PIN脚位置对应的第一焊盘111、第二焊盘112、第三焊盘113和第四焊盘114,所述第三焊盘113和所述第四焊盘114位于所述分频器元件贴片区域110的同侧;所述零欧姆电阻120 贴装于所述PCB板100的表面,且所述零欧姆电阻120的第一PIN脚121 与所述第三焊盘113焊接,所述零欧姆电阻120的第二PIN脚122与所述第四焊盘114焊接;所述第三焊盘113与所述机顶盒分频电路模块的低频输出端之间以及所述第四焊盘114与所述机顶盒分频电路模块的天线连接器之间分别通过所述PCB板100的内部导线电连接。
其中,所述分频器元件贴片区域110是考虑到分频电路模块的兼容性设计的,区域110内,对应于所述分频器元件的高频PIN脚、中频PIN脚、低频PIN脚和天线PIN脚,分别设置所述第一焊盘111、所述第二焊盘112、所述第三焊盘113和所述第四焊盘114,在实际应用中可以在分频器元件贴片区域110贴装分频器元件,从而兼容高频(3400至3800MHz,或5150至5850MHz)、中频(1710至2690MHz)和低频(450至960MHz)的输出。在只需要低频输出的情况下,可以无需在所述分频器元件贴片区域110 贴装分频器元件,只需要像本实施例一样,在所述第三焊盘113和所述第四焊盘114上焊接所述零欧姆电阻120,导通图2所示的电路,使得所述天线连接器通过所述零欧姆电阻120连接至所述低频输出端。一方面,在PCB 设计时兼容高、中、低频需求,布置所述分频器元件贴片区域110;另一方面,在布置所述分频器元件贴片区域110时,将所述第三焊盘113和所述第四焊盘114设置于所述分频器元件区域110的同侧,在需要低频输出时方便焊接所述零欧姆电阻120,以达到使用所述零欧姆电阻120替代所述分频器元件来降低成本的有益效果。
在一种可选方式中,所述零欧姆电阻120居中叠放于所述第三焊盘113 和所述第四焊盘114之上。其中,居中是指所述零欧姆电阻120的中心点 OR位于所述第三焊盘113的中心O3和所述第四焊盘114的中心O4之间连线的中点上。
在一种可选方式中,所述零欧姆电阻120的第一PIN脚121部分或全部叠放于所述第三焊盘113之上,所述零欧姆电阻120的第二PIN脚122部分或全部叠放于所述第四焊盘114之上。如此放置可以一方面可以使整个PCB 的布局更紧凑,节省PCB面积,另一方面还可以保证所述零欧姆电阻120 的第一PIN脚121和第二PIN脚122与所述第三焊盘113和所述第四焊盘 114在焊接时形成较好的接触。
在一种可选方式中,所述第三焊盘113和所述第四焊盘114的尺寸相同,且均在(0.4±0.05)mm×(0.8±0.05)mm至(0.6±0.05)mm×(0.8±0.05) mm之间,所述第三焊盘113和所述第四焊盘114的中心间距为1.9mm(如图1中O3O4的长度为1.9mm),所述零欧姆电阻120的第一PIN脚121和第二PIN脚122的尺寸均为(0.6±0.05)mm×(0.8±0.05)mm,所述零欧姆电阻120的第一PIN脚121和第二PIN脚122的中心间距为1.4mm。
在一种可选方式中,所述分频器元件贴片区域110内还设置有与所述分频器元件的接地PIN脚位置对应的第五焊盘115,所述第五焊盘115与所述第三焊盘113和所述第四焊盘114位于所述分频器元件贴片区域110的同侧,且所述第五焊盘115和所述第三焊盘113的中心间距等于所述第五焊盘115 和所述第四焊盘114的中心间距。
在一种可选方式中,所述第一焊盘111和所述第二焊盘112上无焊接PIN 脚。
在一种可选方式中,所述第一焊盘111和所述第二焊盘112位于所述分频器元件贴片区域110的同侧,且位于所述第三焊盘113和所述第四焊盘114 的相对侧。
在一种可选方式中,所述分频器元件贴片区域110内还设置有与所述分频器元件的第二接地PIN脚位置对应的第六焊盘116,所述第六焊盘116与所述第一焊盘111和所述第二焊盘112位于所述分频器元件贴片区域110的同侧,且所述第六焊盘116和所述第一焊盘111的中心间距等于所述第六焊盘116和所述第二焊盘112的中心间距。
在一种可选方式中,所述分频器元件贴片区域110内还设置有与所述分频器元件的第三接地PIN脚、第四接地PIN脚、第五接地PIN脚位置对应的第七焊盘117、第八焊盘118和第九焊盘119,所述第七焊盘117、所述第八焊盘118和所述第九焊盘119位于所述分频器元件贴片区域110的中线MM’上。
在图1示出的所述分频器元件贴片区域110的具体结构中,所述第一至第九焊盘111-119的尺寸相同。所述第七焊盘117、所述第八焊盘118和所述第九焊盘119纵向排列分布于所述分频器元件贴片区域110的中线MM’上,且所述第七焊盘117、所述第八焊盘118和所述第九焊盘119的短边平行,长边对齐,所述第七焊盘117与所述第八焊盘118的中心间距等于所述第八焊盘118与所述第九焊盘119的中心间距。所述第一焊盘111、所述第六焊盘116和所述第二焊盘112,与所述第三焊盘113、所述第五焊盘115 和所述第四焊盘114,对称分布于所述中线MM’的两侧。所述第一焊盘111、所述第六焊盘116和所述第二焊盘112的长边平行、短边对齐,所述第一焊盘111和所述第六焊盘116的中心间距等于所述第六焊盘116和所述第二焊盘112的中心间距。所述第三焊盘113、所述第五焊盘115和所述第四焊盘 114的长边平行、短边对齐,所述第三焊盘113和所述第五焊盘115的中心间距等于所述第五焊盘115和所述第四焊盘114的中心间距。所述零欧姆电阻120的第一PIN脚121和第二PIN脚122与所述第三焊盘113和所述第四焊盘114对齐,尽可能多的覆盖于所述第三焊盘113和所述第四焊盘114上。
在实际应用中,若需要产生高频或中频输出,则可以取下所述零欧姆电阻,在所述分频器元件贴片区域110贴装与所述分频器元件贴片区域110适配的所述分频器元件,所述分频器元件包括高频PIN脚、中频PIN脚、低频 PIN脚、天线PIN脚、第一接地PIN脚、第二接地PIN脚、第三接地PIN 脚、第四接地PIN脚、第五接地PIN脚。
需要说明的是,除了本实施例图1、2所示出的结构以外,所述机顶盒分频电路模块还可以进一步包括现有分频电路模块的其他元器件或电路,例如在各接地PIN脚对应的焊盘连接电容,或是根据实际需求或功能需要连接其他芯片或元器件。
实施例2
本实施例提供一种机顶盒。所述机顶盒包括外壳,所述外壳内设置有实施例1中的机顶盒分频电路模块。通过所述机顶盒分频电路模块实现低频输出。
虽然以上描述了本实用新型的具体实施方式,但是本领域的技术人员应当理解,这仅是举例说明,本实用新型的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本实用新型的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本实用新型的保护范围。

Claims (10)

1.一种机顶盒分频电路模块,其特征在于,所述分频电路模块包括PCB板和零欧姆电阻;
所述PCB板上设置有分频器元件贴片区域,所述分频器元件贴片区域内设置有分别与分频器元件的高频PIN脚、中频PIN脚、低频PIN脚和天线PIN脚位置对应的第一焊盘、第二焊盘、第三焊盘和第四焊盘,所述第三焊盘和所述第四焊盘位于所述分频器元件贴片区域的同侧;
所述零欧姆电阻贴装于所述PCB板的表面,且所述零欧姆电阻的第一PIN脚与所述第三焊盘焊接,所述零欧姆电阻的第二PIN脚与所述第四焊盘焊接;
所述第三焊盘与所述机顶盒分频电路模块的低频输出端之间以及所述第四焊盘与所述机顶盒分频电路模块的天线连接器之间分别通过所述PCB板的内部导线电连接。
2.如权利要求1所述的机顶盒分频电路模块,其特征在于,所述零欧姆电阻居中叠放于所述第三焊盘和所述第四焊盘之上。
3.如权利要求1所述的机顶盒分频电路模块,其特征在于,所述零欧姆电阻的第一PIN脚部分或全部叠放于所述第三焊盘之上,所述零欧姆电阻的第二PIN脚部分或全部叠放于所述第四焊盘之上。
4.如权利要求1所述的机顶盒分频电路模块,其特征在于,所述第三焊盘和所述第四焊盘的尺寸均为(0.6±0.05)mm×(0.8±0.05)mm,所述第三焊盘和所述第四焊盘的中心间距为1.9mm,所述零欧姆电阻的第一PIN脚和第二PIN脚的尺寸均为(0.6±0.05)mm×(0.8±0.05)mm,所述零欧姆电阻的第一PIN脚和第二PIN脚的中心间距为1.4mm。
5.如权利要求1所述的机顶盒分频电路模块,其特征在于,所述分频器元件贴片区域内还设置有与所述分频器元件的第一接地PIN脚位置对应的第五焊盘,所述第五焊盘与所述第三焊盘和所述第四焊盘位于所述分频器元件贴片区域的同侧,且所述第五焊盘和所述第三焊盘的中心间距等于所述第五焊盘和所述第四焊盘的中心间距。
6.如权利要求1所述的机顶盒分频电路模块,其特征在于,所述第一焊盘和所述第二焊盘上无焊接PIN脚。
7.如权利要求1所述的机顶盒分频电路模块,其特征在于,所述第一焊盘和所述第二焊盘位于所述分频器元件贴片区域的同侧,且位于所述第三焊盘和所述第四焊盘的相对侧。
8.如权利要求7所述的机顶盒分频电路模块,其特征在于,所述分频器元件贴片区域内还设置有与所述分频器元件的第二接地PIN脚位置对应的第六焊盘,所述第六焊盘与所述第一焊盘和所述第二焊盘位于所述分频器元件贴片区域的同侧,且所述第六焊盘和所述第一焊盘的中心间距等于所述第六焊盘和所述第二焊盘的中心间距。
9.如权利要求7所述的机顶盒分频电路模块,其特征在于,所述分频器元件贴片区域内还设置有与所述分频器元件的第三接地PIN脚、第四接地PIN脚、第五接地PIN脚位置对应的第七焊盘、第八焊盘和第九焊盘,所述第七焊盘、所述第八焊盘和所述第九焊盘位于所述分频器元件贴片区域的中线上。
10.一种机顶盒,其特征在于,所述机顶盒包括外壳,所述外壳内设置有权利要求1-9中任意一项所述的机顶盒分频电路模块。
CN202123362760.1U 2021-12-29 2021-12-29 机顶盒及其内的分频电路模块 Active CN216819989U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202123362760.1U CN216819989U (zh) 2021-12-29 2021-12-29 机顶盒及其内的分频电路模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202123362760.1U CN216819989U (zh) 2021-12-29 2021-12-29 机顶盒及其内的分频电路模块

Publications (1)

Publication Number Publication Date
CN216819989U true CN216819989U (zh) 2022-06-24

Family

ID=82056632

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202123362760.1U Active CN216819989U (zh) 2021-12-29 2021-12-29 机顶盒及其内的分频电路模块

Country Status (1)

Country Link
CN (1) CN216819989U (zh)

Similar Documents

Publication Publication Date Title
US10109956B2 (en) Electrical connector having high frequency performance and shortened overall length
US6364713B1 (en) Electrical connector adapter assembly
US4782311A (en) Three terminal filter
US5907265A (en) High-frequency circuit board trace crossing and electronic component therefor
JPH076928A (ja) プリント回路基板へのコンデンサの取付構造
KR100747130B1 (ko) Bga 패키지들에 대해 향상된 바이패스 디커플링을 갖는인쇄 회로 기판 조립체
WO2022237703A1 (zh) 一种射频电路板、射频模组及电子设备
CN107197595B (zh) 一种印制电路板及其焊接设计
CN216819989U (zh) 机顶盒及其内的分频电路模块
JP4171218B2 (ja) 表面実装モジュール
CN103533752A (zh) 电路板的连接结构
CN212519571U (zh) 印制电路板组件和终端
CN102315543B (zh) 电连接器
CN111315124B (zh) 电路板组件和电子设备
US6906603B2 (en) High-frequency module for commonality of circuit board
CN212812161U (zh) 无线通信模块
CN218242171U (zh) 电池模块
JPH02913Y2 (zh)
CN216600242U (zh) 电子元器件布局结构及虚拟设备
CN219068491U (zh) 一种嵌套型印制电路板
CN218632025U (zh) 功率模块
CN220915484U (zh) 电路板组件、用于车辆的电驱系统及车辆
CN210537034U (zh) 一种贴片器件管脚连接装置
CN213043056U (zh) 适用于无线通信终端的模块一体化陶瓷天线
CN214852004U (zh) 一种元件兼容的电路板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant