CN216449959U - 一种数据处理系统,板卡和电子设备 - Google Patents

一种数据处理系统,板卡和电子设备 Download PDF

Info

Publication number
CN216449959U
CN216449959U CN202122070309.6U CN202122070309U CN216449959U CN 216449959 U CN216449959 U CN 216449959U CN 202122070309 U CN202122070309 U CN 202122070309U CN 216449959 U CN216449959 U CN 216449959U
Authority
CN
China
Prior art keywords
data
clock
port
interface
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202122070309.6U
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Cambricon Technologies Corp Ltd
Original Assignee
Cambricon Technologies Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cambricon Technologies Corp Ltd filed Critical Cambricon Technologies Corp Ltd
Priority to CN202122070309.6U priority Critical patent/CN216449959U/zh
Application granted granted Critical
Publication of CN216449959U publication Critical patent/CN216449959U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本公开涉及一种数据处理系统,该处理系统可以实现在板卡中,板卡包括芯片和其他的配套部件,该配套部件包括但不限于:存储器件、接口装置和控制器件。所述存储器件与所述芯片封装结构内的芯片通过总线连接,用于存储数据。所述存储器件可以包括多组存储单元。

Description

一种数据处理系统,板卡和电子设备
技术领域
本公开一般地涉及电路领域,更具体地,涉及数据处理系统。
背景技术
传统上,数据采集器(例如图像传感器,解串器等等)和处理器之间通过8位或者更多位宽的单端信号和时钟信号连接,以图像传感器为例,这种互联方式信号传输距离短、图像分辨率低、图像帧率低。目前这种传输方式只适用于一些低端应用场景,对于交通、手机、单反、平板电脑等复杂应用无法满足。
随着智能移动电子设备的高速发展,高像素、大帧率的数据采集器和处理器之间的接口传输带宽带来了新挑战,传统接口已经无法满足需求。在市场需求的驱动下,差分信号成为互联数据采集器和处理器之间的桥梁的,由美国德州仪器(TI)、诺基亚、英国ARM、意法半导体(ST)等公司发起移动产业处理器接口MIPI(mobile industry processorinterface)联盟承担了重任,该联盟旨在定义并推广用于数据采集器、液晶显示器、基带等接口和处理器之间的标准。
目前移动设备已经不满足单个数据采集器,以手机为例,多个数据采集器(例如图像传感器)已经成为标配。传统方法是处理器增加多个MIPI 接口实现多个数据采集器接入。但多个MIPI接口没有相关联系,完全独立。
但是,由于不同场景下数据采集器对MIPI信号带宽需求不一致,处理器配置多个高速MIPI接口会造成一定浪费,增加处理器成本和体积;配置多个低速MIPI接口只能满足部分场景,降低了处理器竞争力;因此 MIPI接口数量配置和标准无法达到统一,多个MIPI接口之间无法灵活配置。
实用新型内容
为了至少部分地解决背景技术中提到的系统扩展性较差的缺陷,提供了一种具有较强扩展性的数据处理系统。
根据本公开第一方面,提供一种数据处理系统,包括数据接口、时钟接口、模式切换部件和处理器,所述处理器上设置有第一端口和第二端口,所述数据接口包括第一、第二、第三和第四数据接口,所述时钟接口包括第一时钟接口和第二时钟接口;所述第一和第二数据接口用于接收数据采集器的第一数据信号,并分别通过第一数据通道和第二数据通道连接到所述处理器的第一端口;所述第三和第四数据接口用于接收数据采集器的第二数据信号,并分别通过第三数据通道和第四数据通道连接到所述处理器的第二端口;所述时钟接口用于接收数据采集器的时钟信号,并通过所述模式切换部件的切换,经由相应时钟通道连接到所述处理器的第一端口和第二端口。
根据本公开第二方面,提供一种数据处理系统,包括数据接口、时钟接口、模式切换部件和处理器,所述处理器上设置有第一端口、第二端口、第三端口和第四端口,所述数据接口包括第一至第八数据接口,所述时钟接口包括第一至第四时钟接口,所述数据接口用于连接数据采集器,所述模式切换部件包括第一模式切换部件和第二模式切换部件,其中,所述数据采集器包括第一低精度传感器、第二低精度传感器以及高分辨传感器,所述第一低精度传感器连接到第一和第二数据接口,并分别通过第一数据通道和第二数据通道连接到所述处理器的第一端口;所述第二低精度传感器连接到第三和第四数据接口,并分别通过第三数据通道和第四数据通道连接到所述处理器的第二端口;所述第一模式切换部件被切换以使得:所述第一低精度传感器连接到第一时钟接口,通过第一时钟通道连接到所述处理器的第一端口;所述第二低精度传感器连接到第二时钟接口,通过第二时钟通道连接到所述处理器的第二端口;以及所述高精度传感器连接到第五和第六数据接口,并分别通过第五数据通道和第六数据通道连接到所述处理器的第三端口;所述高精度传感器连接到第七和第八数据接口,并分别通过第七数据通道和第八数据通道连接到所述处理器的第四端口;所述高精度传感器通过第三时钟接口或第四时钟接口,经由所述第二模式切换部件的切换,并通过第三时钟通道和第四时钟通道连接到所述处理器的第三端口和第四端口。
根据本公开第三方面,提供一种板卡,包括如上所述的数据处理系统。
根据本公开第四方面,提供一种电子设备,包括如上所述的数据处理系统。
本公开的技术方案能够根据实际的需求来灵活地进行配置,以连接不同精度的数据采集器,例如不同分辨率,不同帧率的图像传感器等。
附图说明
通过参考附图阅读下文的详细描述,本公开示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本公开的若干实施方式,并且相同或对应的标号表示相同或对应的部分,其中:
图1示出了根据本公开一个实施方案的数据处理系统的示意图;
图2示出了根据本公开一个实施方式的当数据采集器为低精度传感器时的数据处理系统的示意图;
图3示出了根据本公开一个实施方式的数据处理系统的示意图;
图4示出了根据本公开另一个实施方式的数据处理系统的示意图;
图5示出了根据本公开一个实施方式的数据处理系统的示意图;
图6a至图6f为图5更具体的表示,他们示出了根据本公开一个实施方式的数据处理系统的示意图;
图7a-图7d示出了一个从从一种连接模式切换到另外一种连接模式的多个实施方式;
图8示出了根据本公开一个实施方式的数据处理系统的示意图;
图9示出了一种板卡的示意图。
具体实施方式
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
图1示出了根据本公开一个实施方案的数据处理系统的示意图。
如图1所示,该处理系统可以包括数据接口、时钟接口120、模式切换部件130和处理器20,所述处理器20上设置有第一端口210和第二端口220,所述数据接口包括第一数据接口1110、第二数据接口1120、第三数据接口1130和第四数据接口1140,所述时钟接口120包括第一时钟接口1210和第二时钟接口1220;所述第一数据接口1110和第二数据接口1120用于接收数据采集器的第一数据信号,并分别通过第一数据通道L1 和第二数据通道L2连接到所述处理器20的第一端口210;所述第三数据接口1130和第四数据接口1140用于接收数据采集器的第二数据信号,并分别通过第三数据通道L3和第四数据通道L4连接到所述处理器的第二端口220;所述时钟接口120用于接收数据采集器的时钟信号,并通过所述模式切换部件130的切换,经由相应时钟通道连接到所述处理器的第一端口210和第二端口220。这些部件均可以设置在电路板10或板卡上。
需要理解的是,上文中所述的数据接口1110-1140和时钟接口 1210-1220仅仅是一种示例性表示,在实际应用中,可以根据实际的需求来添加或删减相应的数据接口和时钟接口,以使得其能够与相应的数据采集器相配合。这些接口的类型也可以根据所采用的数据采集器的类型来进行相应的调整。还需要理解的是,本文中的模式切换部件130可以是切换开关,通过调整该切换开关来形成各种连接,或者可以是电阻或者分立器件,通过调整这些模式切换部件130的位置来形成各种连接。
数据通道L1-L4可以为传输数据信号的数据通道。图2示出了数据通道L1-L4的一个实施方式。在图2中,每个数据通道分为P通道和N通道,即第一数据通道L1分为通道P1和通道N1,第二数据通道L2分为通道 P2和通道N2,第三数据通道L3分为通道P3和通道N3,以及第四数据通道L4分为通道P4和通道N4。
时钟通道可以接收差分时钟信号,并根据所采用的数据采集器的类型,在模式切换部件的控制下输入到处理器的不同端口中,以便于对不同类型的数据采集器获取的信号进行处理。时钟通道也分为P通道和N通道,即时钟通道CLK P1和CLK N1,以及时钟通道CLKP2和CLK N2。
数据采集器可以分为低精度传感器和高精度传感器等多种类型,这里的精度例如可以表示分辨率、帧率等等,也可以是其他能够影响精度的因子。低精度传感器所传输的数据量较少,因此可以通过较少数量的数据通道来传输数据,而高精度传感器所传输的数据量较多,因此需要通过较多数量的数据通道来传输数据。需要理解的是,低精度和高精度是一个相对的概念,当一定量(例如两条)的数据通道足以在预定时间内完成数据传输时,则认为该数据为低精度数据;而当一定量的数据通道在预定时间内无法完成数据传输时,则认为该数据为高精度。
处理器20的端口可以包括多种类型,例如可以包括移动产业处理器接口(MobileIndustry Processor Interface,MIPI)或低压差分信号端口(Low Voltage DifferentialSignaling,LVDS)。本申请中的处理器还可以采用其他任何适当类型的接口。
模式切换部件130可以根据所采用的数据采集器的类型来进行切换以选择适当的时钟通道,这种切换是可以手动的切换,也可以是自动的切换。需要理解的是,该模式切换部件130可以是一组开关而不仅仅是一个开关,一组开关将可以分别控制多条线路的联通和断开。模式切换部件130可以是一个小型电阻,其电阻值可以略大约0,以替代现有技术中的切换芯片 (如时钟芯片或时钟缓冲器)。以小型电阻作为模式切换部件的一个优点在于能够降低成本,此外,以小型电阻作为模式切换部件可以通过移除、更换等方式来完成切换。
图3示出了根据本公开一个实施方式的当数据采集器为低精度传感器时的数据处理系统的示意图。
如图3所示,当所述数据采集器30包括第一低精度传感器310和第二低精度传感器320时,所述第一低精度传感器310连接到第一数据接口 1110和第二数据接口1120,并分别通过第一数据通道L1和第二数据通道 L2连接到所述处理器的第一端口210;所述第二低精度传感器320连接到第三数据接口1130和第四数据接口1140,并分别通过第三数据通道L3和第四数据通道L4连接到所述处理器的第二端口220。
在该实施方式中,示例性地连接了两个低精度传感器310和320。由于低精度传感器所传输的数据较少,因此每个处理器的端口可以连接一个低精度传感器。
如图3所示,所述模式切换部件130可以被切换以使得:所述第一低精度传感器310连接到第一时钟接口1210,并经由所述模式切换部件130,通过第一时钟通道连接到所述处理器的第一端口210;所述第二低精度传感器320连接到第二时钟接口1220,通过第二时钟通道连接到所述处理器的第二端口220。
在图3中,可以以电阻来表示该模式切换部件130。在图3中,仅第一低精度传感器310的时钟信号通过该模式切换部件到达处理器20的第一端口210,而第二低精度传感器320的时钟信号则可以通过连线直接连接到处理器20的第二端口220。
在该实施方式中,该模式切换部件130可以是断开的,从而第一低精度传感器310的时钟信号可以与处理器20的第一端口210断开连接,而第二低精度传感器320可以通过连线始终连接到处理器20的第二端口220。
图4示出了根据本公开另一个实施方式的数据处理系统的示意图。
如图4所示,当所述数据采集器30包括第一低精度传感器310和第二低精度传感器320时,所述第一低精度传感器310连接到第一数据接口 1110和第二数据接口1120,并分别通过第一数据通道L1和第二数据通道 L2连接到所述处理器的第一端口210;所述第二低精度传感器320连接到第三数据接口1130和第四数据接口1140,并分别通过第三数据通道L3和第四数据通道L4连接到所述处理器的第二端口220。
与图3所示的电路有所区别的是,所述模式切换部件130可以被切换以使得:所述第一低精度传感器310连接到第一时钟接口1210,通过第一时钟通道连接到所述处理器的第一端口210;所述第二低精度传感器320 连接到第二时钟接口1220,并经由所述模式切换部件130,通过第二时钟通道连接到所述处理器的第二端口220。
在图4中,可以以电阻来表示该模式切换部件130。在图4中,仅第二低精度传感器320的时钟信号通过该模式切换部件到达处理器20的第二端口220,而第一低精度传感器310的时钟信号则可以通过连线直接连接到处理器20的第二端口210。
在该实施方式中,该模式切换部件130可以是断开的,从而第二低精度传感器320的时钟信号可以与处理器20的第二端口220断开连接,而第一低精度传感器310可以通过连线始终连接到处理器20的第一端口210。
图5示出了根据本公开一个实施方式的数据处理系统的示意图。
如图5所示,当所述数据采集器包括高精度传感器330时,所述高精度传感器330连接到第一数据接口1110和第二数据接口1120,并分别通过第一数据通道L1和第二数据通道L2连接到所述处理器的第一端口210;所述高精度传感器330连接到第三数据接口1130和第四数据接口1140,并分别通过第三数据通道L3和第四数据通道L4连接到所述处理器的第二端口220;所述高精度传感器330通过第一时钟接口1210或第二时钟接口 1220,经由所述模式切换部件130的切换,并通过第一时钟通道和第二时钟通道连接到所述处理器的第一端口210和第二端口220。
在图5中,高精度传感器330的四个数据接口分别通过第一数据接口 1110和第二数据接口1120连接到处理器20的第一端口210,并通过第三数据接口1130和第四数据接口1140连接到处理器20的第二端口220,由此可以使得高精度传感器330获得的大量数据通过更多数据通道输入到处理器中。
在图5中,高精度传感器330仅需要连接一个时钟接口1210或1220 (示例性地,在图5中示例性地将第一时钟接口1210和第二时钟接口1220 连接的时钟信号通道用虚线表示)。由此,时钟接口1210或1220接收的时钟信号分两路输入到第一端口210和第二端口220中。在该实施方式中。模式切换部件可以为无源器件的电阻,无源器件将保证输入到第一端口 210和第二端口220中的时钟信号保持同步。相较于现有技术中的芯片(有源器件)作为模式切换部件,这减少了对时钟信号同步控制的需求。
图6a至图6f为图5更具体的表示,他们示出了根据本公开一个实施方式的数据处理系统的示意图。
如图6a所示,所述高精度传感器330通过第一时钟接口1210,经由所述模式切换部件130,通过第一时钟通道连接到所述处理器的第一端口 210;以及所述高精度传感器330通过第一时钟接口1210,通过第二时钟通道连接到所述处理器的第二端口220。
在图6a中,第二时钟接口1220可以被闲置而不接收任何时钟信号。高精度传感器330的时钟信号通过第一时钟接口1210后分为两路,一路通过模式切换部件130进入第一端口210,另一路通过直接连线进入第二端口220。
如图6b所示,所述高精度传感器330通过第一时钟接口1210,通过第一时钟通道连接到所述处理器的第一端口210;以及所述高精度传感器 330通过第一时钟接口1210,经由所述模式切换部件130,通过第二时钟通道连接到所述处理器的第二端口220。
在图6b中,第二时钟接口1220可以被闲置而不接收任何时钟信号。高精度传感器330的时钟信号通过第一时钟接口1210后分为两路,一路通过模式切换部件130进入第二端口220,另一路通过直接连线进入第一端口210。
如图6c所示,所述高精度传感器330通过第二时钟接口1220,经由所述模式切换部件130,通过第一时钟通道连接到所述处理器的第一端口 210;以及所述高精度传感器330通过第二时钟接口1220,通过第二时钟通道连接到所述处理器的第二端口220。
在图6c中,第一时钟接口1210可以被闲置而不接收任何时钟信号。高精度传感器330的时钟信号通过第二时钟接口1220后分为两路,一路通过模式切换部件130进入第一端口210,另一路通过直接连线进入第二端口220。
如图6d所示,所述高精度传感器330通过第二时钟接口1220,通过第一时钟通道连接到所述处理器的第一端口210;以及所述高精度传感器 330通过第二时钟接口1220,经由所述模式切换部件130,通过第二时钟通道连接到所述处理器的第二端口220。
在图6d中,第一时钟接口1210可以被闲置而不接收任何时钟信号。高精度传感器330的时钟信号通过第二时钟接口1220后分为两路,一路通过模式切换部件130进入第二端口220,另一路通过直接连线进入第一端口210。
图6e是图6b所示的数据处理系统的一种电气等效变形。如图6e所示,如图6b的电气结构等效的是,所述高精度传感器330通过第一时钟接口1210,通过第一时钟通道连接到所述处理器的第一端口210;以及所述高精度传感器330通过第一时钟接口1210,经由所述模式切换部件130,通过第二时钟通道连接到所述处理器的第二端口220。在图6e中,第二时钟接口1220可以被闲置而不接收任何时钟信号。高精度传感器330的时钟信号通过第一时钟接口1210后分为两路,一路通过模式切换部件130 进入第二端口220,另一路通过直接连线进入第一端口210。
图6b和图6e从电气方面而言是等效的,但在图6e中,模式切换部件130可以设置在两个时钟通道之间的连线上,这使得无需对现有的时钟通道进行任何调整,而只需要在两个时钟通道之间设置新的线路即可,从而简化了电路的设计。在其他实施例中,也可以通过调整或移除时钟通道中多余的线路或器件,提高信号传输质量。
图6f是图6c所示的数据处理系统的一种电气等效变形。如图6f所示,如图6f所示,所述高精度传感器330通过第二时钟接口1220,经由所述模式切换部件130,通过第一时钟通道连接到所述处理器的第一端口210;以及所述高精度传感器330通过第二时钟接口1220,通过第二时钟通道连接到所述处理器的第二端口220。在图6f中,第一时钟接口1210可以被闲置而不接收任何时钟信号。高精度传感器330的时钟信号通过第二时钟接口1220后分为两路,一路通过模式切换部件130进入第一端口210,另一路通过直接连线进入第二端口220。
图6c和图6f从电气方面而言是等效的,但在图6f中,模式切换部件 130可以设置在两个时钟通道之间的连线上,这使得无需对现有的时钟通道进行任何调整,而只需要在两个时钟通道之间设置新的线路即可,从而简化了电路的设计。在其他实施例中,也可以通过调整或移除时钟通道中多余的线路或器件,提高信号传输质量。
上述图6a至图6f所示的连接方式本质上是等效的,在实际的电路设计中可以采用任何一种方式。还需要理解的是,图6a至图6f中模式切换部件的位置仅仅是一种示例,任何在电路结构上与该结构等效的电路均在本公开的保护范围之内。
根据上文中的描述,本申请的数据处理系统可以方便地连接低精度传感器和高精度传感器,在传感器类型发生改变之后,仅需要调整模式切换部件即可形成相应的电路。
图7a-图7d示出了一个从一种连接模式切换到另外一种连接模式的多个实施方式。
如图7a所示,当连接第一低精度传感器310和第二低精度传感器320 时,第一低精度传感器310可以通过第一时钟接口1210连接到触点T1,触点T1再通过模式切换部件130连接到第一端口210;第二低精度传感器320可以通过第二时钟接口1220连接到触点T2,然后再通过触点T2 连接到第二端口220。
当连接高精度传感器330时,该模式切换部件130可以进行切换,即断开与触点T1的连接,而接通与触点T2的连接,从而高精度传感器330 通过第二时钟接口1220和触点T2连接到第二端口220,并且通过第二时钟接口1220和模式切换部件130连接到第一端口210。
图7b所示的结构与图7a的结构从电路结构上是等效的,但图7b中模式切换部件130所处的物理位置与图7a有所不同。这将导致二者在芯片封装,电路布线方面略有不同。
图7c示出了从连接低精度传感器切换为连接高精度传感器的示意图。
如图7c所示,当连接低精度传感器时,其表现为如图7c的上图所示,其中模式切换部件130连接在第一时钟接口1210和第一端口210之间。当需要连接高精度传感器时,可以禁用第一时钟接口1210而不连接低精度传感器,并且可以移除该模式切换部件130,为方便理解,在图7c中的移除和禁用以“X”标记来表示。
当连接高精度传感器时,第一时钟接口1210被禁用,而第二时钟接口1220接收高精度传感器的时钟信号。被移除的模式切换部件130被连接到两个时钟通道之间,从而来自于高精度传感器的时钟信号一路直接到达处理器的第二端口220,另一路通过模式切换部件130到达处理器的第一端口210。由此,完成从连接低精度传感器到连接高精度传感器的切换。图7d示出了从连接高精度传感器切换为连接低精度传感器的示意图。
图7d为图7c的反向操作。如图7d所示,当连接高精度传感器时,模式切换部件130连接在两个时钟通道之间。当需要连接低精度传感器时,可以启用第一时钟接口1210,并且可以移除连接在两个时钟通道之间的模式切换部件130,为方便理解,在图7d中的移除也以“X”标记来表示。
当连接低精度传感器时,第一时钟接口1210被启用并且接收来自于第一低精度传感器310的时钟信号,而第二时钟接口1220接收第二低精度传感器320的时钟信号。被移除的模式切换部件130被连接到第一时钟接口1210与第一端口210之间(或者连接到第二时钟接口1220与第二端口220之间),从而完成从连接高精度传感器到连接低精度传感器的切换。
需要理解的是,连接低精度传感器的电路中的模式切换部件130和连接高精度传感器的电路中的模式切换部件130可以不是同一个,只要可以实现电路的连接即可。
上文所述的切换仅仅是一个示例,本领域技术人员可以涉及出各种模式切换部件来实现多种切换功能。
图8示出了根据本公开一个实施方式的数据处理系统的示意图。
如图8所示,该数据处理系统包括数据接口、时钟接口120和模式切换部件130和处理器20,所述处理器20上设置有第一端口210、第二端口220、第三端口230和第四端口240,所述数据接口包括第一至第八数据接口1110-1180,所述时钟接口包括第一至第四时钟接口1210-1240,所述数据接口用于连接数据采集器30,所述模式切换部件130包括第一模式切换部件1310和第二模式切换部件1320,其中,所述数据采集器30包括第一低精度传感器310、第二低精度传感器320以及高分辨传感器330,所述第一低精度传感器310连接到第一数据接口和1110第二数据接口 1120,并分别通过第一数据通道L1和第二数据通道L2连接到所述处理器的第一端口210;所述第二低精度传感器320连接到第三数据接口1130 和第四数据接口1140,并分别通过第三数据通道和L3第四数据通道L4 连接到所述处理器的第二端口220;所述第一模式切换部件1310被切换以使得:所述第一低精度传感器310连接到第一时钟接口1210,通过第一时钟通道连接到所述处理器的第一端口210;所述第二低精度传感器320连接到第二时钟接口1220,通过第二时钟通道连接到所述处理器的第二端口220;以及所述高精度传感器330连接到第五数据接口1150和第六数据接口1160,并分别通过第五数据通道L5和第六数据通道L6连接到所述处理器的第三端口230;所述高精度传感器连接到第七数据接口1170和第八数据接口1180,并分别通过第七数据通道L7和第八数据通道L8连接到所述处理器的第四端口240;所述高精度传感器330通过第三时钟接口 1230或第四时钟接口1240,经由所述第二模式切换部件1320,并通过第三时钟通道和第四时钟通道连接到所述处理器的第三端口230和第四端口 240。这些部件均可以设置在电路板10上
在图8中,低精度传感器的连接可以根据上文中结合图4和图5描述的那样进行变化,而高精度传感器的连接可以根据上文中结合图6a-图6f 描述的那样进行变化,并且高精度传感器和低精度传感器可以根据上文中结合图7a-图7d描述的那样进行变化。
在图8中,每个处理器20可以有多个端口。以四个端口为例,其可以连接两个低精度传感器和一个高精度传感器;随着需求的不同,可以调整模式切换部件,从而可以连接四个低精度传感器,也可以连接两个高精度传感器。由此,本公开的技术方案能够根据实际的需求来灵活地进行配置。
需要理解的是,本公开中处理器20的端口数量不受限制,因此可以对上述的数据处理系统进行各种变化。
在一些实施例里,本披露还公开了一种板卡,其包括了芯片,芯片可以是上文所述的处理器30。参阅图9,其提供了一种示例性的板卡,上述板卡除了包括上述芯片902以外,还可以包括其他的配套部件,该配套部件包括但不限于:存储器件904、接口装置906(其可以是本公开上文所述的数据接口和时钟接口)和控制器件908。
所述存储器件与所述芯片封装结构内的芯片通过总线连接,用于存储数据。所述存储器件可以包括多组存储单元910。每一组所述存储单元与所述芯片通过总线连接。可以理解,每一组所述存储单元可以是DDR SDRAM(英文:Double Data Rate SDRAM,双倍速率同步动态随机存储器)。
DDR不需要提高时钟频率就能加倍提高SDRAM的速度。DDR允许在时钟脉冲的上升沿和下降沿读出数据。DDR的速度是标准SDRAM的两倍。在一个实施例中,所述存储装置可以包括4组所述存储单元。每一组所述存储单元可以包括多个DDR4颗粒(芯片)。在一个实施例中,所述芯片内部可以包括4个72位DDR4控制器,上述72位DDR4控制器中 64bit用于传输数据,8bit用于ECC校验。在一个实施例中,每一组所述存储单元包括多个并联设置的双倍速率同步动态随机存储器。DDR在一个时钟周期内可以传输两次数据。在所述芯片中设置控制DDR的控制器,用于对每个所述存储单元的数据传输与数据存储的控制。
所述接口装置与所述芯片封装结构内的芯片电连接。所述接口装置用于实现所述芯片与外部设备912(例如服务器、计算机或本公开上文所述的高精度和/或低精度传感器)之间的数据传输。例如在一个实施例中,所述接口装置可以为标准PCIE接口。比如,待处理的数据由服务器通过标准PCIE接口传递至所述芯片,实现数据转移。在另一个实施例中,所述接口装置还可以是其他的接口,本披露并不限制上述其他的接口的具体表现形式,所述接口单元能够实现转接功能即可。另外,所述芯片的计算结果仍由所述接口装置传送回外部设备(例如服务器)。
所述控制器件与所述芯片电连接。所述控制器件用于对所述芯片的状态进行监控。具体的,所述芯片与所述控制器件可以通过SPI接口电连接。所述控制器件可以包括单片机(Micro Controller Unit,MCU)。如所述芯片可以包括多个处理芯片、多个处理核或多个处理电路,可以带动多个负载。因此,所述芯片可以处于多负载和轻负载等不同的工作状态。通过所述控制装置可以实现对所述芯片中多个处理芯片、多个处理和/或多个处理电路的工作状态的调控。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本披露并不受所描述的动作顺序的限制,因为依据本披露,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于可选实施例,所涉及的动作和模块并不一定是本披露所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本披露所提供的几个实施例中,应该理解到,所披露的装置,可通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性、光学、声学、磁性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本披露各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件程序模块的形式实现。
所述集成的单元如果以软件程序模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储器中。基于这样的理解,当本披露的技术方案可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储器中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本披露各个实施例所述方法的全部或部分步骤。而前述的存储器包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上对本披露实施例进行了详细介绍,本文中应用了具体个例对本披露的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本披露的方法及其核心思想;同时,对于本领域的一般技术人员,依据本披露的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本披露的限制。

Claims (14)

1.一种数据处理系统,其特征在于,包括数据接口、时钟接口,模式切换部件和处理器,所述处理器上设置有第一端口和第二端口,所述数据接口包括第一、第二、第三和第四数据接口,所述时钟接口包括第一时钟接口和第二时钟接口;
所述第一和第二数据接口用于接收数据采集器的第一数据信号,并分别通过第一数据通道和第二数据通道连接到所述处理器的第一端口;
所述第三和第四数据接口用于接收数据采集器的第二数据信号,并分别通过第三数据通道和第四数据通道连接到所述处理器的第二端口;
所述时钟接口用于接收数据采集器的时钟信号,并通过所述模式切换部件的切换,经由相应时钟通道连接到所述处理器的第一端口和第二端口。
2.根据权利要求1所述的数据处理系统,其特征在于,当所述数据采集器包括第一低精度传感器和第二低精度传感器时,
所述第一低精度传感器连接到第一和第二数据接口,并分别通过第一数据通道和第二数据通道连接到所述处理器的第一端口;
所述第二低精度传感器连接到第三和第四数据接口,并分别通过第三数据通道和第四数据通道连接到所述处理器的第二端口;
所述模式切换部件被切换以使得:
所述第一低精度传感器连接到第一时钟接口,通过第一时钟通道连接到所述处理器的第一端口;
所述第二低精度传感器连接到第二时钟接口,通过第二时钟通道连接到所述处理器的第二端口。
3.根据权利要求2所述的数据处理系统,其特征在于,
所述模式切换部件被切换以使得:
所述第一低精度传感器连接到第一时钟接口,并经由所述模式切换部件,通过第一时钟通道连接到所述处理器的第一端口;
所述第二低精度传感器连接到第二时钟接口,通过第二时钟通道连接到所述处理器的第二端口。
4.根据权利要求2所述的数据处理系统,其特征在于,所述模式切换部件被切换以使得:
所述第一低精度传感器连接到第一时钟接口,通过第一时钟通道连接到所述处理器的第一端口;
所述第二低精度传感器连接到第二时钟接口,并经由所述模式切换部件,通过第二时钟通道连接到所述处理器的第二端口。
5.根据权利要求1所述的数据处理系统,其特征在于,当所述数据采集器包括高精度传感器时,
所述高精度传感器连接到第一和第二数据接口,并分别通过第一数据通道和第二数据通道连接到所述处理器的第一端口;
所述高精度传感器连接到第三和第四数据接口,并分别通过第三数据通道和第四数据通道连接到所述处理器的第二端口;
所述高精度传感器通过第一时钟接口或第二时钟接口,经由所述模式切换部件的切换,并通过第一时钟通道和第二时钟通道连接到所述处理器的第一端口和第二端口。
6.根据权利要求5所述的数据处理系统,其特征在于,
所述高精度传感器通过第一时钟接口,经由所述模式切换部件,通过第一时钟通道连接到所述处理器的第一端口;以及
所述高精度传感器通过第一时钟接口,通过第二时钟通道连接到所述处理器的第二端口;或者
所述高精度传感器通过第一时钟接口,通过第一时钟通道连接到所述处理器的第一端口;以及
所述高精度传感器通过第一时钟接口,经由所述模式切换部件,通过第二时钟通道连接到所述处理器的第二端口。
7.根据权利要求5所述的数据处理系统,其特征在于,
所述高精度传感器通过第二时钟接口,经由所述模式切换部件,通过第一时钟通道连接到所述处理器的第一端口;以及
所述高精度传感器通过第二时钟接口,通过第二时钟通道连接到所述处理器的第二端口;或者
所述高精度传感器通过第二时钟接口,通过第一时钟通道连接到所述处理器的第一端口;以及
所述高精度传感器通过第二时钟接口,经由所述模式切换部件,通过第二时钟通道连接到所述处理器的第二端口。
8.根据权利要求1-7中任意一项所述的数据处理系统,其特征在于,所述模式切换部件为电阻。
9.根据权利要求1-7中任意一项所述的数据处理系统,其特征在于,所述端口包括移动产业处理器端口或者低压差分信号端口。
10.一种数据处理系统,其特征在于,包括数据接口、时钟接口、模式切换部件和处理器,所述处理器上设置有第一端口、第二端口、第三端口和第四端口,所述数据接口包括第一至第八数据接口,所述时钟接口包括第一至第四时钟接口,所述数据接口用于连接数据采集器,所述模式切换部件包括第一模式切换部件和第二模式切换部件,其中,所述数据采集器包括第一低精度传感器、第二低精度传感器以及高精度传感器,
所述第一低精度传感器连接到第一和第二数据接口,并分别通过第一数据通道和第二数据通道连接到所述处理器的第一端口;
所述第二低精度传感器连接到第三和第四数据接口,并分别通过第三数据通道和第四数据通道连接到所述处理器的第二端口;
所述第一模式切换部件被切换以使得:
所述第一低精度传感器连接到第一时钟接口,通过第一时钟通道连接到所述处理器的第一端口;
所述第二低精度传感器连接到第二时钟接口,通过第二时钟通道连接到所述处理器的第二端口;以及
所述高精度传感器连接到第五和第六数据接口,并分别通过第五数据通道和第六数据通道连接到所述处理器的第三端口;
所述高精度传感器连接到第七和第八数据接口,并分别通过第七数据通道和第八数据通道连接到所述处理器的第四端口;
所述高精度传感器通过第三时钟接口或第四时钟接口,经由所述第二模式切换部件的切换,并通过第三时钟通道和第四时钟通道连接到所述处理器的第三端口和第四端口。
11.根据权利要求10所述的数据处理系统,其特征在于,所述模式切换部件为电阻。
12.根据权利要求10所述的数据处理系统,其特征在于,所述端口包括移动产业处理器端口或者低压差分信号端口。
13.一种板卡,其特征在于,包括权利要求1至12中任意一项所述的数据处理系统。
14.一种电子设备,其特征在于,包括根据权利要求1至12中任意一项所述的数据处理系统。
CN202122070309.6U 2021-08-30 2021-08-30 一种数据处理系统,板卡和电子设备 Active CN216449959U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202122070309.6U CN216449959U (zh) 2021-08-30 2021-08-30 一种数据处理系统,板卡和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202122070309.6U CN216449959U (zh) 2021-08-30 2021-08-30 一种数据处理系统,板卡和电子设备

Publications (1)

Publication Number Publication Date
CN216449959U true CN216449959U (zh) 2022-05-06

Family

ID=81347545

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202122070309.6U Active CN216449959U (zh) 2021-08-30 2021-08-30 一种数据处理系统,板卡和电子设备

Country Status (1)

Country Link
CN (1) CN216449959U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113589884A (zh) * 2021-08-30 2021-11-02 中科寒武纪科技股份有限公司 一种数据处理系统
CN116719256A (zh) * 2023-05-24 2023-09-08 广东匠芯创科技有限公司 接口切换系统、方法、编码器及存储介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113589884A (zh) * 2021-08-30 2021-11-02 中科寒武纪科技股份有限公司 一种数据处理系统
CN116719256A (zh) * 2023-05-24 2023-09-08 广东匠芯创科技有限公司 接口切换系统、方法、编码器及存储介质

Similar Documents

Publication Publication Date Title
CN216449959U (zh) 一种数据处理系统,板卡和电子设备
CN101770443B (zh) 一种内部集成电路总线时序调节方法、相应装置及系统
CN103729333A (zh) 多路时隙共享的背板总线结构及其实现方法
CN203573621U (zh) Led灯板和led显示屏
CN110175143A (zh) 一种支持多host和单otg的usb接口装置和控制方法
CN110362058A (zh) 用于多个接口进行测试的系统
CN107480085A (zh) 多接口综合测试系统
CN213457702U (zh) 基于hsc串行总线接口的32路ad数据采集控制板
CN110362433A (zh) 能够进行多接口测试的系统
CN113589884A (zh) 一种数据处理系统
CN209267704U (zh) 一种信号发生装置
CN207503207U (zh) 用于多接口的综合测试系统
CN101296063B (zh) 主备倒换装置及方法、单板
CN115826450A (zh) 串行周边接口的逻辑控制装置、主从系统及其主从切换方法
CN216772401U (zh) 一种主设备主控功能实现系统
CN213182729U (zh) 基于fpga芯片的总线扩展装置
CN212627888U (zh) 一种并口通信电路
CN110851393B (zh) 一种带有Aurora接口的USB转换控制板卡及方法
CN213582152U (zh) 台式机和服务器系统的pcie信号位宽自动切换装置
CN114817111A (zh) 支持多卡并行的嵌入式智能计算装置
CN207909123U (zh) 一种can总线与pcie总线接口转换装置
CN221177783U (zh) 一种基于车载以太网传输的高清影像系统
CN116719256B (zh) 接口切换系统、方法、编码器及存储介质
CN216249232U (zh) 一种视频高速采集与处理电路结构
CN106250336A (zh) 一种fpga及进行总线切换的方法和系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant