CN214480647U - 频标信号远程传输系统 - Google Patents

频标信号远程传输系统 Download PDF

Info

Publication number
CN214480647U
CN214480647U CN202120756870.7U CN202120756870U CN214480647U CN 214480647 U CN214480647 U CN 214480647U CN 202120756870 U CN202120756870 U CN 202120756870U CN 214480647 U CN214480647 U CN 214480647U
Authority
CN
China
Prior art keywords
module
clock
frequency
digital
scale signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202120756870.7U
Other languages
English (en)
Inventor
张海涛
熊跃军
刘阳琦
邓黠
李大志
黄爽
刘勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changsha University
Original Assignee
Changsha University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changsha University filed Critical Changsha University
Priority to CN202120756870.7U priority Critical patent/CN214480647U/zh
Application granted granted Critical
Publication of CN214480647U publication Critical patent/CN214480647U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本申请涉及一种频标信号远程传输系统。该频标信号远程传输系统包括源端设备和恢复端设备;源端设备包括PTP主模块、模数转换模块和第一通信模块,恢复端设备包括PTP从模块、时钟驯服模块、转换时钟生成模块、数模转换模块和第二通信模块;PTP主模块连接第一通信模块,第一通信模块分别连接模数转换模块和第二通信模块;第二通信模块分别连接PTP从模块和数模转换模块,数模转换模块连接转换时钟生成模块,转换时钟生成模块连接时钟驯服模块,时钟驯服模块连接PTP从模块。采用本申请的方案可得到与源端设备处频标信号同频的信号,进而可对远距离传输的频标信号进行恢复。

Description

频标信号远程传输系统
技术领域
本申请涉及频率同步技术领域,特别是涉及一种频标信号远程传输系统。
背景技术
频率信号一般以模拟信号为主,标准的频率信号常常以10MHz/5MHz的正弦波作为频标信号,例如可以为原子钟输出信号。其他的时频信号则以此为源头进行生成,为减少原子钟的设置数量,降低频率信号的生成成本,需要将频标信号进行传输,以为各设备提供频标信号。
对于近距离传输,传统的时频信号传递主要靠1PPS(秒信号)和TOD(Time of Day,时间信息)来实现,1PPS信号的上升沿体现了秒脉冲的精确时刻,TOD信号体现了整秒或者年月日时分秒信息,通过将两者结合从而可得到标准的时间和时刻信号。
而在远距离传输中,由于模拟信号并不适合远程传输,因此在进行远程传输之前,需要将模拟信号转换为数字频标信号。数字频标信号的传输存在延时,源端与恢复端的时钟不一致容易导致两端的同步性不佳,导致恢复端无法恢复远距离传输的标准频标信号。
实用新型内容
基于此,有必要提供一种可以对远距离传输的频标信号进行恢复的频标信号远程传输系统。
一种频标信号远程传输系统,包括源端设备和恢复端设备;源端设备包括PTP主模块、模数转换模块和第一通信模块,恢复端设备包括PTP从模块、时钟驯服模块、转换时钟生成模块、数模转换模块和第二通信模块;
PTP主模块连接第一通信模块,第一通信模块分别连接模数转换模块和第二通信模块;第二通信模块分别连接PTP从模块和数模转换模块,数模转换模块连接转换时钟生成模块,转换时钟生成模块连接时钟驯服模块,时钟驯服模块连接PTP从模块。
在其中一个实施例中,恢复端设备还包括依次连接在第二通信模块和数模转换模块的数据输入端之间的延时测量主模块和延时补偿模块;
源端设备还包括连接第一通信模块的延时测量从模块。
在其中一个实施例中,恢复端设备还包括周期测量模块;
周期测量模块分别连接延时补偿模块和数模转换模块的数据输出端。
在其中一个实施例中,恢复端设备还包括第一双口RAM,第一双口RAM分别连接延时补偿模块和第二通信模块。
在其中一个实施例中,数模转换模块包括第一DAC、低通滤波器和频标信号输出端口;
第一DAC的时钟输入端连接转换时钟生成模块,数据输入端连接第二通信模块,数据输出端连接低通滤波器的输入端;低通滤波器的输出端连接频标信号输出端口。
在其中一个实施例中,转换时钟生成模块包括依次连接的第二DAC、恒温晶振、初始时钟生成单元和第一倍频单元;
第二DAC连接时钟驯服模块;倍频单元连接数模转换模块。
在其中一个实施例中,源端设备还包括时钟测量模块;模数转换模块还包括频标信号输入端口、第二倍频单元和ADC;
时钟测量模块分别连接频标信号输入端口和第二倍频单元;第二倍频单元分别连接频标信号输入端口和ADC;ADC分别连接频标信号输入端口和第二通信模块。
在其中一个实施例中,源端设备还包括连接在时钟测量模块和频标信号输入端口的比较器。
在其中一个实施例中,源端设备还包括第二双口RAM,第二双口RAM连接在ADC和第二通信模块之间。
在其中一个实施例中,第一通信模块和第二通信模块均为千兆网通信模块。
上述频标信号远程传输系统,恢复端设备与源端设备通过PTP同步确定两个设备的工作时钟之间的时钟偏差。恢复端设备根据时钟偏差进行时钟驯服,使转换时钟模块可以输出与源端设备的采样时钟信号同频的转换时钟信号。利用转换时钟信号对数字频标信号进行数模转换,从而可得到与源端设备处频标信号同频的信号,进而可对远距离传输的频标信号进行恢复。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一个实施例中频标信号远程传输系统的第一示意性结构框图;
图2为STM32F407芯片硬件所带的校准框图;
图3为一个实施例中恢复端设备的示意性结构框图;
图4为一个实施例中转换时钟生成模块的示意性结构框图;
图5为一个实施例中的时钟校准框图;
图6为锁相环驯服晶振的原理示意图;
图7为DDS驯服晶振的原理示意图;
图8为一个实施例中源端设备的示意性结构框图;
图9为一个实施例中频标信号远程传输系统的第二示意性结构框图。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
可以理解,本申请所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但这些元件不受这些术语限制。这些术语仅用于将第一个元件与另一个元件区分。
可以理解,以下实施例中的“连接”,如果被连接的电路、模块、单元等相互之间具有电信号或数据的传递,则应理解为“电连接”、“通信连接”等。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应当理解的是,术语“包括/包含”或“具有”等指定所陈述的特征、整体、步骤、操作、组件、部分或它们的组合的存在,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、组件、部分或它们的组合的可能性。同时,在本说明书中使用的术语“和/或”包括相关所列项目的任何及所有组合。
在一个实施例中,如图1所示,提供了一种频标信号远程传输系统。该系统包括源端设备10和恢复端设备20,其中,源端设备10是指设有频标信号生成装置(如原子钟)的设备,源端设备10可从频标信号生成装置中直接获取频标信号。恢复端设备20可以是指与源端设备10进行通信连接或有线连接,以间接获取频标信号的设备。源端设备10与恢复端设备20可远程设置,即分别设置在两个距离较远的位置,并通过远程传输的方式实现频标信号的发送、接收与恢复。
请参阅图1,源端设备10包括PTP(Precision Time Protocol,高精度时间同步协议)主模块、模数转换模块120和第一通信模块130,恢复端设备20包括PTP从模块210、时钟驯服模块220、转换时钟生成模块230、数模转换模块240和第二通信模块250。PTP主模块110连接第一通信模块130,第一通信模块130分别连接模数转换模块120和第二通信模块250。第二通信模块250分别连接PTP从模块210和数模转换模块240,数模转换模块240、转换时钟生成模块230、时钟驯服模块220和PTP从模块210依次连接。
具体而言,源端设备10从频标信号生成装置中获取频标信号后,可按照本设备的工作时钟生成采样时钟。模数转换模块120根据采样时钟对频标信号进行模数转换,并得到数字频标信号。该数字频标信号依次经过第一通信模块130和第二通信模块250传输至恢复端设备20。
PTP主模块110与PTP从模块210是两个配合进行PTP同步的模块,以便恢复端设备20获知本设备的工作时钟与源端设备10的工作时钟间的时钟偏差。其中,工作时钟可以是指设备内晶振产生的时钟信号,其频率可以与转换时钟信号不同。在其中一个实施例中,PTP模块(包括PTP主模块110和PTP从模块210)可基于IEEE1588规范的定义来进行设计。按照IEEE1588规范的定义,PTP模块需要获取时间快照。其内核需要一个64位格式的参考时间,可通过2个32位寄存器来进行存储,高32可表示时间的秒数,低32位可表示时间的纳秒数。
在一个示例中,可通过STM32F407型号的芯片来实现PTP模块,由于STM32F407芯片自带以太网PTP硬件时间戳功能,因此可自动拍摄链路层所携带的PTP时间戳并精确记录,此外还可输出PTP秒脉冲。请参阅图2,图2示出了STM32F407芯片硬件所带的校准框图,具体地,STM32F407芯片可使用粗略校准方法或精密校准方法对系统时间定时器进行初始化或校准。粗略校准方法即在工作时钟的一个周期内直接把本设备的时间替换成接收的时间(即对端的时间)。精密校准即通过使用内部寄存器在多个时钟周期内去改变时钟频率进行微调,以使两端达到频率相位一致。
恢复端设备20通过其内的PTP从模块210与源端设备10的PTP主模块110进行PTP同步后,可确定恢复端工作时钟与源端工作时钟之间的时钟偏差,并将该时钟偏差输出至时钟驯服模块220。时钟驯服模块220可以根据PTP同步结果对转换时钟生成模块230进行时钟驯服,使得转换时钟模块可以输出与源端设备10的采样时钟信号同频的转换时钟信号。数模转换器通过第二通信模块250接收数字频标信号,并以转换时钟信号为数模转换的工作时钟,对数字频标信号进行数模转换,得到频标信号。由于转换时钟信号与源端设备10的采样时钟信号同频,因此经数模转换得到的频标信号与源端设备10的频标信号在频率特性上是相同的,从而提高源端设备10和恢复端设备20的同步性,并在恢复端设备20上恢复经远距离传输的频标信号。
上述频标信号远程传输系统中,恢复端设备与源端设备通过PTP同步确定两个设备的工作时钟之间的时钟偏差。恢复端设备根据时钟偏差进行时钟驯服,使转换时钟模块可以输出与源端设备的采样时钟信号同频的转换时钟信号。利用转换时钟信号对数字频标信号进行数模转换,从而可得到与源端设备处频标信号同频的信号,进而可对远距离传输的频标信号进行恢复。
在一个实施例中,请参阅图3,恢复端设备20还可包括依延时测量主模块260和延时补偿模块270,源端设备10还可包括延时测量从模块。延时测量从模块连接第一通信模块130,延时测量主模块260与延时补偿模块270依次设置在第二通信模块250和数模转换模块240之间,即数模转换模块240、延时补偿模块270、延时测量主模块260和第二通信模块250依次连接。其中,数模转换模块240可包括数据输入端,数据输入端是指数模转换模块240用于接收待转换数字频标信号的端口,数模转换模块240通过该数据输入端连接延时补偿模块270。
具体而言,在恢复端设备20得到与源端设备10同频的频标信号后,恢复端设备20恢复得到的频标信号与源端设备10的频标信号有可能会存在相位上的差异,即两个频标信号为同频不同相的信号。为进一步提高源端与恢复端间频标信号的同步性,本申请在源端设备10设置了延时测量从模块,并在恢复端设备20设置了延时测量主模块260与延时补偿模块270。通过延时测量主模块260与延时测量从模块间的相互配合,可得到数字频标信号的延时时间,即远程传输数字频标信号时所耗费的时间。在得到数字频标信号的延时时间后,延时补偿模块270可按照该延时时间进行补偿,以使恢复端频标信号的相位与源端频标信号的在频率和相位上均一致,提高远程传输频标信号的同步性。
延时补偿模块270在进行补偿时,可按照延时时间调整数字频标信号的输出顺序,以调整数模转换后得到的频标信号的相位。例如在调整前,延时补偿模块270依次将地址1、地址2、地址3的数据输出至数模转换模块240,并得到同频不同相的频标信号。在进行延时测量后,确定源端与恢复端之间的延时时间为A,则延时补偿模块270可按照地址2、地址3、地址1的次序依次将各地址的数据输出至数模转换模块240,以实现相位调整的效果,使得恢复端设备20可以得到与源端设备10同频同相的频标信号。
本实施例中,通过延时测量主模块260与延时测量从模块间的配合测出源端与恢复端之间的延时时间,以及通过延时补偿模块270可根据延时时间进行补偿,从而令恢复端设备20得到与与源端设备10同频同相的频标信号,进一步提高了远程传输频标信号的同步性。
在一个实施例中,请参阅图3,恢复端设备20还包括周期测量模块280,周期测量模块280分别连接延时补偿模块270和数字转换模块的数据输出端。其中,数据输出端是指数模转换模块240输出模拟信号(即频标信号)的端口。具体而言,周期测量模块280用于对数模转换模块240输出的频标信号的周期进行测量。延时补偿模块270可根据周期测量模块280测得的周期与延时测量模块测得的延时时间计算相位延迟量,并根据相位延迟量对初始频标信号的相位进行调整。在其中一个实施例中,周期模块可通过FPGA(FieldProgrammable Gate Array,现场可编程逻辑门阵列)来实现,通过利用FPGA采用等精度测量法来测量,动态测量门限宽度在1秒左右,在整个测量范围内的频率(周期)测量进度接近于TCLK(秒)/1(秒),其中TCLK为FPGA工作时间,能够达到纳秒量级。因此,周期测量精度能够优于1E-8。
在一个实施例中,恢复端设备20还可包括第一双口RAM(Random Access Memory,RAM),第一双口RAM分别连接延时补偿模块270和第二通信模块250。由于恢复端设备20恢复后的频标信号为周期信号,可通过第一双口RAM的地址控制技术实现数据的延时来控制相位的对齐,利用数字技术对相位进行精确对齐,对其精度可达到FPGA时钟周期,为纳秒左右。如此,可简化实现,并降低恢复端设备20的延时补偿成本。
在一个实施例中,数模转换模块240包括第一DAC、低通滤波器和频标信号输出端口。第一DAC的时钟输入端连接转换时钟生成模块230,第一DAC的数据输入端连接第二通信模块250,第一DAC的数据输出端连接低通滤波器的输入端,低通滤波器的输出端连接频标信号输出端口。
具体而言,第一DAC会以转换时钟生成模块230输出的转换时钟信号作为数模转换的工作时钟,对通过第二通信模块250接收的数字频标信号进行数模转换,并向低通滤波器输出初始频标信号。低通滤波器对初始频标信号进行低通滤波,并将滤波后的频标信号通过频标信号输出端口进行输出。
本实施例通过在设置低通滤波器,从而可对数模转换后输出的初始频标信号进行滤波,进一步提高远程传输频标信号的同步性。
在一个实施例中,请参阅图4,转换时钟生成模块230包括第二DAC、恒温晶振、初始时钟生成单元和第一倍频单元,第二DAC分别连接时钟驯服模块220和恒温晶振,恒温晶振连接初始时钟生成单元,初始时钟生成单元连接第一倍频单元,第一倍频单元连接数模转换模块240,进一步地,第一倍频单元可连接数模转换模块240的时钟输入端。
具体而言,恢复端设备20采用恒温晶振,由于恒温晶振的短稳特性较好,因此可通过进行秒级的驯服,并通过控制压控电压来达到控制恒温晶振的目的。时钟驯服模块220可根据PTP从模块210输出的PTP同步结果对恒温晶振进行驯服,在维持很稳晶振短期稳定好的基础上,保持恢复端和源端之间没有累积误差,实现对源端信号的跟随。时钟驯服模块220可通过第二DAC向恒温晶振发送压控电压,以调整恒温晶振的输出频率。在调整恒温晶振的输出频率后,初始时钟生成单元可接收恒温晶振输出的时钟信号,并生成、输出与源端设备10的工作时钟信号频率相同的时钟信号。倍频信号对初始时钟生成单元输出的时钟信号进行倍频,倍频所得的信号即为转换时钟信号。
在其中一个实施例中,请参阅图5,图5示出了本申请的时钟校准框图。如图5所示,FIR低通滤波器可对源端与恢复端之间的时钟偏差进行处理,以得到预测的单路延时时间。PI控制器可根据单路延时时间对FLL的时钟速率进行调节,进而精密校准恢复端设备20恒温晶振输出的时钟信号,使得恢复端设备20可以得到频率相位均与源端设备10时钟信号趋近的时钟信号。
恒温晶振驯服是指通过技术手段把恒温晶振的频率进行校准,使其频率稳定度维持在一个较高的水平。目前晶振驯服方式分为两种,一种是通过锁相环原理,通过鉴相器、滤波器、压控振荡器等技术手段直接实现晶振驯服(请参阅图6)。另一种是是通过使用数字频率合成技术,不直接校准晶振频率,通过使用DDS(Direct Digital Synthesis,直接数字频率合成)芯片,晶振作为DDS芯片的系统时钟。通过DDS内部的频率校准以及相位校准使其DDS芯片输出频率稳定度维持在一个较高水准(请参阅图7)。
恒温晶振是目前频率稳定度较高的一类晶振,被广泛用于卫星、通信等需要高稳定性的场合。恒温晶振虽然短期稳定性很好,但长期稳定会受到各种因素的影响而相对差,所以对恒温晶振进行校准,使其长期稳定性保持在一定程度。利用PTP技术实现恢复端的1PPS信号与源端的1PPS信号同步,没有累计误差。由于源端的时间和恢复端的时间在1pps上面已经实现了同步,因此两者的时钟可认为似乎一致的,因此模数转换模块120的输入信号和数模转换模块240的输出信号可为同一频率信号,两者之间在幅度、频率和相位上能够保证一致。
请参阅图5-7,本申请在进行时钟驯服时采用的原理与锁相环的原理较为类似,并采用PTP同步结果替代锁相环内的鉴频鉴相器器。图6中的分频也就是通过VCO(Voltage-Controlled Oscillator,压控振荡器)分频一个1PPS信号,PTP测量也就是根据对1PPS之间的时间偏差计算出频率偏差,通过PID算法计算出所需要调整的电压值控制恒温晶振。在此环路中,PID算法起到了一个滤波器的作用,即图6框图内的低通滤波器,通过PID算法输出的数字结果通过第二DAC输出电压给恒温晶振作为控制电压,从而控制本地的时钟信号输出,图中的VCO即为恒温晶振,恒温晶振的控制量为电压信号。
为了获得稳定度更高的频率稳定度,在驯服时,驯服设计是十分重要的,相比于普通晶振,恒温晶振对于外界环境的要求不高,因为其内部存在一个温度控制电路,把内部温度稳定在70度左右,如此恒温晶振受外界影响较小,稳定性更高。在恒温晶振短期稳定性十分好的基础上,驯服晶振时无需实时地进行驯服,以提高恒温晶振输出信号的稳定性,避免影响恒温晶振的稳定度指标。
在一个实施例中,请参阅图8,源端设备10还包括时钟测量模块140,模数转换模块120还包括频标信号输入端口、第二倍频单元和ADC。时钟测量模块140分别连接频标信号输入端口和第二倍频单元,第二倍频单元分别连接频标信号输入端口和ADC,ADC连接频标信号输入端口和第二通信模块250。
具体而言,频标信号输入端口用于接收频标信号生成装置输出的频标信号。时钟测量模块140用于对频标信号输入端口接收的频标信号进行测量,以确定倍频系数。第二倍频单元用于按照倍频系数对频标信号进行倍频,以生成采样时钟信号。ADC用于按照采样时钟信号对频标信号进行采样,以将模拟频标信号转换为数字频标信号,并将数字频标信号传输至第二通信模块250。
本实施例中,可按照频标信号的频率确定对应的采样时钟信号,以确保采样的准确性。
在一个实施例中,源端设备10还包括连接在时钟测量模块140和频标信号输入端口的比较器。具体而言,比较器用于将频标信号转换数字时钟信号,以便时钟测量模块140进行测量。
在一个实施例中,源端设备10还包括第二双口RAM,第二双口RAM连接在ADC和第二通信模块250之间,用于对ADC输出的数字频标信号进行存储,并在第二通信模块250进行通信时将存储的数据发送至第二通信模块250。
在一个实施例中,第一通信模块130和第二通信模块250均为千兆网通信模块。由于源端设备10的ADC和恢复端设备20的DAC采样率可高达50MHz,若按照8bit量化,数据量为400Mbps,因此需要千兆网传输数据。在其中一个实施例中,千兆网通信模块可采用FPGA和PHY芯片来实现,以实现高速传输。
为便于理解本申请的方案,下面通过一个具体的示例进行说明。如图9所示,提供了一种频标信号远程传输系统,包括源端设备10和恢复端设备20。其中恢复端设备20包括频标信号输出端口、低通滤波器、第一DAC、第一倍频单元、初始时钟生成模块、恒温晶振、第二DAC、时钟驯服模块220、PTP从模块210、延时测量主模块260、延时补偿模块270、周期测量模块280和第一双口RAM。其中,周期测量模块280、第一千兆网模块、延时测量主模块260、延时补偿模块270、PTP从模块210、时钟驯服模块220和时钟生成模块均可通过FPGA来实现。
恢复端设备20包括第二PHY千兆网接口、第二千兆网模块、PTP主模块110、延时测量从模块、时钟测量模块140、比较器、频标信号输入端口、第二倍频单元、ADC、第二双口RAM和本地时钟。其中,源端设备10中的时钟测量模块140、PTP主模块110、延时测量从模块和第二千兆网模块均可通过FPGA实现。
在恢复端设备20中,第一PHY千兆网接口连接第一千兆网模块,并与第二千兆网接口通信连接。第一千兆网模块分别连接第一RAM、延时测量主模块260和PTP从模块210,PTP从模块210连接时钟驯服模块220,时钟驯服模块220连接第二DAC的数据输入端。第二DAC的数据输出端连接恒温晶振,恒温晶振连接时钟生成模块,时钟生成模块连接第一倍频单元,第一倍频单元连接第一DAC的时钟输入端。第一DAC的数据输出端连接低通滤波器,低通滤波器连接频标信号输出端口,频标信号输出端口连接周期测量模块280,周期测量模块280连接延时补偿模块270,延时补偿模块270分别连接第一DAC的数据输入端、延时测量主模块260和第一双口RAM。
在源端设备10中,频标信号输入端口分别连接第二倍频单元和比较器,比较器连接时钟测量模块140,时钟测量模块140分贝连接倍频模块和第二千兆网模块,第二千兆网模块分别连接第二PHY千兆网接口、PTP主模块110、延时测量从模块和第二双口RAM,第二双口RAM连接ADC的数据输出端。ADC的数据输入端连接频标信号输入端口,时钟输入端连接第二倍频单元。
本申请采用FPGA作为控制核心,采用用户数据报协议技术实现基于互联网的频标信号远程传输系统。源端设备10使用数模转换芯片AD9071将AC信号转换成DC有效值,进行控制信号采集。源端设备10将采集的电信号发送给以太网交换机模拟的互联网,通过千兆网发送到恢复端设备20,恢复端设备20接收信号并通过模数转换芯片DAC900还原源信号。进一步地,系统还设有独立辅助电源模块,整机结构紧凑,硬件设计合理,软件算法精确,能较好地达成各项基本要求。
在本说明书的描述中,参考术语“有些实施例”、“其他实施例”、“理想实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特征包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性描述不一定指的是相同的实施例或示例。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种频标信号远程传输系统,其特征在于,包括源端设备和恢复端设备;所述源端设备包括PTP主模块、模数转换模块和第一通信模块,所述恢复端设备包括PTP从模块、时钟驯服模块、转换时钟生成模块、数模转换模块和第二通信模块;
所述PTP主模块连接所述第一通信模块,所述第一通信模块分别连接所述模数转换模块和所述第二通信模块;所述第二通信模块分别连接所述PTP从模块和所述数模转换模块,所述数模转换模块连接所述转换时钟生成模块,所述转换时钟生成模块连接所述时钟驯服模块,所述时钟驯服模块连接所述PTP从模块。
2.根据权利要求1所述的频标信号远程传输系统,其特征在于,所述恢复端设备还包括依次连接在所述第二通信模块和所述数模转换模块的数据输入端之间的延时测量主模块和延时补偿模块;
所述源端设备还包括连接所述第一通信模块的延时测量从模块。
3.根据权利要求2所述的频标信号远程传输系统,其特征在于,所述恢复端设备还包括周期测量模块;
所述周期测量模块分别连接所述延时补偿模块和所述数模转换模块的数据输出端。
4.根据权利要求2所述的频标信号远程传输系统,其特征在于,所述恢复端设备还包括第一双口RAM,所述第一双口RAM分别连接所述延时补偿模块和所述第二通信模块。
5.根据权利要求1所述的频标信号远程传输系统,其特征在于,所述数模转换模块包括第一DAC、低通滤波器和频标信号输出端口;
所述第一DAC的时钟输入端连接所述转换时钟生成模块,数据输入端连接所述第二通信模块,数据输出端连接所述低通滤波器的输入端;所述低通滤波器的输出端连接所述频标信号输出端口。
6.根据权利要求1所述的频标信号远程传输系统,其特征在于,所述转换时钟生成模块包括依次连接的第二DAC、恒温晶振、初始时钟生成单元和第一倍频单元;
所述第二DAC连接所述时钟驯服模块;所述倍频单元连接所述数模转换模块。
7.根据权利要求1所述的频标信号远程传输系统,其特征在于,所述源端设备还包括时钟测量模块;所述模数转换模块还包括频标信号输入端口、第二倍频单元和ADC;
所述时钟测量模块分别连接所述频标信号输入端口和所述第二倍频单元;所述第二倍频单元分别连接所述频标信号输入端口和所述ADC;所述ADC分别连接所述频标信号输入端口和所述第二通信模块。
8.根据权利要求7所述的频标信号远程传输系统,其特征在于,所述源端设备还包括连接在所述时钟测量模块和所述频标信号输入端口的比较器。
9.根据权利要求7所述的频标信号远程传输系统,其特征在于,所述源端设备还包括第二双口RAM,所述第二双口RAM连接在所述ADC和所述第二通信模块之间。
10.根据权利要求1至9任一项所述的频标信号远程传输系统,其特征在于,所述第一通信模块和所述第二通信模块均为千兆网通信模块。
CN202120756870.7U 2021-04-14 2021-04-14 频标信号远程传输系统 Active CN214480647U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202120756870.7U CN214480647U (zh) 2021-04-14 2021-04-14 频标信号远程传输系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202120756870.7U CN214480647U (zh) 2021-04-14 2021-04-14 频标信号远程传输系统

Publications (1)

Publication Number Publication Date
CN214480647U true CN214480647U (zh) 2021-10-22

Family

ID=78178320

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202120756870.7U Active CN214480647U (zh) 2021-04-14 2021-04-14 频标信号远程传输系统

Country Status (1)

Country Link
CN (1) CN214480647U (zh)

Similar Documents

Publication Publication Date Title
US7809518B2 (en) Method of calibrating an instrument, a self-calibrating instrument and a system including the instrument
US7398411B2 (en) Self-calibrating time code generator
JP5378601B2 (ja) 高精度な同期方法およびシステム
CN102013970B (zh) 时钟同步方法、装置及基站时钟设备
US20100150288A1 (en) Synchronization of Low Noise Local Oscillator using Network Connection
CN203377841U (zh) 基于卫星授时的晶振驯服设备
AU2009284710A1 (en) Synchronisation and timing method and apparatus
CN112134678A (zh) 一种双节点相位同步方法
JP2014171014A (ja) 移動体無線基地局装置、同期制御方法および同期制御プログラム
CN114142957B (zh) 一种远距离时频设备测试方法
CN113645004B (zh) 一种基于脉宽调制的高精度双向时频比对系统的比对方法
CN114205045B (zh) 一种tte网络时钟校准方法及系统
Sandenbergh et al. A common view GPSDO to synchronize netted radar
US8767898B2 (en) Method and system of synchronizing data to reference time signal with data resampling
CN214480647U (zh) 频标信号远程传输系统
CN111010174B (zh) 一种守时计量精度提高方法及电路
CN112311492B (zh) 基于fpga的高精度时钟同步方法
CN115685725A (zh) 测量设备的时钟校准装置和测量设备
CN104407511A (zh) 用于导航系统的高精度多路授时模块及获得无积累误差的授时系统信号的方法
CN115173983A (zh) 一种通信系统设备内部延时补偿方法及装置
CN113885305A (zh) 一种完全自主可控快速时间频率同步装置和方法
Deev et al. Subnanosecond synchronization method based on the synchronous Ethernet network
CN115220334B (zh) 一种高精度时延调整的秒脉冲输出装置
TWI400596B (zh) 同步接收電路及方法
Ye et al. Sub-nanosecond synchronization implementation in pure Xilinx Kintex-7 FPGA

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant