CN213751891U - 像素阵列、显示面板和显示装置 - Google Patents
像素阵列、显示面板和显示装置 Download PDFInfo
- Publication number
- CN213751891U CN213751891U CN202022984487.5U CN202022984487U CN213751891U CN 213751891 U CN213751891 U CN 213751891U CN 202022984487 U CN202022984487 U CN 202022984487U CN 213751891 U CN213751891 U CN 213751891U
- Authority
- CN
- China
- Prior art keywords
- pixel
- sub
- pixels
- data
- data lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请涉及一种像素阵列,其包括:多条扫描线、多条数据线以及多个像素单元,其中:每个像素单元包括第一像素子单元以及第二像素子单元,同一个像素单元内的第一像素子单元和第二像素子单元与同一条扫描线电性连接;每个第一像素子单元包括第一子像素以及预留子像素,每个第二像素子单元包括第二子像素和第三子像素,与多个所述预留子像素对应连接的所述第二数据线不加载数据以实现第一种显示模式,或,多个所述预留子像素选择性为多个所述第一像素子单元安装所述第二子像素以实现第二种显示模式。此外,本申请还公开了一种具有该像素阵列的显示面板和显示装置。
Description
技术领域
本实用新型涉及显示面板技术领域,尤其涉及一种像素阵列以及一种具有该像素阵列的显示面板和显示装置。
背景技术
微型发光二极管(Micro Light Emitting Diode,Micro LED)具有体积小、省电、色域广、寿命长等优点,并且随着制程的成熟和价格的下降,近年来Micro LED相关产品越来越多。而且随着LED尺寸的减小,Micro LED的应用范围越来越大,同时对其显示效果要求越来越高。目前的Micro LED的灯板设计一般都是采用红(Red)、绿(Green)、蓝(Blue)三个子像素来显示一个像素。
子像素渲染(Sub Pixel Rendering,SPR)技术通过相邻像素共用部分子像素的方法实现感官分辨率的提升,现在行业发展的SPR技术一般需要RGB采用特殊的排列方式来进行补偿以提高显示装置的分辨率。但常规排列的RGB显示与采用SPR技术子像素排列的显示效果差异较大,并且在不同的应用场景中需要不同的显示效果。然而,常规的像素驱动走线框架无法同时满足常规排列的RGB显示与运用SPR技术子像素排列显示的驱动,这不但会导致同一个产品设计无法满足对两种显示方式进行驱动,而且会使得产品的制造费用增加和适应的灵活性较差。
实用新型内容
鉴于上述现有技术的不足,本申请的目的在于提供一种像素阵列,旨在解决同一个产品设计无法满足同时对两种显示方式进行驱动,进而导致产品的制造费用增加和使用的灵活性较差的问题。
一种像素阵列,其包括:多条扫描线、多条数据线以及多个像素单元,其中:每个所述像素单元包括第一像素子单元以及第二像素子单元,同一个所述像素单元内的所述第一像素子单元和所述第二像素子单元与同一条所述扫描线电性连接;多条所述扫描线与多条所述数据线之间相交且相互绝缘设置,多条所述数据线包括多条第一数据线、多条第二数据线和多条第三数据线;每个所述第一像素子单元包括第一子像素以及预留子像素,其中,所述第一子像素与所述第一数据线电性连接,所述预留子像素与所述第二数据线电性连接,每个所述第二像素子单元包括第二子像素和第三子像素,其中,所述第二子像素与所述第二数据线电性连接,所述第三子像素与所述第三数据线电性连接;与多个所述预留子像素对应连接的所述第二数据线不加载数据以实现第一种显示模式,或,多个所述预留子像素选择性为多个所述第一像素子单元安装所述第二子像素以实现第二种显示模式。
上述像素阵列,在预留子像素分别安装子像素的基础上,满足了常规RGB Stripe排列的像素驱动方式,同时在预留子像素不安装子像素的基础上,与预留子像素连接的第二数据线不加载数据,与第二子像素连接的第二数据线加载数据,满足了Micro LED RGBG排列的像素驱动方式。
可选地,多个所述第一像素子单元的所述预留子像素位置处均不安装所述第二子像素,且与多个所述预留子像素对应连接的所述第二数据线不加载数据,以实现所述第一种显示模式。
可选地,多个所述第一像素子单元内的所述第一子像素沿第一方向排列,且与相邻的所述第一像素子单元中的所述第一子像素之间间隔一个所述预留子像素的距离;多个所述第二像素子单元内的所述第二子像素和所述第三子像素沿所述第一方向的顺序依次排列。
可选地,多个所述第一像素单元中的所述预留子像素安装所述第二子像素,且与多个所述预留子像素对应连接的所述第二数据线加载数据,以实现所述第二种显示模式。
可选地,多条所述第一数据线和多条第三数据线均加载数据。
可选地,多个所述第一像素子单元内的所述第一子像素和所述第二子像素沿第一方向的顺序依次排列,多个所述第二像素子单元的所述第二子像素和所述第三子像素沿所述第一方向的顺序依次排列。
可选地,所述像素阵列包括呈矩阵排列的像素单元,其中,位于同一列的多个所述像素单元均与同一条所述扫描线电性连接。
可选地,多条所述扫描线均沿第一方向平行排列且相互间隔绝缘设置,多条所述数据线沿与所述第一方向垂直的第二方向平行排列且相互间隔绝缘设置。
上述像素阵列,同时满足常规排列的RGB显示与运用SPR技术子像素排列显示模式。本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。
基于同样的实用新型构思,本申请还提供一种显示面板,其包括上述的像素阵列。
上述显示面板,在预留子像素分别安装子像素的基础上,满足了常规RGB Stripe排列的像素驱动方式,同时在预留子像素不安装子像素的基础上,与预留子像素连接的第二数据线不加载数据,与第二子像素连接的第二数据线加载数据,满足了Micro LED RGBG排列的像素驱动方式。
基于同样的实用新型构思,本申请还提供一种显示装置,其包括上述的像素阵列。
综上所述,上述显示装置同时满足常规排列的RGB显示与运用SPR技术子像素排列显示模式。本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的一种显示面板的结构示意图;
图2为本申请提供的一种像素阵列的电路示意图;
图3为本申请实施例提供的一种像素阵列的具体实现电路图;
图4为本申请实施例提供的另一种像素阵列的具体实现电路图。
附图标记说明:
10-显示面板;
110-显示区;
120-非显示区;
121-扫描驱动电路;
123-数据驱动电路;
10-扫描线;
20-数据线;
21-第一数据线;
22-第二数据线;
23-第三数据线;
101-像素单元;
111-第一像素子单元;
112-第二像素子单元;
1111-第一子像素;
1112-预留子像素;
1121-第二子像素;
1122-第三子像素。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
Micro LED基于其自身的优点,并且随着制程的成熟和价格的下降,近年来MicroLED直显及背光产品越来越多,而且,对其显示效果的要求越来越高。目前的Micro LED的灯板设计一般都是采用红(Red)、绿(Green)、蓝(Blue)三个子像素来显示一个像素,现在行业发展的子像素渲染(Sub Pixel Rendering,SPR)技术一般需要RGB采用特殊的排列方式来进行补偿以提高显示装置的分辨率,但常规排列的RGB显示与采用SPR技术子像素排列的显示效果差异较大,并且在不同的应用场景中需要不同的显示效果。然而,常规的像素驱动走线框架无法同时满足常规排列的RGB显示与运用SPR技术子像素排列显示模式,这会导致同一个产品设计无法满足对两种显示方式进行驱动,而且会使得产品的制造费用增加和使用的灵活性较差。
基于此,本申请希望提供一种能够解决上述技术问题的方案,不但可以实现同时对两种不同的显示方式进行驱动,而且还可以节省产品的制造费用和增加产品的使用灵活性,其详细内容将在后续实施例中得以阐述。
本申请方案的详细阐述像素阵列以及具有该像素阵列的显示面板和显示装置的具体电路结构。
请参阅图1,其为本申请实施例公开的一种显示面板的结构示意图。如图1所示,本申请提供一种显示面板100,其包括显示区110以及非显示区120。其中,所述显示区110用作图像显示,所述非显示区120环绕设置于所述显示区110的周围,并不用作图像显示。可以理解,在一些实施方式中,所述显示面板100可以以液晶材料作为显示介质,但本申请并不以此为限。
可以理解,所述显示面板100可用于包含诸如个人数字助理(Personal DigitalAssistant,PDA)和/或音乐播放器功能的电子设备,诸如手机、平板电脑、具备无线通讯功能的可穿戴电子设备(如智能手表)、户外显示设备(例如mini LED户外直显)等。上述电子设备也可以是其它电子装置,诸如具有触敏表面(例如触控面板)的膝上型计算机(Laptop)等。在一些实施例中,所述电子设备可以具有通信功能,即可以通过2G(第二代手机通信技术规格)、3G(第三代手机通信技术规格)、4G(第四代手机通信技术规格)、5G(第五代手机通信技术规格)或W-LAN(无线局域网)或今后可能出现的通信方式与网络建立通信。为简明起见,对此本申请实施例不做进一步限定。
请继续参阅图1所示,所述显示面板100进一步包括设置于非显示区120的扫描驱动电路121和数据驱动电路123。其中,所述扫描驱动电路121设置于所述显示区110一侧的非显示区120内,扫描驱动电路121用于与多条扫描线(Scan Line)10电性连接,用于通过多条扫描线10输出栅极扫描信号用于控制像素单元何时接收图像数据进行图像显示。所述数据驱动电路123设置于所述显示区110另一侧的非显示区111内,所述数据驱动电路113与多条数据线(Data Line)20电性连接,用于将源极驱动信号通过所述多条数据线20以数据电压的形式传输至多个像素单元。可以理解的是,多条所述扫描线10、多条所述数据线20以及与所述扫描线10和所述数据线20均电性连接的像素单元形成了像素阵列。
请一并参阅图2,其为本申请提供的一种像素阵列的电路示意图。图2所示,所述像素阵列200包括多条扫描线10、多条数据线20、多个像素单元101,其中,每个所述像素单元101包括第一像素子单元111以及第二像素子单元112。其中,多条所述扫描线10均设置于所述显示区110内的相应位置,多条所述扫描线10沿第一方向001且间隔第一预定距离相互绝缘并且平行排列设置于所述显示区110内。
在本申请实施方式中,多条所述数据线20包括多条第一数据线21、多条第二数据线22和多条第三数据线23,其中,多条第一数据线21、多条第二数据线22和多条第三数据线23均沿第二方向002且间隔第二预定距离相互绝缘并且平行排列设置于所述显示区110内,并且所述扫描线10和所述数据线20之间相互绝缘设置。其中,所述第一方向001与所述第二方向002相互垂直。
在其他实施方式中,多条所述扫描线10和多条所述数据线20之间可以垂直相交且相互绝缘设置,可以理解的是,所述扫描线10与所述数据线20之间也可以采用其他相交方式设置,本申请并不限于此。
在本申请实施方式中,为了便于描述像素阵列中像素单元的排列方式,以2*3个像素单元101呈矩阵排列为例加以说明,即所述像素阵列包括6个像素单元101,其具体包括6个第一像素子单元111和6个第二像素子单元112。其中,位于同一列的像素单元101均与同一条扫描线10电性连接,即位于同一列的像素单元101中的第一像素子单元111和个第二像素子单元112均与同一条扫描线10电性连接。可以理解的是,上述举例说明只是为了描述具体的实施方式的目的,因此不能理解为对本申请的限制。
在某些实施方式中,多个像素单元例如是形成在基板(图未示)之上,该基板的材质可为玻璃、石英、有机聚合物、或是不透光/反射材料(例如:导电材料、金属、晶圆、陶瓷、或其它可适用的材料)、或是其它可适用的材料,本申请对此并不做具体限制。
多个所述第一像素子单元111设置于所述显示区110内。每个所述第一像素子单元111包括一个第一子像素1111以及一个预留子像素1112。其中,所述第一子像素1111与所述第一数据线21电性连接,所述预留子像素1112与所述第二数据线22电性连接,并在所述第一像素子单元111内沿所述第一方向001按是第一子像素1111和所述预留子像素1112的顺序依次排列。所述预留子像素1112为选择性安装子像素区域。
多个所述第二像素子单元112设置于所述显示区110内。每个所述第二像素子单元112包括一个第二子像素1121和一个第三子像素1122。其中,所述第二子像素1121与对应的第二数据线22电性连接,所述第三子像素1122与所述第三数据线23电性连接,并在第二像素子单元112内沿所述第一方向001按第一子像素1121和第三子像素1122的顺序依次排列。
在本申请实施方式中,所述第一子像素1111可为红色子像素,所述第二子像素1121可为绿色子像素,所述第三子像素1122可为蓝色子像素。可以理解的是,上述举例说明只是为了描述具体的实施方式的目的,因此不能理解为对本申请的限制。
请参见图3,图3是本申请实施例提供的一种像素阵列的具体实现电路图。图3所示实施例的像素阵列路210的预留子像素1112均不安装子像素,因此在图中将其省略不示出。具体为,多个所述第一像素子单元111的预留子像素1112均不安装子像素,在所述第一像素子单元111内所述第一子像素1111沿所述第一方向001排列,且与相邻的第一像素子单元111的第一子像素111之间间隔一个预留子像素1112的距离;多个所述第二像素子单元112内按第二子像素1121、第三子像素1122的顺序沿所述第一方向001排列,且与所述预留子像素1112连接的相应第二数据线22不加载数据,与所述第二子像素1121对应连接的第二数据线22加载数据。为了便于说明所述预留子像素1112与对应第二数据线22的连接关系,请回看图2所示,与所述预留子像素1112连接的第二数据线22为图中靠近所述第一数据线21的相应数据线,此时,与所述预留子像素1112连接的多条第二数据线22均不加载数据。相应地,与所述第二子像素1121连接的第二数据线22为图中靠近所述第三数据线23的相应数据线,此时,与所述第二子像素1121连接的多条第二数据线22均加载数据,同时,多条所述第一数据线21和多条所述第三数据线23均加载数据。
因此,本申请提供的像素阵列中,在所述预留子像素1112均不安装子像素的基础上,与所述预留子像素1112对应连接的第二数据线22不加载数据,且与第二子像素1121连接的第二数据线22加载数据,同时多条所述第一数据线21和多条所述第三数据线23均加载数据,满足了不使用SPR技术的正常显示,即正常RGB显示模式(即第一种显示模式)。
请参见图4,图4是本申请实施例二提供的一种像素阵列的电路示意图。图4所示实施例的像素阵列220与图3所示实施例的像素阵列210的主要区别点在于:图4所示实施例的像素阵列220的预留子像素1112均安装子像素和所述第一数据线21、第二数据线22和第三数据线23均加载数据。具体为,多个所述第一像素子单元111的预留子像素1112安装第二子像素1121,所述第一像素子单元111内沿所述第一方向001按所述第一子像素1111、第二子像素1121的顺序依次排列,多个所述第二像素子单元112内按所述第二子像素1121和第三子像素1122的顺序沿所述第一方向001排列。
对应地,图3所示实施例的像素阵列210的预留子像素1112均不安装子像素,多个所述第一像素子单元111的预留子像素1112不安装子像素,在第一像素子单元111内所述第一子像素1111沿所述第一方向001排列,且与相邻的第一像素子单元111的第一子像素111之间间隔一个预留子像素1112的距离,多个所述第二像素子单元112内按第二子像素1121、第三子像素1122的顺序沿第一方向排列,且与所述预留子像素1112连接的相应第二数据线22不加载数据。
因此,本申请提供的像素阵列中,在所述预留子像素1112位置分别安装子像素的基础上,满足了使用SPR技术的RGBG排列的显示驱动,即RGBG显示模式(即第二种显示模式)。
综上可知,本申请提供的像素阵列中,在预留子像素1112分别安装子像素的基础上,满足了常规RGB Stripe排列的像素驱动方式,同时在预留子像素1112不安装子像素的基础上,与预留子像素1112连接的第二数据线22不加载数据,与第二子像素1121连接的第二数据线22加载数据,满足了Micro LED RGBG排列的像素驱动方式,因此,本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。
本实用新型实施例还提供一种显示装置,其包括上述的像素电路。其中,所述显示装置可以为液晶显示装置或者电致发光显示装置,例如液晶面板、OLED面板、Micro LED面板、Mini LED面板、手机、平板电脑、导航仪、显示器等任何具有显示功能的电子设备或者部件,本申请对此不作具体限制。
应当理解的是,本实用新型的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本申请所附权利要求的保护范围。
Claims (10)
1.一种像素阵列,其特征在于,包括:多条扫描线、多条数据线以及多个像素单元,其中:
每个所述像素单元包括第一像素子单元以及第二像素子单元,同一个所述像素单元内的所述第一像素子单元和所述第二像素子单元与同一条所述扫描线电性连接;多条所述扫描线与多条所述数据线之间相交且相互绝缘设置,多条所述数据线包括多条第一数据线、多条第二数据线和多条第三数据线;
每个所述第一像素子单元包括第一子像素以及预留子像素,所述第一子像素与所述第一数据线电性连接,所述预留子像素与所述第二数据线电性连接,每个所述第二像素子单元包括第二子像素和第三子像素,所述第二子像素与所述第二数据线电性连接,所述第三子像素与所述第三数据线电性连接;
与多个所述预留子像素对应连接的所述第二数据线不加载数据以实现第一种显示模式,或,多个所述预留子像素选择性为多个所述第一像素子单元安装所述第二子像素以实现第二种显示模式。
2.如权利要求1所述的像素阵列,其特征在于,多个所述第一像素子单元的所述预留子像素位置处均不安装所述第二子像素,且与多个所述预留子像素对应连接的所述第二数据线不加载数据,以实现所述第一种显示模式。
3.如权利要求2所述的像素阵列,其特征在于,多个所述第一像素子单元内的所述第一子像素沿第一方向排列,且与相邻的所述第一像素子单元中的所述第一子像素之间间隔一个所述预留子像素的距离;多个所述第二像素子单元内的所述第二子像素和所述第三子像素沿所述第一方向的顺序依次排列。
4.如权利要求1所述的像素阵列,其特征在于,多个所述第一像素单元中的所述预留子像素安装所述第二子像素,且与多个所述预留子像素对应连接的所述第二数据线加载数据,以实现所述第二种显示模式。
5.如权利要求4所述的像素阵列,其特征在于,多条所述第一数据线和多条第三数据线均加载数据。
6.如权利要求4所述的像素阵列,其特征在于,多个所述第一像素子单元内的所述第一子像素和所述第二子像素沿第一方向的顺序依次排列,多个所述第二像素子单元的所述第二子像素和所述第三子像素沿所述第一方向的顺序依次排列。
7.如权利要求1-6任一项所述的像素阵列,其特征在于,所述像素阵列包括呈矩阵排列的像素单元,其中,位于同一列的多个所述像素单元均与同一条所述扫描线电性连接。
8.如权利要求1-6任一项所述的像素阵列,其特征在于,多条所述扫描线均沿第一方向平行排列且相互间隔绝缘设置,多条所述数据线沿与所述第一方向垂直的第二方向平行排列且相互间隔绝缘设置。
9.一种显示面板,其特征在于,包括如权利要求1-8任意一项所述的像素阵列。
10.一种显示装置,其特征在于,包括如权利要求1-8任意一项所述的像素阵列。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022984487.5U CN213751891U (zh) | 2020-12-11 | 2020-12-11 | 像素阵列、显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022984487.5U CN213751891U (zh) | 2020-12-11 | 2020-12-11 | 像素阵列、显示面板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213751891U true CN213751891U (zh) | 2021-07-20 |
Family
ID=76835204
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202022984487.5U Active CN213751891U (zh) | 2020-12-11 | 2020-12-11 | 像素阵列、显示面板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213751891U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114141803A (zh) * | 2021-11-17 | 2022-03-04 | 深圳市华星光电半导体显示技术有限公司 | 像素阵列和显示装置 |
CN115050323A (zh) * | 2022-06-29 | 2022-09-13 | 惠科股份有限公司 | 像素阵列、显示面板和显示装置 |
-
2020
- 2020-12-11 CN CN202022984487.5U patent/CN213751891U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114141803A (zh) * | 2021-11-17 | 2022-03-04 | 深圳市华星光电半导体显示技术有限公司 | 像素阵列和显示装置 |
CN114141803B (zh) * | 2021-11-17 | 2023-11-28 | 深圳市华星光电半导体显示技术有限公司 | 像素阵列和显示装置 |
CN115050323A (zh) * | 2022-06-29 | 2022-09-13 | 惠科股份有限公司 | 像素阵列、显示面板和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11373584B2 (en) | Array substrate, display panel, spliced display panel and display driving method | |
CN113539130B (zh) | 显示模组和显示设备 | |
CN106898324B (zh) | 一种显示面板及显示装置 | |
CN111522161B (zh) | 一种阵列基板、显示面板、显示装置及驱动方法 | |
US8405646B2 (en) | Display panel and active device array substrate thereof | |
CN101673015B (zh) | 主动元件阵列基板以及显示面板 | |
CN213751891U (zh) | 像素阵列、显示面板和显示装置 | |
CN110164359B (zh) | 显示面板及显示装置 | |
CN113506539B (zh) | 显示模组和显示设备 | |
US11646323B2 (en) | Array substrate, display panel and display device | |
CN102819151A (zh) | 半透射型显示装置、其驱动方法和电子系统 | |
JP2007094089A (ja) | 電気光学装置及び電子機器 | |
US9766495B2 (en) | Transflective type liquid crystal panel | |
CN116719188A (zh) | 显示基板以及显示装置 | |
CN113012630B (zh) | 像素阵列、像素阵列的制造方法和显示装置 | |
WO2022222912A1 (zh) | 显示面板及电子设备 | |
CN115273677A (zh) | 显示面板、拼接显示模组以及拼接显示模组的制作方法 | |
JP2001184000A (ja) | 表示装置 | |
US20020191009A1 (en) | Panel driving module | |
US12009467B1 (en) | Backlight modules and display devices | |
CN113327920B (zh) | 阵列基板及显示面板 | |
US12033571B2 (en) | Array substrate, display panel, spliced display panel and display driving method | |
US20240222581A1 (en) | Backlight modules and display devices | |
CN114120848B (zh) | 一种显示面板及其制备方法、显示装置 | |
US20220216265A1 (en) | Light-emitting module and display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |