CN113012630B - 像素阵列、像素阵列的制造方法和显示装置 - Google Patents

像素阵列、像素阵列的制造方法和显示装置 Download PDF

Info

Publication number
CN113012630B
CN113012630B CN202011443372.3A CN202011443372A CN113012630B CN 113012630 B CN113012630 B CN 113012630B CN 202011443372 A CN202011443372 A CN 202011443372A CN 113012630 B CN113012630 B CN 113012630B
Authority
CN
China
Prior art keywords
pixel
sub
pixels
reserved
units
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011443372.3A
Other languages
English (en)
Other versions
CN113012630A (zh
Inventor
梁雪波
陈柏辅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Original Assignee
Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd filed Critical Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Priority to CN202011443372.3A priority Critical patent/CN113012630B/zh
Publication of CN113012630A publication Critical patent/CN113012630A/zh
Application granted granted Critical
Publication of CN113012630B publication Critical patent/CN113012630B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels

Abstract

本发明涉及一种像素阵列,其包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:多条扫描线均平行排列且相互间隔绝缘设置;每个第一像素单元包括第一子像素、预留子像素以及第二子像素;每个第二像素单元包括两个预留子像素以及一个第三子像素;多个预留子像素选择性为多个第一像素单元安装第三子像素以及为多个第二像素单元安装第一子像素和第二子像素,或,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装零欧姆电阻,以实现两种像素驱动方式。本发明还提供了一种像素阵列的制造方法和一种具有该像素阵列的显示装置。

Description

像素阵列、像素阵列的制造方法和显示装置
技术领域
本发明涉及一种显示面板技术领域,尤其涉及一种像素阵列、一种像素阵列的制造方法和一种具有该像素阵列的显示装置。
背景技术
微型发光二极管(Micro Light Emitting Diode,Micro LED)具有体积小、省电、色域广、寿命长等优点,并且随着制程的成熟和价格的下降,近年来Micro LED相关产品越来越多。特别是在直显领域,随着LED尺寸的减小,Micro LED的应用范围越来越大,同时对其显示效果要求越来越高。目前的Micro LED的灯板一般是采用红(Red)、绿(Green)、蓝(Blue)条状(stripe)形式排列。
子像素渲染(Sub Pixel Rendering,SPR)技术通过相邻像素共用部分子像素的方法实现感官分辨率的提升,现在行业发展的SPR技术一般需要RGB采用特殊的排列方式。但常规排列RGB的显示与采用SPR技术排列的RGB的显示效果差异较大,并且在不同的应用场景中需要不同的显示效果。然而,常规的像素驱动走线框架无法同时满足常规排列RGB与采用SPR技术排列的RGB的驱动,这不但会导致同一个产品设计无法满足对两种显示方式进行驱动,而且会使得产品的制造成本增加和生产周期的延长。
发明内容
鉴于上述现有技术的不足,本申请的目的在于提供一种像素阵列、像素阵列的制造方法和具有该像素阵列的显示装置,其旨在解决现有技术中存在的常规像素驱动走线架构无法同时满足两种不同的像素驱动方式的效果,进而导致产品的制造成本增加和生产周期延长的问题。
一种像素阵列,其包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:多条所述扫描线均平行排列且相互间隔绝缘设置;每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,位于同一个所述第一像素单元内的所述第一子像素、所述预留子像素和所述第二子像素均与同一条所述扫描线电性连接;每个所述第二像素单元包括两个所述预留子像素以及一个第三子像素,位于同一个所述第二像素单元内的所述预留子像素和所述第三子像素均与同一条所述扫描线电性连接;多个所述预留子像素选择性为多个所述第一像素单元安装所述第三子像素以及为多个所述第二像素单元安装所述第一子像素和所述第二子像素,或,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装零欧姆电阻,以实现两种像素驱动方式。
上述像素阵列中,通过在预留子像素分别安装相应颜色的子像素的基础上,在贴装位均不安装零欧姆电阻,满足了所述RGB Stripe排列的像素驱动方式;或者,通过在预留子像素不安装相应颜色的子像素的基础上,多条扫描线中每相邻的两条扫描线对应连接的贴装位通过安装零欧姆电阻,满足了Micro LED Delta排列的像素驱动方式,从而可选择性地实现了两种不同的像素区驱动方式。
可选地,多个所述第一像素单元的所述预留子像素位置处均不安装所述第三子像素,每个所述第一像素单元的所述第一子像素与所述第二子像素之间间隔一个所述预留子像素的距离;多个所述第二像素单元的所述预留子像素位置处均不安装所述第一子像素和所述第二子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位选择性安装所述零欧姆电阻,以实现第一种像素驱动方式。
可选地,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,使得所述第一像素单元和所述第二像素单元相同,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。
可选地,所述像素阵列包括由相邻的两排像素单元形成的多个像素单元区域,每个所述像素单元区域包括四个所述第一像素单元和四个所述第二像素单元,每个所述像素单元区域中任意一排的所述第一像素单元和所述第二像素单元在横向上依次间隔排列,每个所述像素单元区域中任意一列的所述第一像素单元和所述第二像素单元在纵向上依次间隔排列。
可选地,每个所述像素单元区域包括4列子像素,所述像素单元区域的上部分中第1列的所述第一子像素和所述第二子像素与第2列的所述第三子像素形成一个第三像素单元,第3列的所述第一子像素和所述第二子像素与第4列的所述第三子像素形成一个所述第三像素单元;所述像素单元区域的下部分中第1列的所述第三子像素与第2列的所述第一子像素和所述第二子像素形成一个所述第三像素单元,第3列的所述第三子像素与第4列的所述第一子像素和所述第二子像素形成一个所述第三像素单元。
可选地,每个所述像素单元区域包括相邻接的两个重复像素区域,每个所述重复像素区域包括两个所述第一像素单元和两个所述第二像素单元,两个所述第一像素单元与两个所述第二像素单元分别在横向和纵向均依次间隔排列设置。
上述像素阵列中,同时满足Stripe排列与运用SPR技术的Delta排列的驱动,达到同一个灯板设计满足对两种显示方式进行驱动的效果,因此,本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。
基于同样的发明构思,本申请还提供一种显示装置,其包括上述的像素阵列。
上述显示装置中,通过在预留子像素分别安装相应颜色的子像素的基础上,在贴装位均不安装零欧姆电阻,满足了所述RGB Stripe排列的像素驱动方式;或者,通过在预留子像素不安装相应颜色的子像素的基础上,多条扫描线中每相邻的两条扫描线对应连接的贴装位通过安装零欧姆电阻,满足了Micro LED Delta排列的像素驱动方式,从而可选择性地实现了两种不同的像素区驱动方式。
基于同样的发明构思,本申请还提供一种像素阵列的制造方法,所述制造方法包括步骤:在显示面板的显示区内设置多条扫描线、多个第一像素单元以及多个第二像素单元,在非显示区内预留多个贴装位,其中,每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,每个所述第二像素单元包括两个预留子像素以及一个第三子像素;选择性地在所述预留子像素安装相应的子像素或在与相邻的两条所述扫描线对应连接的两个所述贴装位上安装一个零欧姆电阻以获得两种不同的子像素排列方式;扫描驱动电路通过多条所述扫描线传输栅极扫描信号,多个所述第一像素单元和多个所述第二像素单元接收到所述栅极扫描信号以分别实现两种像素驱动方式。
上述像素阵列的制造方法中,同时满足Stripe排列与运用SPR技术的Delta排列的驱动,达到同一个灯板设计满足对两种显示方式进行驱动的效果。因此,本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。
可选地,所述预留子像素不安装所述子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位上安装所述零欧姆电阻,以实现第一种像素驱动方式。
可选地,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,所述预留子像素均安装所述子像素,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。
综上所述,通过在预留子像素分别安装相应颜色的子像素的基础上,在贴装位均不安装零欧姆电阻,满足了所述RGB Stripe排列的像素驱动方式;或者,通过在预留子像素不安装相应颜色的子像素的基础上,多条扫描线中每相邻的两条扫描线对应连接的贴装位通过安装零欧姆电阻,满足了Micro LED Delta排列的像素驱动方式,从而可选择性地实现了两种不同的像素区驱动方式。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的一种显示面板的结构示意图;
图2为本申请实施例公开的一种显示面板的电路结构示意图;
图3为本申请提供的一种像素阵列的电路示意图;
图4为本申请提供的另一种像素阵列的电路示意图;
图5是本申请实施例提供的一种像素阵列的具体实现电路图;
图6为本申请实施例提供的另一种像素阵列的具体实现电路图;
图7为本申请实施例公开的一种像素阵列的制造方法的流程示意图。
附图标记说明:
100-显示面板;
110-显示区;
120-非显示区;
121-预留区;
122-扫描驱动电路;
123-贴装位;
10-扫描线;
111-第一像素单元;
112-第二像素单元;
1111-第一子像素;
1112-预留子像素;
1113-第二子像素;
1114-第三子像素;
126-零欧姆电阻;
115、215-像素单元区域;
2152-重复像素区域;
200、210、220、300-像素阵列;
S10-S30-制造方法的步骤。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
Micro LED基于其自身的优点,并且随着制程的成熟和价格的下降,近年来MicroLED直显及背光产品越来越多。特别是在直显领域,对LED的显示效果的要求越来越高。目前的Micro LED的灯板设计一般是采用红绿蓝(RGB)条状(stripe)形式排列,而子像素渲染(Sub Pixel Rendering,SPR)技术一般需要RGB采用特殊的排列方式,但RGB Stripe形式排列的显示与采用SPR技术排列的RGB的显示效果差异较大。然而像素驱动走线框架无法同时满足RGB Stripe形式排列与采用SPR技术排列的RGB的驱动,这会导致同一个产品设计无法满足对两种显示方式进行驱动,而且会使得产品的制造成本增加和生产周期的延长。
基于此,本申请希望提供一种能够解决上述技术问题的方案,不但可以实现同时满足RGB Stripe形式排列与采用SPR技术排列的RGB的驱动,而且还可以节省产品的制造成本和缩短产品的生产周期,其详细内容将在后续实施例中得以阐述。
本申请方案的详细阐述像素阵列的具体电路结构以及相关像素阵列的制造方法的具体流程。
请参阅图1,其为本申请实施例公开的一种显示面板的结构示意图。如图1所示,本申请提供一种显示面板100,其包括显示区110以及非显示区120。其中,所述显示区110用作图像显示,所述非显示区120环绕设置于所述显示区110周围,并不用作图像显示。可以理解,在一些实施方式中,所述显示面板100可以以液晶材料作为显示介质,并不以此为限。
可以理解,所述显示面板100可用于包含诸如个人数字助理(Personal DigitalAssistant,PDA)和/或音乐播放器功能的电子设备,诸如手机、平板电脑、具备无线通讯功能的可穿戴电子设备(如智能手表)、户外显示设备(例如mini LED户外直显)等。上述电子设备也可以是其它电子装置,诸如具有触敏表面(例如触控面板)的膝上型计算机(Laptop)等。在一些实施例中,所述电子设备可以具有通信功能,即可以通过2G(第二代手机通信技术规格)、3G(第三代手机通信技术规格)、4G(第四代手机通信技术规格)、5G(第五代手机通信技术规格)或W-LAN(无线局域网)或今后可能出现的通信方式与网络建立通信。为简明起见,对此本申请实施例不做进一步限定。
请参阅图2,其为本申请实施例公开的一种显示面板的电路结构示意图。如图2所示,所述显示面板100进一步包括设置于所述非显示区120的预留区121以及扫描驱动电路122。其中,所述扫描驱动电路122设置于所述显示区110一侧的非显示区120位置处,所述扫描驱动电路122用于与多条扫描线(Scan Line)10电性连接,用于通过多条所述扫描线10输出栅极扫描信号用于控制像素单元何时接收图像数据进行图像显示。
所述预留区121相对所述扫描驱动电路112设置于所述显示区110另一侧的非显示区120位置处,即,所述预留区121与所述扫描驱动电路122设置于所述显示区110相对两侧的非显示区120内,且分别与每一所述扫描线10的相对两端电性相连。具体为,所述预留区121包括多个贴装位123,每一所述扫描线10的一端均连接一个对应的贴装位123,每一所述扫描线10的另一端均与所述扫描驱动电路122电性连接。在本申请实施方式中,所述贴装位123的数量与所述扫描线10的数量一致。
在本实施方式中,所述预留区121内的贴装位123用于选择性地设置零欧姆电阻。例如,所述零欧姆电阻可通过表面贴装技术(Surface Mount Technology,SMT)安装在所述预留区121内对应的贴装位123上。
请参阅图3,其为本申请提供的一种像素阵列的电路示意图。图3所示,所述像素阵列200包括多条扫描线10、多个第一像素单元111、多个第二像素单元112以及多个贴装位123。其中,所述扫描线10均设置于所述显示区110内的相应位置,所述扫描线10沿第一方向001且间隔第一预定距离相互绝缘并且平行排列设置于所述显示区110内。
在本申请实施方式中,为了便于描述像素阵列中像素单元的排列方式,以4*3个像素单元呈矩阵排列为例加以说明,即所述像素阵列包括12个像素单元,其具体包括6个第一像素单元111和6个第二像素单元112,其中位于同一列的像素单元均与同一条扫描线10电性连接。可以理解的是,上述举例说明只是为了描述具体的实施方式的目的,因此不能理解为对本申请的限制。
在某些实施方式中,多个像素单元例如是形成在基板(图未示)之上,该基板的材质可为玻璃、石英、有机聚合物、或是不透光/反射材料(例如:导电材料、金属、晶圆、陶瓷、或其它可适用的材料)、或是其它可适用的材料,本申请对此并不做具体限制。
多个所述第一像素单元111设置于所述显示区110内。每个第一像素单元111包括第一子像素1111、预留子像素1112以及第二子像素1113。其中,所述第一子像素1111、所述预留子像素1112和所述第二子像素1113均与所述扫描线10电性连接,并在第一像素单元111内沿第二方向002按第一子像素1111、预留子像素1112、第二子像素1113的顺序依次排列。位于同一个第一像素单元111内的所述第一子像素1111、所述预留子像素1112和所述第二子像素1113均与同一条扫描线10电性连接,所述预留子像素1112为选择性安装子像素区域。
多个所述第二像素单元112设置于所述显示区110内。每个第二像素单元112包括两个预留子像素1112以及一个第三子像素1114。其中,两个所述预留子像素1112和所述第三子像素1114均与所述扫描线10电性连接,并在第二像素单元112内沿所述第二方向002按预留子像素1112、第三子像素1114、预留子像素1112的顺序依次排列。位于同一个第二像素单元112内的所述预留子像素1112和所述第三子像素1114均与同一条所述扫描线10电性连接。
在本申请实施方式中,所述第一子像素1111可为红色子像素,所述第二子像素1113可为绿色子像素,第三子像素1114可为蓝色子像素。可以理解的是,上述举例说明只是为了描述具体的实施方式的目的,因此不能理解为对本申请的限制。
在一实施方式中,所述像素阵列包括呈矩阵排列的像素单元,呈矩阵排列的像素单元包括多个第一像素单元和多个第二像素单元,在呈矩阵排列的像素单元中任意选取横向排列的相邻的两排像素单元作为像素单元区域,在该像素单元区域内,第一像素单元和第二像素单元在横向和纵向均依次间隔排列。在本申请实施方式中,如图3所示,相邻的两排像素单元形成了像素单元区域115,该像素单元区域115包括8个像素单元,其具体包括4个第一像素单元111和4个第二像素单元112,该像素单元区域115中任意一排的第一像素单元111和第二像素单元112在横向上依次间隔排列,该像素单元区域115中任意一列的第一像素单元111和第二像素单元112在纵向上依次间隔排列。可以理解的是,上述举例说明只是为了描述具体的实施方式的目的,每个像素单元区域中包含的像素单元还可以为其他数量,因此不能理解为对本申请的限制。
请参见图4,图4是本申请提供的另一种像素阵列的电路示意图。图4所示像素阵列300与图3所示像素阵列200的主要区别在于:图4所示像素阵列300的多条所述扫描线10沿第二方向002且间隔第二预定距离相互绝缘并且平行排列;而图3所示像素阵列200的多条所述扫描线10沿第一方向001且间隔第一预定距离相互绝缘并且平行排列,其中,所述第一方向001与第二方向002相互垂直。也即为,图4所示像素阵列300与图3所示像素阵列200的主要区别在于:二者的子像素的排列方向以及与子像素电性连接的相应扫描线的延伸排列方向不同。
在一种实施方式中,图3所示的像素阵列200可定义为子像素竖向条状排列,则图4所示的像素阵列300可定义为子像素横向条状排列。因此,所述第一方向001可定义为横向,所述第二方向002可定义为竖向或纵向,本申请对此并不做具体限制。
请参见图5,图5是本申请实施例提供的一种像素阵列的具体实现电路图。如图5所示,所述像素阵列210还包括多个像素单元区域,每个像素单元区域215中的多个子像素按三角形(delta)排列。在一个实施方式中,每个像素单元区域215包括4列子像素,即每个像素单元区域215包括上部分和下部分,其中,在所述像素单元区域215的上部分(即该像素单元区域215上面的一排像素单元),第1列的两个子像素(即第一子像素1111和第二子像素1113)与第2列的一个子像素(即第三子像素1114)形成一个第三像素单元,第3列的两个所述子像素与第4列的一个子像素形成一个第三像素单元。同理,在所述像素单元区域215的下部分(即该像素单元区域215下面的一排像素单元),第1列的一个子像素(即第三子像素1114)与第2列的两个子像素(即第一子像素1111和第二子像素1113)形成一个第三像素单元,第3列的所述子像素与第4列的两个子像素形成一个第三像素单元。
每个所述像素单元区域215包括相邻接的两个重复像素区域2152,每个重复像素区域2152包括相邻的两列像素单元,其具体包括2个第一像素单元111和2个第二像素单元112,在该重复像素区域2152内,第一像素单元111和第二像素单元112在横向和纵向均依次间隔排列。在一具体实施方式中,所述像素单元区域215的第1列像素单元(即一个第一像素单元111和一个第二像素单元112)和第2列像素单元(即一个第二像素单元112和一个第一像素单元111)形成了一个重复像素区域2152,所述像素单元区域215的第3列像素单元(即一个第一像素单元111和一个第二像素单元112)和第4列像素单元(即一个第二像素单元112和一个第一像素单元111)形成了另一个重复像素区域2152。
图5所示实施例的像素阵列210的预留子像素1112位置处均不安装子像素,因此在图中将其省略不示出。具体为,多个所述第一像素单元111的预留子像素1112位置处均不安装子像素,在第一像素单元111内沿第二方向002按第一子像素1111、第二子像素1113的顺序依次排列,且在所述第一子像素1111与第二子像素1113之间间隔一个预留子像素1112的距离;多个所述第二像素单元112的预留子像素1112位置处均不安装子像素,第三子像素1114在第二像素单元112内沿第二方向002排列,且所述重复像素区域2152内相邻的两条扫描线10对应连接的贴装位123安装一个零欧姆电阻126,即位于重复像素区域2152内相邻的两条扫描线10通过所述零欧姆电阻126电性连接。
可以理解的是,图5所示实施例的像素阵列210也适用于图4所示的子像素横向条状排列的实施方式。
因此,本申请提供的像素阵列中,在预留子像素1112不安装子像素的基础上,多条扫描线10中每相邻的两条扫描线10对应连接的贴装位123共用一个零欧姆电阻126,满足了Micro LED中子像素Delta排列的像素驱动方式(即第一种像素驱动方式)。可以理解的是,图5中显示的Delta排列的像素单元区域,可以减少子像素的数量,而且上述的排列方式,每列包含的三个子像素上下位置相互错开,可以均匀地利用显示屏的物理空间。
请参见图6,图6是本申请实施例提供的另一种像素阵列的具体实现电路图。图6所示实施例的像素阵列220与图5所示实施例的像素阵列210的主要区别点在于:图6所示实施例的像素阵列220的预留子像素1112均安装子像素。具体为,多个所述第一像素单元111的预留子像素1112安装第三子像素1114,多个所述第二像素单元112分别安装第一子像素1111和第二子像素1112,安装后所述第一像素单元111和所述第二像素单元112相同,且所述第一子像素1111、第三子像素1114、第二子像素1113的顺序沿所述第二方向002依次排列,且在多个贴装位123均不安装零欧姆电阻126。而图5所示实施例的像素阵列210的预留子像素1112均不安装子像素,多个所述第一像素单元111的预留子像素1112不安装子像素,在第一像素单元111内沿第一方向按第一子像素1111、第二子像素1113的顺序依次排列,且间隔一个预留子像素1112的距离,同时,多个所述第二像素单元112也不安装子像素,第三子像素1114在第二像素单元112内沿第一方向排列,且M条扫描线10中每相邻的两条扫描线10对应连接的贴装位123共用一个零欧姆电阻126。
可以理解的是,图6所示实施例的像素阵列220也适用于图4所示的子像素横向条状排列的实施方式。
因此,本申请提供的像素阵列中,在预留子像素1112分别安装子像素的基础上,在多个贴装位123均不安装零欧姆电阻126,满足了Micro LED中子像素Stripe排列的像素驱动方式(即第二种像素驱动方式)。
请参阅图7,其为本申请实施例公开的一种像素阵列的制造方法的流程示意图,该像素阵列的制造方法用于制造上述图3-图6所示实施例中的像素阵列,以达到两种显示方式进行驱动的效果。如图7所示,所述像素阵列的制造方法至少包括以下步骤。
S10、在显示面板100的显示区110内设置多条扫描线10、多个第一像素单元111以及多个第二像素单元112,在非显示区120内预留多个贴装位123。
在本实施例中,每个所述第一像素单元111包括一个第一子像素1111、一个预留子像素1112以及一个第二子像素1113。其中,所述第一子像素1111、所述预留子像素1112和所述第二子像素1113均与所述扫描线10电性连接,并在所述第一像素单元111内沿第一方向001按所述第一子像素1111、所述预留子像素1112、所述第二子像素1113的顺序依次排列。预留子像素1112为选择性安装子像素区域。每个第二像素单元112包括两个预留子像素1112以及一个第三子像素1114。其中,所述预留子像素1112和所述第三子像素1114均与所述扫描线10电性连接,并在第二像素单元112内沿所述第一方向001按预留子像素1112、第三子像素1114、预留子像素1112的顺序依次排列。
S20、选择性地在所述预留子像素1112安装相应的子像素或在与相邻的两条扫描线10对应连接的两个贴装位123安装一个零欧姆电阻126以获得两种不同的子像素排列方式;
在一具体实施方式中,所述预留子像素1112不安装子像素,多条扫描线10中每相邻的两条扫描线10对应连接的贴装位123共用一个零欧姆电阻126。具体为,在多个所述第一像素单元111的预留子像素1112不安装子像素,在第一像素单元111内沿第一方向按第一子像素1111、第二子像素1113的顺序依次排列,且间隔一个预留子像素1112的距离。多个所述第二像素单元112不安装子像素,第三子像素1114在第二像素单元112内沿第一方向排列,且多条扫描线10中每相邻的两条扫描线10对应连接的预留区121共用一个零欧姆电阻126,从实现了Micro LED中子像素Delta排列的像素驱动方式。
在一具体实施方式中,所述预留子像素1112均安装子像素,贴装位123均不安装零欧姆电阻126。具体为,预留子像素1112均安装子像素,多个所述第一像素单元111的预留子像素1112安装第三子像素1114,多个所述第二像素单元112分别安装第一子像素1111和第二子像素1112,安装后所述第一像素单元111和所述第二像素单元112相同,且所述第一子像素1111、第三子像素1114、第二子像素1113的顺序沿所述第二方向002依次排列,且在所述贴装位123均不安装零欧姆电阻126,从而实现了Micro LED中子像素Stripe排列的像素驱动方式。
S30、扫描驱动电路122通过多条所述扫描线10传输栅极扫描信号,多个所述第一像素单元111和多个所述第二像素单元112接收到所述栅极扫描信号以分别实现两种不同的像素驱动方式。
综上可知,本申请提供的像素阵列中,在预留子像素1112分别安装子像素的基础上,在贴装位123均不安装零欧姆电阻126,满足了所述RGB Stripe排列的像素驱动方式,同时在预留子像素1112不安装子像素的基础上,多条扫描线10中每相邻的两条扫描线10对应连接的贴装位123共用一个零欧姆电阻126,满足了Micro LED Delta排列的像素驱动方式,因此,本申请提供的像素阵列节约了成本,并提高了产品使用的灵活性以应对不同的市场需求。
本发明实施例还提供一种显示装置,其包括上述的像素阵列。其中,所述显示装置可以为液晶显示装置或者电致发光显示装置,例如液晶面板、OLED面板、Micro LED面板、Mini LED面板、手机、平板电脑、导航仪、显示器等任何具有显示功能的电子设备或者部件,本申请对此不作具体限制。
应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。

Claims (10)

1.一种像素阵列,其特征在于,包括:多条扫描线、多个第一像素单元、多个第二像素单元以及多个贴装位,其中:
多条所述扫描线均平行排列且相互间隔绝缘设置;每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,位于同一个所述第一像素单元内的所述第一子像素、所述预留子像素和所述第二子像素均与同一条所述扫描线电性连接;每个所述第二像素单元包括两个所述预留子像素以及一个第三子像素,位于同一个所述第二像素单元内的所述预留子像素和所述第三子像素均与同一条所述扫描线电性连接;
多个所述第一像素单元的多个所述预留子像素安装所述第三子像素以及多个所述第二像素单元的多个所述预留子像素安装所述第一子像素和所述第二子像素,
或,在与相邻的两条所述扫描线对应连接的两个所述贴装位安装零欧姆电阻以连通所述第一像素单元和所述第二像素单元,以获得两种不同的子像素排列方式,选择性实现两种不同的像素驱动方式。
2.如权利要求1所述的像素阵列,其特征在于,多个所述第一像素单元的所述预留子像素位置处均不安装所述第三子像素,每个所述第一像素单元的所述第一子像素与所述第二子像素之间间隔一个所述预留子像素的距离;多个所述第二像素单元的所述预留子像素位置处均不安装所述第一子像素和所述第二子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位安装所述零欧姆电阻,以实现第一种像素驱动方式。
3.如权利要求1所述的像素阵列,其特征在于,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,使得所述第一像素单元和所述第二像素单元相同,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。
4.如权利要求1-3任一项所述的像素阵列,其特征在于,所述像素阵列包括由相邻的两排像素单元形成的多个像素单元区域,每个所述像素单元区域包括四个所述第一像素单元和四个所述第二像素单元,每个所述像素单元区域中任意一排的所述第一像素单元和所述第二像素单元在横向上依次间隔排列,每个所述像素单元区域中任意一列的所述第一像素单元和所述第二像素单元在纵向上依次间隔排列。
5.如权利要求4所述的像素阵列,其特征在于,每个所述像素单元区域包括4列子像素,所述像素单元区域的上部分中第1列的所述第一子像素和所述第二子像素与第2列的所述第三子像素形成一个第三像素单元,第3列的所述第一子像素和所述第二子像素与第4列的所述第三子像素形成一个所述第三像素单元;所述像素单元区域的下部分中第1列的所述第三子像素与第2列的所述第一子像素和所述第二子像素形成一个所述第三像素单元,第3列的所述第三子像素与第4列的所述第一子像素和所述第二子像素形成一个所述第三像素单元。
6.如权利要求4所述的像素阵列,每个所述像素单元区域包括相邻接的两个重复像素区域,每个所述重复像素区域包括两个所述第一像素单元和两个所述第二像素单元,两个所述第一像素单元与两个所述第二像素单元分别在横向和纵向均依次间隔排列设置。
7.一种显示装置,其特征在于,包括如权利要求1-6任意一项所述的像素阵列。
8.一种像素阵列的制造方法,用于制造上述权利要求1-6任一项所述像素阵列,其特征在于,所述制造方法包括步骤:
在显示面板的显示区内设置多条扫描线、多个第一像素单元以及多个第二像素单元,在非显示区内预留多个贴装位,其中,每个所述第一像素单元包括第一子像素、预留子像素以及第二子像素,每个所述第二像素单元包括两个预留子像素以及一个第三子像素;
在所述预留子像素安装相应的子像素,或
在所述预留子像素不安装相应的子像素且在与相邻的两条所述扫描线对应连接的两个所述贴装位上安装一个零欧姆电阻以获得两种不同的子像素排列方式;
扫描驱动电路通过多条所述扫描线传输栅极扫描信号,多个所述第一像素单元和多个所述第二像素单元接收到所述栅极扫描信号以选择性实现两种不同的像素驱动方式。
9.如权利要求8所述的制造方法,其特征在于,所述预留子像素不安装所述子像素,与相邻的两条所述扫描线对应连接的两个所述贴装位上安装所述零欧姆电阻,以实现第一种像素驱动方式。
10.如权利要求8所述的制造方法,其特征在于,多个所述第一像素单元中的所述预留子像素安装所述第三子像素,多个所述第二像素单元中的所述预留子像素分别安装所述第一子像素和所述第二子像素,所述预留子像素均安装所述子像素,且多个所述贴装位均不安装所述零欧姆电阻,以实现第二种像素驱动方式。
CN202011443372.3A 2020-12-11 2020-12-11 像素阵列、像素阵列的制造方法和显示装置 Active CN113012630B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011443372.3A CN113012630B (zh) 2020-12-11 2020-12-11 像素阵列、像素阵列的制造方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011443372.3A CN113012630B (zh) 2020-12-11 2020-12-11 像素阵列、像素阵列的制造方法和显示装置

Publications (2)

Publication Number Publication Date
CN113012630A CN113012630A (zh) 2021-06-22
CN113012630B true CN113012630B (zh) 2022-05-31

Family

ID=76383404

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011443372.3A Active CN113012630B (zh) 2020-12-11 2020-12-11 像素阵列、像素阵列的制造方法和显示装置

Country Status (1)

Country Link
CN (1) CN113012630B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI810725B (zh) * 2021-11-26 2023-08-01 鴻海精密工業股份有限公司 顯示面板及其驅動方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3382683A1 (en) * 2016-03-25 2018-10-03 Kunshan New Flat Panel Display Technology Center Co., Ltd. Display
CN108831915A (zh) * 2018-06-22 2018-11-16 武汉华星光电半导体显示技术有限公司 像素排列结构及显示面板的驱动方法
CN110459537A (zh) * 2018-05-08 2019-11-15 亿光电子工业股份有限公司 显示装置
CN110599962A (zh) * 2019-09-23 2019-12-20 深圳清华大学研究院 不同颜色序列Delta型子像素显示面板的渲染方法
CN110648620A (zh) * 2019-10-30 2020-01-03 武汉天马微电子有限公司 一种显示面板的渲染方法、显示面板和显示装置
CN111524928A (zh) * 2020-04-30 2020-08-11 厦门天马微电子有限公司 一种显示面板及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102006875B1 (ko) * 2012-10-05 2019-08-05 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 시인성 평가 방법
CN108269522B (zh) * 2018-02-11 2020-01-03 武汉天马微电子有限公司 一种显示设备及其图像显示方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3382683A1 (en) * 2016-03-25 2018-10-03 Kunshan New Flat Panel Display Technology Center Co., Ltd. Display
CN110459537A (zh) * 2018-05-08 2019-11-15 亿光电子工业股份有限公司 显示装置
CN108831915A (zh) * 2018-06-22 2018-11-16 武汉华星光电半导体显示技术有限公司 像素排列结构及显示面板的驱动方法
CN110599962A (zh) * 2019-09-23 2019-12-20 深圳清华大学研究院 不同颜色序列Delta型子像素显示面板的渲染方法
CN110648620A (zh) * 2019-10-30 2020-01-03 武汉天马微电子有限公司 一种显示面板的渲染方法、显示面板和显示装置
CN111524928A (zh) * 2020-04-30 2020-08-11 厦门天马微电子有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
CN113012630A (zh) 2021-06-22

Similar Documents

Publication Publication Date Title
US10756147B2 (en) Organic light-emitting display panel with improved resolution and electronic device
CN110310576B (zh) 一种显示面板和显示装置
CN109585519B (zh) 一种显示面板和显示装置
US9703519B2 (en) LED display modules for large-format LED displays
CN109216398B (zh) Led显示面板和使用该led显示面板的显示器
CN113539130B (zh) 显示模组和显示设备
CN110649059B (zh) 背光源的显示方法及装置
US10283086B1 (en) Display device with novel sub-pixel configuration
CN101673015B (zh) 主动元件阵列基板以及显示面板
CN107608560B (zh) 一种触控显示面板及显示装置
KR20190072108A (ko) 피라미드 서브 픽셀 배열 구조를 갖는 표시 장치
KR102558857B1 (ko) 디스플레이 모듈 및 이를 이용한 대형 디스플레이 장치
CN113506539B (zh) 显示模组和显示设备
CN106935612B (zh) Oled像素结构、有机发光显示器件及其显示方法
CN113238402B (zh) 显示面板和显示装置
CN112767880A (zh) 显示装置
CN213751891U (zh) 像素阵列、显示面板和显示装置
CN113012630B (zh) 像素阵列、像素阵列的制造方法和显示装置
CN111948859B (zh) 显示基板以及显示装置
CN1381821A (zh) 具有间隔分区的发光显示器
CN204479875U (zh) 显示面板
CN113327920B (zh) 阵列基板及显示面板
US20240074257A1 (en) Display panel and electronic device
CN115880994A (zh) 一种显示面板及显示装置
CN114300505A (zh) 发光模组和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant