CN213094077U - 一种同步整流控制电路及反激式开关电源 - Google Patents
一种同步整流控制电路及反激式开关电源 Download PDFInfo
- Publication number
- CN213094077U CN213094077U CN202021833191.7U CN202021833191U CN213094077U CN 213094077 U CN213094077 U CN 213094077U CN 202021833191 U CN202021833191 U CN 202021833191U CN 213094077 U CN213094077 U CN 213094077U
- Authority
- CN
- China
- Prior art keywords
- voltage
- circuit
- product
- volt
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
- 230000001360 synchronised effect Effects 0.000 title claims abstract description 36
- 238000004804 winding Methods 0.000 claims abstract description 76
- 230000001276 controlling effect Effects 0.000 claims abstract description 7
- 230000002596 correlated effect Effects 0.000 claims abstract description 7
- 239000003990 capacitor Substances 0.000 claims description 21
- 230000010354 integration Effects 0.000 claims description 15
- 230000000875 corresponding effect Effects 0.000 claims description 8
- 238000001514 detection method Methods 0.000 claims description 6
- 230000003321 amplification Effects 0.000 claims description 5
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 5
- 230000003071 parasitic effect Effects 0.000 abstract description 22
- 230000009471 action Effects 0.000 abstract description 11
- 238000000034 method Methods 0.000 abstract description 11
- 238000010586 diagram Methods 0.000 description 10
- 230000010355 oscillation Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
本实用新型公开了一种同步整流控制电路及反激式开关电源,包括伏秒积比较电路和整流管控制电路。伏秒积比较电路用于产生与开关电源的输出电压正相关的伏秒积阈值,并将开关电源的副边绕组两端电压的伏秒积与伏秒积阈值进行比较,当伏秒积大于伏秒积阈值时,生成开通允许信号;整流管控制电路用于在接收到开通允许信号后,控制整流管导通。可见,本申请能够利用副边绕组两端电压的伏秒积作为判断标准,区分开正常的原边开关动作激起的副边绕组两端电压和寄生衰减振荡,从而避免出现寄生衰减振荡时误开通副边整流管的现象;而且,本申请的伏秒积阈值可根据开关电源的输出电压自适应设定,从而适用于多输出电压的开关电源系统。
Description
技术领域
本实用新型涉及开关电源控制领域,特别是涉及一种同步整流控制电路及反激式开关电源。
背景技术
原边控制的反激式开关电源由于体积小、效率高,逐渐成为一种重要的电子元件供电设备,其输出端一般会串联一整流二极管,提供直流输出电压。随着电子技术的发展,负载电子元件要求的输出电压越来越低、输出功率越来越高,因而整流二极管的正向导通压降成为限制开关电源效率提升的主要因素。
目前常用的解决方法是使用一个整流管模拟二极管进行整流,即所谓的同步整流技术,一般可以采用MOSFET(Metal-Oxide-Semiconductor Field- Effect Transistor,金属-氧化层-半导体-场效晶体管)作为整流管。同步整流是利用MOSFET导通时的低电阻,降低整流管上的损耗,其栅极控制信号需要和被整流电流相位同步。
现有技术中,同步整流控制通常采用的实现方式为:参照图1所示,为一典型的应用于原边控制的反激式开关电源副边的同步整流控制电路。在图1所示的原边控制的反激式开关电源中,原边开关M1的开关动作经变压器转换,副边绕组两端电压会有相应的响应,所以检测副边绕组两端电压的变化,可以得知原边开关M1的开关状态,进而实现对副边整流管M2的同步控制。
然而,当原边控制的反激式开关电源工作在DCM(Discontinuous Current Mode,电流断续模式)时,不理想的寄生元件使得副边绕组两端电压存在衰减谐波振荡,如图2a所示。其中,图2a中,R指整流管M2导通时其等效源漏导通电阻,对应图2a中线形上升段;diode指整流管M2的寄生体二极管导通,对应图2a中线性段两端的指数段。因为同步整流存在开通延时和关断延时,即前后指数段,此时靠体二极管导通。
由图2a可见,仅仅简单的判断副边绕组103两端电压的极性,不能避免错误的控制整流管M2,可能会导致副边回路出现反向电流,造成不必要的能量损失。因此,需要准确的区分正常的原边开关M1的动作激起的副边绕组的电压变化与寄生衰减振荡。
由寄生电容和漏感引起的副边绕组上的电压振荡不可避免,其周期和幅值也因应用环境而变化。在原边为低输入电压、副边为高输出电压的情况下,寄生衰减振荡的幅值,可能会达到原边开关M1关断时激起的副边绕组两端的电压值,如图2b所示。因此,根据副边绕组两端电压的幅值控制整流管M2,也很难避免寄生衰减振荡引起的误动作。
因此,如何提供一种解决上述技术问题的方案是本领域的技术人员目前需要解决的问题。
实用新型内容
本实用新型的目的是提供一种同步整流控制电路及反激式开关电源,能够利用副边绕组两端电压的伏秒积作为判断标准,区分开正常的原边开关动作激起的副边绕组两端电压和寄生衰减振荡,从而避免出现寄生衰减振荡时误开通副边整流管的现象;而且,本申请的伏秒积阈值可根据开关电源的输出电压自适应设定,从而适用于多输出电压的开关电源系统。
为解决上述技术问题,本实用新型提供了一种同步整流控制电路,包括:
伏秒积比较电路,用于产生与开关电源的输出电压正相关的伏秒积阈值,并将所述开关电源的副边绕组两端电压的伏秒积与所述伏秒积阈值进行比较,当所述伏秒积大于所述伏秒积阈值时,生成开通允许信号;
整流管控制电路,用于在接收到所述开通允许信号后,控制整流管导通。
优选地,所述伏秒积比较电路包括用于获取所述副边绕组两端电压的伏秒积的伏秒积分电路、用于根据所述开关电源的输出电压设置伏秒积阈值的伏秒积阈值设置电路及比较器;其中:
所述伏秒积分电路的第一检测端与所述开关电源的副边绕组的一端连接,所述伏秒积分电路的第二检测端与所述副边绕组的另一端连接,所述伏秒积分电路的输出端与所述比较器的输入正端连接,所述伏秒积阈值设置电路的输入端接入所述开关电源的输出电压,所述伏秒积阈值设置电路的输出端与所述比较器的输入负端连接,所述比较器的输出端与所述整流管控制电路连接;
所述比较器用于当所述伏秒积大于所述伏秒积阈值时,生成高电平信号作为开通允许信号。
优选地,所述伏秒积阈值设置电路包括分压电路、运算放大器、第一电阻、晶体管、电流镜及第二电阻;其中:
所述分压电路的输入端接入所述开关电源的输出电压,所述分压电路的输出端与所述运算放大器的输入正端连接,所述运算放大器的输入负端分别与所述第一电阻的第一端和所述晶体管的第一端连接,所述运算放大器的输出端与所述晶体管的控制端连接,所述晶体管的第二端与所述电流镜的第一端连接,所述电流镜的第二端与所述第二电阻的第一端连接且公共端接入所述比较器的输入负端,所述第一电阻的第二端及所述第二电阻的第二端均接地;其中,所述晶体管为高电平导通、低电平截止的晶体管;所述第二电阻的电流/所述第一电阻的电流=所述电流镜对应的电流放大倍数。
优选地,所述伏秒积阈值设置电路还包括:
输入端与所述分压电路的输出端连接、输出端与所述运算放大器的输入正端连接的电压取最值电路,用于比较预设参考电压和所述分压电路的输出电压的大小,将二者中的最大值输出至所述运算放大器的输入正端。
优选地,所述伏秒积阈值设置电路的分压电路、电压取最值电路、运算放大器、第一电阻、晶体管、电流镜集成在同一芯片内,所述伏秒积阈值设置电路的第二电阻独立于所述同一芯片设置。
优选地,所述分压电路包括第三电阻和第四电阻;其中:
所述第三电阻的第一端作为所述分压电路的输入端,所述第三电阻的第二端与所述第四电阻的第一端连接且公共端作为所述分压电路的输出端,所述第四电阻的第二端接地。
优选地,所述伏秒积分电路包括复位开关、电容及电压转电流电路;其中:
所述复位开关的第一端分别与所述电容的第一端和所述电压转电流电路的电流输出端连接且公共端接入所述比较器的输入正端,所述电压转电流电路的电压输入端接入所述副边绕组的两端电压,所述复位开关的第二端及所述电容的第二端均接地;其中,当所述复位开关闭合时,所述电容对地放电;
所述电压转电流电路用于将所述副边绕组的两端电压按照一定比例转换为电流流入所述电容。
为解决上述技术问题,本实用新型还提供了一种反激式开关电源,包括包含原边绕组和副边绕组的变压器、副边整流管及上述任一种同步整流控制电路。
本实用新型提供了一种同步整流控制电路,包括伏秒积比较电路和整流管控制电路。伏秒积比较电路用于产生与开关电源的输出电压正相关的伏秒积阈值,并将开关电源的副边绕组两端电压的伏秒积与伏秒积阈值进行比较,当伏秒积大于伏秒积阈值时,生成开通允许信号;整流管控制电路用于在接收到开通允许信号后,控制整流管导通。可见,本申请能够利用副边绕组两端电压的伏秒积作为判断标准,区分开正常的原边开关动作激起的副边绕组两端电压和寄生衰减振荡,从而避免出现寄生衰减振荡时误开通副边整流管的现象;而且,本申请的伏秒积阈值可根据开关电源的输出电压自适应设定,从而适用于多输出电压的开关电源系统。
本实用新型还提供了一种反激式开关电源,与上述同步整流控制电路具有相同的有益效果。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种应用于原边控制的反激式开关电源副边的同步整流控制电路图;
图2a为图1中副边整流管漏端电压第一种情况下的波形图;
图2b为图1中副边整流管漏端电压第二种情况下的波形图;
图3为本实用新型实施例提供的一种同步整流控制电路的结构示意图;
图4为本实用新型实施例提供的一种单电压系统芯片VDET引脚相对于 GND的特征波形图;
图5为本实用新型实施例提供的一种同步整流控制电路的具体结构示意图;
图6为本实用新型实施例提供的一种伏秒积比较电路的具体结构示意图。
具体实施方式
本实用新型的核心是提供一种同步整流控制电路及反激式开关电源,能够利用副边绕组两端电压的伏秒积作为判断标准,区分开正常的原边开关动作激起的副边绕组两端电压和寄生衰减振荡,从而避免出现寄生衰减振荡时误开通副边整流管的现象;而且,本申请的伏秒积阈值可根据开关电源的输出电压自适应设定,从而适用于多输出电压的开关电源系统。
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参照图3,图3为本实用新型实施例提供的一种同步整流控制电路的结构示意图。
该同步整流控制电路包括:
伏秒积比较电路1,用于产生与开关电源的输出电压正相关的伏秒积阈值,并将开关电源的副边绕组两端电压的伏秒积与伏秒积阈值进行比较,当伏秒积大于伏秒积阈值时,生成开通允许信号;
整流管控制电路2,用于在接收到开通允许信号后,控制整流管M2导通。
具体地,本申请的同步整流控制电路包括伏秒积比较电路1和整流管控制电路2,其工作原理为:
请参照图4,Tonp表示原边导通时间,Area_Tonp表示正常的原边开关 M1动作时激起的副边绕组两端电压的伏秒积;Tons表示副边导通时间; Toff表示原边和副边均关断的时间,Area_peak1、Area_peak2均为寄生衰减振荡时副边绕组两端电压的伏秒积。由图4分析可知,正常的原边开关M1 动作时激起的副边绕组两端电压的伏秒积>寄生衰减振荡时副边绕组两端电压的伏秒积,可以理解的是,为了区分开正常的原边开关M1动作时激起的副边绕组两端的电压与寄生衰减振荡,本申请设置一伏秒积阈值,伏秒积阈值的设置需满足:正常的原边开关M1动作时激起的副边绕组两端电压的伏秒积>伏秒积阈值>寄生衰减振荡时副边绕组两端电压的伏秒积,目的是实现:将副边绕组两端电压的伏秒积与所设伏秒积阈值进行比较,当副边绕组两端电压的伏秒积大于所设伏秒积阈值时,才允许副边整流管M2开通。可见,本申请利用副边绕组两端电压的伏秒积作为判断标准,区分开正常的原边开关动作激起的副边绕组两端电压和寄生衰减振荡,从而避免出现寄生衰减振荡时误开通副边整流管的现象。
与此同时,考虑到对于多输出电压的开关电源系统(如快速充电电源系统),副边绕组两端电压的伏秒积随系统输出电压或负载的变化而变化,若所设伏秒积阈值为一个固定值,则会导致在某些工作条件下仍出现寄生衰减振荡时误开通副边整流管的现象,所以为了在不同输出电压下更准确地区分开正常的原边开关M1动作时激起的副边绕组两端的电压与寄生衰减振荡,本申请的伏秒积阈值设置为可调值,具体与开关电源的输出电压呈正相关,即伏秒积阈值可根据开关电源的输出电压自适应设定,从而适用于多输出电压的开关电源系统。
基于此,开关电源的副边整流管M2的开通原理为:伏秒积比较电路1 一方面获取开关电源的副边绕组两端电压的伏秒积,另一方面产生与开关电源的输出电压正相关的伏秒积阈值,然后将开关电源的副边绕组两端电压的伏秒积与当前产生的伏秒积阈值进行比较,若伏秒积大于当前产生的伏秒积阈值,则生成开通允许信号至整流管控制电路2,以告知整流管控制电路2 副边整流管M2满足伏秒积开通条件。整流管控制电路2在接收到开通允许信号后,确定副边整流管M2满足伏秒积开通条件,则控制整流管M2导通 (若整流管还有其余开通条件,则需同时满足所有开通条件时才控制整流管 M2导通),从而提高了整流管M2的开通准确性。
本实用新型提供了一种同步整流控制电路,包括伏秒积比较电路和整流管控制电路。伏秒积比较电路用于产生与开关电源的输出电压正相关的伏秒积阈值,并将开关电源的副边绕组两端电压的伏秒积与伏秒积阈值进行比较,当伏秒积大于伏秒积阈值时,生成开通允许信号;整流管控制电路用于在接收到开通允许信号后,控制整流管导通。可见,本申请能够利用副边绕组两端电压的伏秒积作为判断标准,区分开正常的原边开关动作激起的副边绕组两端电压和寄生衰减振荡,从而避免出现寄生衰减振荡时误开通副边整流管的现象;而且,本申请的伏秒积阈值可根据开关电源的输出电压自适应设定,从而适用于多输出电压的开关电源系统。
在上述实施例的基础上:
请参照图5,图5为本实用新型实施例提供的一种同步整流控制电路的具体结构示意图。
作为一种可选的实施例,伏秒积比较电路1包括用于获取副边绕组两端电压的伏秒积的伏秒积分电路11、用于根据开关电源的输出电压设置伏秒积阈值的伏秒积阈值设置电路12及比较器13;其中:
伏秒积分电路11的第一检测端与开关电源的副边绕组的一端连接,伏秒积分电路11的第二检测端与副边绕组的另一端连接,伏秒积分电路11的输出端与比较器13的输入正端连接,伏秒积阈值设置电路12的输入端接入开关电源的输出电压,伏秒积阈值设置电路12的输出端与比较器13的输入负端连接,比较器13的输出端与整流管控制电路2连接;
比较器13用于当伏秒积大于伏秒积阈值时,生成高电平信号作为开通允许信号。
具体地,本申请的伏秒积比较电路1包括伏秒积分电路11、伏秒积阈值设置电路12及比较器13,其工作原理为:
伏秒积分电路11一方面检测开关电源的副边绕组的一端的电位VDET,另一方面检测开关电源的副边绕组的另一端的电位VOUT,以获取副边绕组两端的电压(VDET-VOUT),然后对副边绕组两端的电压(VDET-VOUT) 做时间的积分,得到副边绕组两端电压的伏秒积,并将副边绕组两端电压的伏秒积发送至比较器13的输入正端。
伏秒积阈值设置电路12基于开关电源的输出电压自适应设定伏秒积阈值,并将当前产生的伏秒积阈值发送至比较器13的输入负端。当副边绕组两端电压的伏秒积大于当前产生的伏秒积阈值时,比较器13生成高电平信号(即上述实施例的开通允许信号)至整流管控制电路2,以告知整流管控制电路2副边整流管M2满足伏秒积开通条件。
需要说明的是,伏秒积分电路11需在副边绕组电位VDET每次出现正电压时,均重新对副边绕组两端的电压做时间的积分,以避免上一次的积分值影响后续获取副边绕组两端电压的伏秒积。
请参照图6,图6为本实用新型实施例提供的一种伏秒积比较电路的具体结构示意图。
作为一种可选的实施例,伏秒积阈值设置电路12包括分压电路、运算放大器120、第一电阻R1、晶体管M21、电流镜121及第二电阻R2;其中:
分压电路的输入端接入开关电源的输出电压,分压电路的输出端与运算放大器120的输入正端连接,运算放大器120的输入负端分别与第一电阻 R1的第一端和晶体管M21的第一端连接,运算放大器120的输出端与晶体管M21的控制端连接,晶体管M21的第二端与电流镜121的第一端连接,电流镜121的第二端与第二电阻R2的第一端连接且公共端接入比较器13的输入负端,第一电阻R1的第二端及第二电阻R2的第二端均接地;其中,晶体管M21为高电平导通、低电平截止的晶体管;第二电阻R2的电流/第一电阻R1的电流=电流镜121对应的电流放大倍数。
具体地,本申请的伏秒积阈值设置电路12包括分压电路、运算放大器 120、第一电阻R1、晶体管M21、电流镜121及第二电阻R2,其工作原理为:
分压电路对开关电源的输出电压VOUT进行分压,得到分压信号,并将分压信号发送至运算放大器120。运算放大器120将分压信号进行放大后控制晶体管M21处于导通状态。设分压电路的输出电压=VOUT*K1(K1为小于1的正数),则第一电阻R1的电流=VOUT*K1/R1。在电流镜121的工作下,第二电阻R2的电流=第一电阻R1的电流*电流镜121对应的电流放大倍数。设电流镜121对应的电流放大倍数为K2,则第二电阻R2的电流= VOUT*K1*K2/R1,基于此,比较器13的输入负端输入的电压=第二电阻R2 两端的电压=VOUT*K1*K2*R2/R1。
作为一种可选的实施例,伏秒积阈值设置电路12还包括:
输入端与分压电路的输出端连接、输出端与运算放大器120的输入正端连接的电压取最值电路122,用于比较预设参考电压和分压电路的输出电压的大小,将二者中的最大值输出至运算放大器120的输入正端。
进一步地,本申请的伏秒积阈值设置电路12还包括电压取最值电路 122,其工作原理为:
考虑到在开关电源的副边导通初期,开关电源的输出电压VOUT值较小,所以本申请的伏秒积阈值设置电路12在分压电路和运算放大器120之间加入电压取最值电路122,电压取最值电路122在提前设置好的一个固定的参考电压Vref1和分压电路的输出电压之间,选取二者中的最大值输出至运算放大器120,从而更合理设置伏秒积阈值。
作为一种可选的实施例,伏秒积阈值设置电路12的分压电路、电压取最值电路122、运算放大器120、第一电阻R1、晶体管M21、电流镜121集成在同一芯片内,伏秒积阈值设置电路12的第二电阻R2独立于同一芯片设置。
具体地,本申请的伏秒积阈值设置电路12的分压电路、电压取最值电路122、运算放大器120、第一电阻R1、晶体管M21、电流镜121可集成在同一芯片内,此芯片上设有两个外接引脚:VOUT引脚和Rx引脚,VOUT 引脚用于接开关电源的输出电压,Rx引脚用于接伏秒积阈值设置电路12的第二电阻R2。之所以将第二电阻R2独立于芯片外设置,是因为这样便于替换第二电阻R2,使第二电阻R2的电阻值可调,从而调整伏秒积阈值和开关电源的输出电压之间的比例关系。
作为一种可选的实施例,分压电路包括第三电阻R3和第四电阻R4;其中:
第三电阻R3的第一端作为分压电路的输入端,第三电阻R3的第二端与第四电阻R4的第一端连接且公共端作为分压电路的输出端,第四电阻R4的第二端接地。
具体地,本申请的分压电路包括第三电阻R3和第四电阻R4,其工作原理为:
开关电源的输出电压VOUT经第三电阻R3和第四电阻R4分压,第四电阻R4两端的电压作为分压电路的输出电压,即分压电路的输出电压=VOUT*R4/(R3+R4)。
作为一种可选的实施例,伏秒积分电路11包括复位开关K、电容C及电压转电流电路110;其中:
复位开关K的第一端分别与电容C的第一端和电压转电流电路110的电流输出端连接且公共端接入比较器13的输入正端,电压转电流电路110的电压输入端接入副边绕组的两端电压,复位开关K的第二端及电容C的第二端均接地;其中,当复位开关K闭合时,电容C对地放电;
电压转电流电路110用于将副边绕组的两端电压按照一定比例转换为电流流入电容C。
具体地,本申请的伏秒积分电路11包括复位开关K、电容C及电压转电流电路110,其工作原理为:
电压转电流电路110将开关电源的副边绕组的两端电压按照一定比例转换为电流流入电容C,对电容C进行充电,电容C的充电电压输入至比较器 13的输入正端。设电容C的充电电流=(VDET-VOUT)/R,则电容C的充电电压=∫[(VDET-VOUT)*C/R]dt,即作为副边绕组两端电压的伏秒积。
需要说明的是,在开关电源的副边绕组电位VDET每次出现正电压时,均闭合复位开关K一段短暂时间(远小于副边绕组电位VDET的正电压持续时间)然后断开(可由整流管控制电路2控制),使伏秒积分电路11重新对副边绕组两端的电压做时间的积分,以避免上一次的积分值影响后续获取副边绕组两端电压的伏秒积。
本申请还提供了一种反激式开关电源,包括包含原边绕组和副边绕组的变压器、副边整流管及上述任一种同步整流控制电路。
本申请提供的反激式开关电源的介绍请参考上述同步整流控制电路的实施例,本申请在此不再赘述。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本实用新型。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本实用新型的精神或范围的情况下,在其他实施例中实现。因此,本实用新型将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (8)
1.一种同步整流控制电路,其特征在于,包括:
伏秒积比较电路,用于产生与开关电源的输出电压正相关的伏秒积阈值,并将所述开关电源的副边绕组两端电压的伏秒积与所述伏秒积阈值进行比较,当所述伏秒积大于所述伏秒积阈值时,生成开通允许信号;
整流管控制电路,用于在接收到所述开通允许信号后,控制整流管导通。
2.如权利要求1所述的同步整流控制电路,其特征在于,所述伏秒积比较电路包括用于获取所述副边绕组两端电压的伏秒积的伏秒积分电路、用于根据所述开关电源的输出电压设置伏秒积阈值的伏秒积阈值设置电路及比较器;其中:
所述伏秒积分电路的第一检测端与所述开关电源的副边绕组的一端连接,所述伏秒积分电路的第二检测端与所述副边绕组的另一端连接,所述伏秒积分电路的输出端与所述比较器的输入正端连接,所述伏秒积阈值设置电路的输入端接入所述开关电源的输出电压,所述伏秒积阈值设置电路的输出端与所述比较器的输入负端连接,所述比较器的输出端与所述整流管控制电路连接;
所述比较器用于当所述伏秒积大于所述伏秒积阈值时,生成高电平信号作为开通允许信号。
3.如权利要求2所述的同步整流控制电路,其特征在于,所述伏秒积阈值设置电路包括分压电路、运算放大器、第一电阻、晶体管、电流镜及第二电阻;其中:
所述分压电路的输入端接入所述开关电源的输出电压,所述分压电路的输出端与所述运算放大器的输入正端连接,所述运算放大器的输入负端分别与所述第一电阻的第一端和所述晶体管的第一端连接,所述运算放大器的输出端与所述晶体管的控制端连接,所述晶体管的第二端与所述电流镜的第一端连接,所述电流镜的第二端与所述第二电阻的第一端连接且公共端接入所述比较器的输入负端,所述第一电阻的第二端及所述第二电阻的第二端均接地;其中,所述晶体管为高电平导通、低电平截止的晶体管;所述第二电阻的电流/所述第一电阻的电流=所述电流镜对应的电流放大倍数。
4.如权利要求3所述的同步整流控制电路,其特征在于,所述伏秒积阈值设置电路还包括:
输入端与所述分压电路的输出端连接、输出端与所述运算放大器的输入正端连接的电压取最值电路,用于比较预设参考电压和所述分压电路的输出电压的大小,将二者中的最大值输出至所述运算放大器的输入正端。
5.如权利要求4所述的同步整流控制电路,其特征在于,所述伏秒积阈值设置电路的分压电路、电压取最值电路、运算放大器、第一电阻、晶体管、电流镜集成在同一芯片内,所述伏秒积阈值设置电路的第二电阻独立于所述同一芯片设置。
6.如权利要求4所述的同步整流控制电路,其特征在于,所述分压电路包括第三电阻和第四电阻;其中:
所述第三电阻的第一端作为所述分压电路的输入端,所述第三电阻的第二端与所述第四电阻的第一端连接且公共端作为所述分压电路的输出端,所述第四电阻的第二端接地。
7.如权利要求2所述的同步整流控制电路,其特征在于,所述伏秒积分电路包括复位开关、电容及电压转电流电路;其中:
所述复位开关的第一端分别与所述电容的第一端和所述电压转电流电路的电流输出端连接且公共端接入所述比较器的输入正端,所述电压转电流电路的电压输入端接入所述副边绕组的两端电压,所述复位开关的第二端及所述电容的第二端均接地;其中,当所述复位开关闭合时,所述电容对地放电;
所述电压转电流电路用于将所述副边绕组的两端电压按照一定比例转换为电流流入所述电容。
8.一种反激式开关电源,其特征在于,包括包含原边绕组和副边绕组的变压器、副边整流管及如权利要求1-7任一项所述的同步整流控制电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021833191.7U CN213094077U (zh) | 2020-08-27 | 2020-08-27 | 一种同步整流控制电路及反激式开关电源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021833191.7U CN213094077U (zh) | 2020-08-27 | 2020-08-27 | 一种同步整流控制电路及反激式开关电源 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213094077U true CN213094077U (zh) | 2021-04-30 |
Family
ID=75633868
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202021833191.7U Withdrawn - After Issue CN213094077U (zh) | 2020-08-27 | 2020-08-27 | 一种同步整流控制电路及反激式开关电源 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213094077U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111865096A (zh) * | 2020-08-27 | 2020-10-30 | 上海新进芯微电子有限公司 | 一种同步整流控制电路及反激式开关电源 |
-
2020
- 2020-08-27 CN CN202021833191.7U patent/CN213094077U/zh not_active Withdrawn - After Issue
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111865096A (zh) * | 2020-08-27 | 2020-10-30 | 上海新进芯微电子有限公司 | 一种同步整流控制电路及反激式开关电源 |
CN111865096B (zh) * | 2020-08-27 | 2024-06-21 | 上海新进芯微电子有限公司 | 一种同步整流控制电路及反激式开关电源 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109245569B (zh) | 反激式变换器及其控制电路 | |
US10879791B2 (en) | DC/DC resonant converters and power factor correction using resonant converters, and corresponding control methods | |
CN111865095B (zh) | 一种同步整流控制电路及反激式开关电源 | |
US9647562B2 (en) | Power conversion with switch turn-off delay time compensation | |
US9397577B2 (en) | Switching mode power supplies with primary side regulation and associated methods of control | |
US8665613B2 (en) | Switched mode power converter and method of operation thereof | |
EP1215808B1 (en) | A power supply circuit and method thereof to detect demagnitization of the power supply | |
US9948187B2 (en) | System and method for a switched-mode power supply | |
CN103414322B (zh) | 一种控制电路、开关变换器及其控制方法 | |
US10263510B2 (en) | DC/DC resonant converters and power factor correction using resonant converters, and corresponding control methods | |
US10135347B2 (en) | Switching power supply device | |
JP2005525069A (ja) | 電力変換装置 | |
WO2010078122A1 (en) | Valley-mode switching schemes for switching power converters | |
EP3414823B1 (en) | Dc/dc resonant converters and power factor correction using resonant converters, and corresponding control methods | |
KR20060100256A (ko) | Dc 컨버터 | |
US10734889B2 (en) | DC/DC resonant converters and power factor correction using resonant converters, and corresponding control methods | |
JP3475892B2 (ja) | スイッチング電源装置 | |
US10720847B2 (en) | Semiconductor device for switching power supply and AC-DC convertor | |
US12009753B2 (en) | Half-bridge flyback power converter and control method thereof | |
CN212323998U (zh) | 一种同步整流控制电路及反激式开关电源 | |
EP2887521A1 (en) | Switched mode power supplies and controllers, and a method of controlling a switched mode power supply | |
CN213094077U (zh) | 一种同步整流控制电路及反激式开关电源 | |
EP3414822B1 (en) | Dc/dc resonant converters and power factor correction using resonant converters, and corresponding control methods | |
CN112087148A (zh) | 一种同步整流控制电路及反激式开关电源 | |
CN111865096B (zh) | 一种同步整流控制电路及反激式开关电源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20210430 Effective date of abandoning: 20240621 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20210430 Effective date of abandoning: 20240621 |