CN212623685U - 一种地理信息存储装置 - Google Patents

一种地理信息存储装置 Download PDF

Info

Publication number
CN212623685U
CN212623685U CN202021643697.1U CN202021643697U CN212623685U CN 212623685 U CN212623685 U CN 212623685U CN 202021643697 U CN202021643697 U CN 202021643697U CN 212623685 U CN212623685 U CN 212623685U
Authority
CN
China
Prior art keywords
signal
information storage
geographic information
circuit
storage device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202021643697.1U
Other languages
English (en)
Inventor
蒲生勇
惠海鹏
胡丽
李思杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Founder Survey Co ltd
Original Assignee
Sichuan Founder Survey Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Founder Survey Co ltd filed Critical Sichuan Founder Survey Co ltd
Priority to CN202021643697.1U priority Critical patent/CN212623685U/zh
Application granted granted Critical
Publication of CN212623685U publication Critical patent/CN212623685U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本实用新型公开了一种地理信息存储装置,包括装置本体;装置本体底部设置保护盖,装置本体的两个侧面均开设若干个通气孔;位于装置本体内部集成多路模拟信号通道电路;多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;MCU分别与供电电路和存储模块电连接;存储模块包括若干块并联设置的CY7C1049B‑15 SRAM。

Description

一种地理信息存储装置
技术领域
本实用新型属于存储装置的技术领域,具体涉及一种地理信息存储装置。
背景技术
地理信息是地理数据所蕴含和表达的地理含义,是与地理环境要素有关的物质的数量、质量、性质、分布特征、联系和规律的数字、文字、图像和图形等的总称。
首先,地理信息属于空间信息,其位置的识别是与数据联系在一起的,这是地理信息区别于其它类型信息的一个最显著的标志(空间性)。其次,地理信息具有多维结构的特点(多维性)。第三,地理信息的时序特征很明显(时序性)。
信息采集人员在采集信息时,需要同时采集多种信息,由于不同信号之间易产生相互干扰,故在信息存储时,存在信息存储丢失和失真的问题。
实用新型内容
本实用新型的目的在于针对现有技术中的上述不足,提供一种地理信息存储装置,以解决现有不同信息存储时,存在信息存储丢失和失真的问题。
为达到上述目的,本实用新型采取的技术方案是:
一种地理信息存储装置,其包括装置本体;装置本体底部设置保护盖,装置本体的两个侧面均开设若干个通气孔;位于装置本体内部集成多路模拟信号通道电路;多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;MCU分别与供电电路和存储模块电连接;存储模块包括若干块并联设置的CY7C1049B-15SRAM。
优选地,多路模拟信号通道电路包括四个并联设置的ADG408模拟多路复用芯片,每个ADG408模拟多路复用芯片的4、5、6、7、12引脚与信号输入端连接,其8引脚为信号输出端,与信号放大电路输入端连接。
优选地,信号放大电路内置有IC2 3656芯片。
优选地,转换器为6路16位模/数转换器ADS8364。
优选地,MCU为STM32单片机。
优选地,转换器和FPGA之间通过数据总线连接。
本实用新型提供的地理信息存储装置,具有以下有益效果:
本实用新型可同时采集多个信号,并通过多路模拟信号通道电路实现多路模拟信号的切换传输,避免信号之间的相互干扰;并进一步进入信号放大电路中实现信号之间的隔离、放大;再依次进入转换器和FPGA中,进入多通道A/D转换器后,在FPGA的控制下选择一路信号进行转换,并通过STM32单片机进行数字信号的读取,并将读取的数据存储于多块CY7C1049B-15 SRAM中。
本实用新型装置结构简单,携带方便,可有效地解决现有不同信息存储时,存在信息存储丢失和失真的问题。
附图说明
图1为地理信息存储装置的结构图。
图2为地理信息存储装置内的电路原理结构图。
图3为地理信息存储装置中多路模拟信号通道电路。
图4为地理信息存储装置中信号放大电路。
图5为地理信息存储装置中转换器和FPGA之间的连接电路图。
图6为地理信息存储装置中STM32单片机的外围电路图。
图7为地理信息存储装置中单片机供电电路图。
其中,1、装置本体;2、保护盖;3、通气孔。
具体实施方式
下面对本实用新型的具体实施方式进行描述,以便于本技术领域的技术人员理解本实用新型,但应该清楚,本实用新型不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本实用新型的精神和范围内,这些变化是显而易见的,一切利用本实用新型构思的实用新型创造均在保护之列。
根据本申请的一个实施例,参考图1,本方案的地理信息存储装置,包括装置本体1;装置本体1内设置有可更换电池,其底部设置保护盖2,保护盖2是嵌设于装置本体1上的,便于电池的更换。
装置本体1的两个侧面均开设若干个通气孔3,避免装置本体1内温度过高。
如图2所述,位于装置本体1内部集成多路模拟信号通道电路;多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;MCU分别与供电电路和存储模块电连接;存储模块包括若干块并联设置的CY7C1049B-15 SRAM。
其中,本实施例仅仅用四个信号进行说明,即第一采集信号、第二采集信号、第三采集信号和第四采集信号,由于地理信息众多,在此仅仅举例说明,信号可以以数字、文字、图像和图形的形式存在,由于地理信息的采集为公知常识,且本实用新型保护的是信息的存储,故传感器的采集原理,在此不再赘述。
如图3所示,多路模拟信号通道电路,包括四个并联设置的ADG408模拟多路复用芯片,每个ADG408模拟多路复用芯片的4、5、6、7、12引脚与四个信号连接,其8引脚为信号输出端,用于与信号放大电路连接。四个并联设置的ADG408模拟多路复用芯片最多可以实现四路信号的切换传输,避免信号之间的干扰,且可降低摆度信号源中的输出阻抗,提高摆度信号的采集精度。
如图4所示,信号放大电路,其内置有IC2 3656集成芯片,其输入端与多路模拟信号通道电路连接,其输出端与转换器输入端连接;用于实现信号的隔离、放大。
转换器为6路16位模/数转换器ADS8364和同步时序控制器FPGA(A3P250VQ100)。模/数转换器ADS8364通过FPGA与DSPVC33相连,用于接收多路采集信号。
ADS8364的时钟信号由外部提供,这里由FPGA提供时钟信号,主要是考虑到FPGA可以灵活地改变时钟频率,进而改变系统的采样频率。A/D转换完成后产生转换结束信号EOC。将ADS8364的BYTE引脚接低电平,使转换结果以16位的方式输出。地址/模式信号(A0,A1,A2)决定ADS8364的数据读取方式,可以选择的方式包括单通道、周期或FIFO模式。将ADD引脚置为高电平,使得读出的数据中包含转换通道信息。考虑到数据采集处理系统的采样频率一般较高,如果用DSP直接控制ADS8364的访问,将占用DSP较多的资源,同时对DSP的实时性要求也较高。因此在本系统设计中,用FPGA实现ADS8364的接口控制电路,并将转换结果存储在FPGA中,其中,ADS与FPGA的连接关系参考图5。
如图6所示,MCU为STM32,其外围电路如图所示,用于将读取FPGA中存储的数字信息,并将数字信息存储于CY7C1049B-15 SRAM中。
图7为供电电路,用于提供必需的电能,其电源可由电池提供。
本实用新型可同时采集多个信号,并通过多路模拟信号通道电路实现多路模拟信号的切换传输,避免信号之间的相互干扰;并进一步进入信号放大电路中实现信号之间的隔离、放大;再依次进入转换器和FPGA中,进入多通道A/D转换器后,在FPGA的控制下选择一路信号进行转换,并通过STM32单片机进行数字信号的读取,并将读取的数据存储于多块CY7C1049B-15 SRAM中。
本实用新型装置结构简单,携带方便,可有效地解决现有不同信息存储时,存在信息存储丢失和失真的问题。
虽然结合附图对实用新型的具体实施方式进行了详细地描述,但不应理解为对本专利的保护范围的限定。在权利要求书所描述的范围内,本领域技术人员不经创造性劳动即可做出的各种修改和变形仍属本专利的保护范围。

Claims (6)

1.一种地理信息存储装置,其特征在于:包括装置本体;所述装置本体底部设置保护盖,装置本体的两个侧面均开设若干个通气孔;位于所述装置本体内部集成多路模拟信号通道电路;所述多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;所述多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;所述MCU分别与供电电路和存储模块电连接;所述存储模块包括若干块并联设置的CY7C1049B-15 SRAM。
2.根据权利要求1所述的地理信息存储装置,其特征在于:所述多路模拟信号通道电路包括四个并联设置的ADG408模拟多路复用芯片,每个ADG408模拟多路复用芯片的4、5、6、7、12引脚与信号输入端连接,其8引脚为信号输出端,与信号放大电路输入端连接。
3.根据权利要求1所述的地理信息存储装置,其特征在于:所述信号放大电路内置有IC2 3656芯片。
4.根据权利要求1所述的地理信息存储装置,其特征在于:所述转换器为6路16位模/数转换器ADS8364。
5.根据权利要求1所述的地理信息存储装置,其特征在于:所述MCU为STM32单片机。
6.根据权利要求1所述的地理信息存储装置,其特征在于:所述转换器和FPGA之间通过数据总线连接。
CN202021643697.1U 2020-08-10 2020-08-10 一种地理信息存储装置 Active CN212623685U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202021643697.1U CN212623685U (zh) 2020-08-10 2020-08-10 一种地理信息存储装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202021643697.1U CN212623685U (zh) 2020-08-10 2020-08-10 一种地理信息存储装置

Publications (1)

Publication Number Publication Date
CN212623685U true CN212623685U (zh) 2021-02-26

Family

ID=74712806

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202021643697.1U Active CN212623685U (zh) 2020-08-10 2020-08-10 一种地理信息存储装置

Country Status (1)

Country Link
CN (1) CN212623685U (zh)

Similar Documents

Publication Publication Date Title
CN203038274U (zh) 多功能隔离式数据采集卡
CN101604225A (zh) 一种32通道同步信号采集板
CN201935967U (zh) 基于fpga的高速电能质量处理单元
CN104507148A (zh) 一种低功耗无线传感网
CN201465110U (zh) 一种32通道同步信号采集板
CN105786741B (zh) 一种soc高速低功耗总线及转换方法
CN212623685U (zh) 一种地理信息存储装置
CN109030926A (zh) 多通道电压采集模块
CN215067805U (zh) 一种数字信号采集处理与输出系统
CN104931780A (zh) 一种电力谐波16通道信号输入同步采样转换采集装置
CN203786732U (zh) 一种基于dsp与fpga的多通道数据采集处理设备
CN210924247U (zh) 一种用于多路光电传感器采集的实时处理器
CN201675926U (zh) 基于射频无线通信技术的脉搏信号采集装置
CN214409638U (zh) 一种射频数据采集处理主板及装置
CN212180927U (zh) 用于测试电池管理单元的多路电压信号输出板卡
CN212845877U (zh) 一种基于fpga多通道磁共振信号采集电路板
CN102523198B (zh) 一种多路数据采集卡
CN215420322U (zh) 一种高速多通道ad采集及高性能网口通讯板卡
CN112134904A (zh) 用于芯片间数据帧协议处理的帧打包器、方法及计量芯片
CN211086487U (zh) 智能电网数据采集的故障检测终端
CN103544980B (zh) 一种录音通道数据采集电路及多媒体芯片
CN216901651U (zh) 一种24通道数据采集模块
CN201682500U (zh) 一种监测系统的接口转换设备
CN218124850U (zh) 智能采集盒子
CN215264805U (zh) 一种基于fpga的信号实时处理和数据存储装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant