CN212324082U - 一种合路器及其旁路开关电路 - Google Patents
一种合路器及其旁路开关电路 Download PDFInfo
- Publication number
- CN212324082U CN212324082U CN202021051258.1U CN202021051258U CN212324082U CN 212324082 U CN212324082 U CN 212324082U CN 202021051258 U CN202021051258 U CN 202021051258U CN 212324082 U CN212324082 U CN 212324082U
- Authority
- CN
- China
- Prior art keywords
- switch
- switch tube
- tube
- circuit
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Electronic Switches (AREA)
Abstract
本申请公开了一种合路器及其旁路开关电路,该旁路开关电路至少包括第一开关电路、第一控制电路、第二开关电路和第二控制电路,第一开关电路与第二开关电路耦接,第一控制电路耦接第一开关电路,并接收第一控制信号,根据第一控制信号控制第一开关电路导通或断开;第二控制电路耦接第二开关电路,并接收第二控制信号,根据第二控制信号控制第二开关电路导通或断开。本申请通过第一控制电路以及第二控制电路分别控制第一开关电路以及第二开关电路导通或断开,无需额外的调制解调器对第一开关电路以及第二开关电路的信号进行解调和调制,降低成本。
Description
技术领域
本申请涉及通信领域,特别是一种合路器及其旁路开关电路。
背景技术
在5G(5th-Generation,第五代移动通信技术)多频段合路器应用中,基站系统需经由合路器旁路输出直流电压与控制信号至下一级设备,如塔放,天线控制器等。控制信号一般指AISG(Antenna Interface Standards Group,天线接口通信标准)的OOK(On OffKeying,开关调制)的信号,直流电压为+10V至+30V,OOK信号的强度为-18dBm至+5dBm。常规的多频合路器一般提供两个或两个以上固定的端口,系统只能从事先设计好的逻辑中选择其中一个端口将直流电压和控制信号旁路输出至COMM Port(公共端口)。同时,如此合路器作为分路器使用时,则根据事先设计好的逻辑将COMM Port的直流电压和控制信号旁路至其中一个端口,因此需要双向开关来实现这种灵活的开关功能。
现有技术采用场效应晶体管作为直流开关,通过将OOK信号单独分离,并对OOK信号进行解调后再进行调制的方法进行开关控制。采用多个调制解调器电路对合路器的各旁路进行解调,使得成本高。
实用新型内容
本申请提供一种合路器及其旁路开关电路,以解决上述成本高的问题。
为解决上述技术问题,本申请采用的一个技术方案书:提供一种旁路开关电路,该旁路开关电路至少包括第一开关电路、第一控制电路、第二开关电路和第二控制电路,第一开关电路与第二开关电路耦接,第一控制电路耦接第一开关电路,并接收第一控制信号,根据第一控制信号控制第一开关电路导通或断开;第二控制电路耦接第二开关电路,并接收第二控制信号,根据第二控制信号控制第二开关电路导通或断开。
其中,第一开关电路至少包括第一二极管、第二二极管、第一电阻、第二电阻、第三电阻、第四电阻、第一开关管以及第二开关管,第一开关管的第一端连接第一电阻的一端、第一二极管的正极和第三电阻的一端,第一开关管的第二端连接第一电阻的另一端和第一二极管的负极,第一开关管的第二端接收第一射频信号,第一开关管的第三端连接第二开关管的第三端,第二开关管的第一端连接第四电阻的一端、第二电阻的一端和第二二极管的正极,第二开关管的第二端连接第二电阻的另一端和第二二极管的负极。
其中,第一开关电路进一步包括第三开关管以及第四开关管,第三开关管的第三端与第一电阻的另一端连接,第三开关管的第二端接地,第三开关管的第一端接收第一控制信号;第四开关管的第三端与第二电阻的另一端连接,第四开关管的第二端接地,第四开关管的第一端接收第一控制信号。
其中,第一控制电路至少包括第一电容、第五电阻、第五开关管和第六开关管,第一电容的一端连接第一开关管的第二端,第一电容的另一端连接第五开关管的第三端,第五开关管的第二端接地,第五开关管的第一端连接第五电阻的一端和第六开关管的第三端,第五电阻的另一端接收第一电压,第六开关管的第二端接地,第六开关管的第一端接收第一控制信号。
其中,第一控制电路进一步包括第六电阻,第六电阻的第一端连接第六开关管的第一端,第六电阻的另一端接地。
其中,在第一控制信号为高电平时,第六开关管导通,第五开关管的第一端接地,第五开关管截止;第三开关管与第四开关管导通,第一开关管的第一端和第二开关管的第一端接地,第一开关管和第二开关管导通,第一射频信号经第一开关管和第二开关管输出。
其中,在第一控制信号为低电平时,第三开关管与第四开关管截止,以使第一开关管和第二开关管截止;第六开关管截止,第五开关管的第一端通过第五电阻接收第一电压,第五开关管导通,第一射频信号通过第一电容以及第五开关管接地。
其中,第一开关电路和第二开关电路相同,第一控制电路与第二控制电路相同。
其中,第二控制信号为高电平时,第二开关电路导通;在第二控制信号为低电平时,第二开关电路断开。
为解决上述技术问题,本申请采用的另一个技术方案书:提供一种合路器,该合路器包括信号控制器和如上述的旁路开关电路,信号控制器与旁路开关电路耦接,信号控制器发送第一控制信号和第二控制信号给旁路开关电路,以使旁路开关电路输出第一射频信号或/和第二射频信号。
本申请的有益效果是:区别于现有技术,本申请通过第一控制电路接收第一控制信号,并根据第一控制信号控制第一开关电路导通或断开;第二开关电路接收第二控制信号,并根据第二控制信号控制第二开关电路导通或断开。通过改变第一控制信号和第二控制信号,实现第一开关电路和第二开关电路的导通或断开,无需额外的调制解调器对第一开关电路以及第二开关电路的信号进行解调和调制,降低成本。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请旁路开关电路的一实施例的电路示意图;
图2是图1中第一开关电路的电路示意图;
图3是图1中第一控制电路的电路示意图;
图4是图1中第二开关电路的电路示意图;
图5是图1中第二控制电路的电路示意图;
图6是本申请旁路开关电路的另一实施例的电路示意图;
图7是本申请合路器的一实施例的电路示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其他步骤或单元。
为使本领域的技术人员更好地理解本申请的技术方案,下面结合附图和具体实施方式对本申请所提供的旁路开关电路以及合路器做进一步详细描述。
请参阅图1,图1是本申请旁路开关电路的一实施例的电路示意图。旁路开关电路110包括第一旁路、第一开关电路111、第一控制电路112、第二旁路、第二开关电路113和第二控制电路114。
第一旁路的输入端接收第一射频信号U1,第二旁路的输入端接收第二射频信号U2,第二旁路的输出端与第一旁路的输出端连接。
第一开关电路111串联在第一旁路的输入端和第一旁路的输出端之间,第一控制电路112耦接第一开关电路111,并接收第一控制信号U3,根据第一控制信号U3控制第一开关电路111导通或断开;第二开关电路113串联在第二旁路的输入端和第二旁路的输出端之间,第二控制电路114耦接第二开关电路113,并接收第二控制信号U4,根据第二控制信号U4控制第二开关电路113导通或断开。
当第一控制电路112根据第一控制信号U3控制第一开关电路111导通、第二控制电路114根据第二控制信号U4控制第二开关电路113断开时,第一射频信号U1经过第一开关电路111输出。
当第一控制电路112根据第一控制信号U3控制第一开关电路111断开、第二控制电路114根据第二控制信号U4控制第二开关电路113导通时,第二射频信号U2经过第二开关电路113输出。
当第一控制电路112根据第一控制信号U3控制第一开关电路111导通、第二控制电路114根据第二控制信号U4控制第二开关电路113导通时,第一射频信号U1和第二射频信号U2分别经过第一开关电路111和第二开关电路113输出。
区别于现有技术,本实施例通过控制第一控制信号U3和第二控制信号U4,实现第一开关电路111和第二开关电路113的导通或断开,进而实现输出第一射频信号U1或/和第二射频信号U2,无需额外的调制解调器对第一射频信号U1和第二射频信号U2进行解调和调制,降低成本。
进一步参阅图2,图2是图1中第一开关电路的电路示意图。第一开关电路111包括第一二极管D1、第二二极管D2、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第一开关管Q1和第二开关管Q2。
第一开关管Q1的第一端连接第一电阻R1的一端、第一二极管D1的正极和第三电阻R3的一端,第一开关管Q1的第二端连接第一电阻R1的另一端和第一二极管D1的负极,第一开关管Q1的第二端接收第一射频信号U1,第一开关管Q1的第三端连接第二开关管Q2的第三端,第二开关管Q2的第一端连接第四电阻R4的一端、第二电阻R2的一端和第二二极管D2的正极,第二开关管Q2的第二端连接第二电阻R2的另一端和第二二极管D2的负极。
其中,第一开关管Q1的第一端、第二端和第三端以及第二开关管Q2的第一端、第二端和第三端分别为第一开关管Q1的栅极、源极和漏极以及第二开关管Q2的栅极、源极和漏极,第一开关管Q1的源极和漏极之间以及第二开关管Q2的源极和漏极之间分别形成有寄生二极管。可选地,第一开关管Q1和第二开关管Q2为P型沟道的MOSFET管,P型MOS管低电平导通,高电平截止。
其中,第一二极管D1和第二二极管D2为稳压二极管,用于避免输入第一射频信号U1过大时,电压超过第一开关管Q1和第二开关管Q2的最大栅源电压,损坏第一开关管Q1和第二开关管Q2。
第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4能够提供合适的电压至第一开关管Q1的栅极和源极以及第二开关管Q2的栅极和源极,防止第一开关管Q1和第二开关管Q2的栅源电压过大,损坏第一开关管Q1和第二开关管Q2。
如图2所示,第一开关电路111进一步包括第三开关管Q3、第四开关管Q4。第三开关管Q3的第三端与第一电阻R1的另一端连接,第三开关管Q3的第二端接地,第三开关管Q3的第一端接收第一控制信号U3;第四开关管Q4的第三端与第二电阻R2的另一端连接,第四开关管Q4的第二端接地,第四开关管Q4的第一端接收第一控制信号U3。
第三开关管Q3和第四开关管Q4分别为第一开关管Q1和第二开关管Q2的栅极提供驱动控制信号。同时,第一开关管Q1和第二开关管Q2分别通过第三开关管Q3和第四开关管Q4接地,能够防止高频工作产生的干扰导致的电路振荡的问题,以及保证电路中的静电释放。其中,第三开关管Q3的第一端、第二端和第三端以及第四开关管Q4的第一端、第二端和第三端分别为第三开关管Q3的栅极、源极和漏极以及第四开关管Q4的栅极、源极和漏极,第三开关管Q3的源极和漏极以及第四开关管Q4的源极和漏极之间分别形成有寄生二极管。可选地,第三开关管Q3和第四开关管Q4为N型沟道的MOSFET管,N型MOS管高电平导通,低电平截止。可选地,在其他实施例中,第三开关管Q3和第四开关管Q4可为NPN三极管。
当第一控制信号U3为高电平时,第三开关管Q3和第四开关管Q4导通,第一开关管Q1和第二开关管Q2的第一端通过第三开关管Q3和第四开关管Q4接地,第一开关管Q1和第二开关管Q2导通,第一射频信号U1经第一开关管Q1和第二开关管Q2输出。
当第一控制信号U3为低电平时,第三开关管Q3和第四开关管Q4截止,第一开关管Q1和第二开关管Q2截止。
本实施例通过控制第一控制信号U3高低电平的转换,实现第一开关管Q1和第二开关管Q2的导通与截止,进而实现输出第一射频信号U1或第一射频信号U1对地旁通,无需额外对第一射频信号U1进行解调和调制。
进一步结合图2参阅图3,图3是图1中第一控制电路的电路示意图。第一控制电路112包括第一电容C1、第五电阻R5、第六电阻R6、第五开关管Q5和第六开关管Q6。
第一电容C1的一端连接第一开关管Q1的第二端,并接收第一射频信号U1,第一电容C1的另一端连接第五开关管Q5的第三端,第五开关管Q5的第二端接地,第五开关管Q5的第一端连接第五电阻R5的一端和第六开关管Q6的第三端,第五电阻R5的另一端接收第一电压U5,第六开关管Q6的第二端接地,第六开关管Q6的第一端连接第六电阻R6的一端,第六电阻R6的另一端接地,第六开关管Q6的第一端和第六电阻R6的一端接收第一控制信号U3。
其中,第一电容C1为耦合电容,对第一射频信号U1起旁通和截止的作用。第六电阻R6为下拉电阻,保证旁路开关电路110刚上电时第一控制信号U3为低电平,第一开关管Q1和第二开关管Q2处于截止状态。
其中,第五开关管Q5的第一端、第二端和第三端以及第六开关管Q6的第一端、第二端和第三端分别为第五开关管Q5的栅极、源极和漏极以及第六开关管Q6的栅极、源极和漏极。第五开关管Q5和第六开关管Q6为N型沟道的MOSFET管,N型MOS管高电平导通,低电平截止。可选地,在其他实施例中,第五开关管Q5和第六开关管Q6可为NPN三极管。
当第一控制信号U3为高电平时,第六开关管Q6导通,第五开关管Q5的第一端通过第六开关管Q6接地,第五开关管Q5截止。
当第一控制信号U3为低电平时,第六开关管Q6截止,第五开关管Q5的第一端通过第五电阻R5接收第一电压U5,第五开关管Q5导通,第一射频信号U1通过第一电容C1和第五开关管Q5导通到地。
其中,第一电压U5为第五开关管Q5提供供电电压。可选地,第一电压U5可为+5V或+3.3V。
本实施例通过控制第一控制信号U3高低电平的转换,实现第六开关管Q6的导通或截止,进而实现第五开关管Q5的导通或截止。当第五开关管Q5导通时,第一射频信号U1通过第一电容C1和第五开关管Q5导通到地,减少第一射频信号U1通过第一开关管Q1的源极和漏极与第二开关管Q2的源极和漏极输出,有效增加第一旁路和第二旁路的信号隔离。
进一步参阅图4,图4是图1中第二开关电路的电路示意图。第二开关电路113包括第三二极管D3、第四二极管D4、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第七开关管Q7和第八开关管Q8。
第七开关管Q7的第一端连接第七电阻R7的一端、第三二极管D3的正极和第九电阻R9的一端,第七开关管Q7的第二端连接第七电阻R7的另一端和第三二极管D3的负极,第七开关管Q7的第二端接收第二射频信号U2,第七开关管Q7的第三端连接第八开关管Q8的第三端,第八开关管Q8的第一端连接第十电阻R10的一端、第八电阻R8的一端和第四二极管D4的正极,第八开关管Q8的第二端连接第八电阻R8的另一端和第四二极管D4的负极。
其中,第七开关管Q7的第一端、第二端和第三端以及第八开关管Q8的第一端、第二端和第三端分别为第七开关管Q7的栅极、源极和漏极以及第八开关管Q8的栅极、源极和漏极,第七开关管Q7的源极和漏极之间以及第八开关管Q8的源极和漏极之间分别形成有寄生二极管。第七开关管Q7和第八开关管Q8为P型沟道的MOSFET管,P型MOS管低电平导通,高电平截止。
其中,第三二极管D3和第四二极管D4为稳压二极管,用于避免输入第二射频信号U2过大时,电压超过第七开关管Q7和第八开关管Q8的最大栅源电压,损坏第七开关管Q7和第八开关管Q8。
第七电阻R7、第八电阻R8、第九电阻R9以及第十电阻R10能够提供合适的电压至第七开关管Q7的栅极和源极以及第八开关管Q8的栅极和源极,防止第七开关管Q7和第八开关管Q8的栅源电压过大,损坏第七开关管Q7和第八开关管Q8。
如图4所示,第二开关电路113进一步包括第九开关管Q9、第十开关管Q10。第九开关管Q9的第三端与第九电阻R9的另一端连接,第九开关管Q9的第二端接地,第九开关管Q9的第一端接收第二控制信号U4;第十开关管Q10的第三端与第十电阻R10的另一端连接,第十开关管Q10的第二端接地,第十开关管Q10的第一端接收第二控制信号U4。
第九开关管Q9和第十开关管Q10分别为第七开关管Q7和第八开关管Q8的栅极提供驱动控制信号。同时,第七开关管Q7和第八开关管Q8分别通过第九开关管Q9和第十开关管Q10接地,能够防止高频工作产生的干扰导致的电路振荡的问题,以及保证电路中的静电释放。其中,第九开关管Q9的第一端、第二端和第三端以及第十开关管Q10的第一端、第二端和第三端分别为第九开关管Q9的栅极、源极和漏极以及第十开关管Q10的栅极、源极和漏极,第九开关管Q9的源极和漏极以及第十开关管Q10的源极和漏极之间分别形成有寄生二极管。其中,第九开关管Q9和第十开关管Q10为N型沟道的MOSFET管,N型MOS管高电平导通,低电平截止。可选地,在其他实施例中,第九开关管Q9和第十开关管Q10可为NPN三极管。
当第二控制信号U4为高电平时,第九开关管Q9和第十开关管Q10导通,第七开关管Q7和第八开关管Q8的第一端通过第九开关管Q9和第十开关管Q10接地,第七开关管Q7和第八开关管Q8导通,第二射频信号U2经第七开关管Q7和第八开关管Q8输出。
当第二控制信号U4为低电平时,第九开关管Q9和第十开关管Q10截止,第七开关管Q7和第八开关管Q8截止。
本实施例通过控制第二控制信号U4高低电平的转换,实现第七开关管Q7和第八开关管Q8的导通与截止,进而实现输出第二射频信号U2或第二射频信号U2对地旁通,无需额外对第二射频信号U2进行解调和调制。
进一步结合图4参阅图5,图5是图1中第二控制电路的电路示意图。第二控制电路114包括第二电容C2、第十一电阻R11、第十二电阻R12、第十一开关管Q11和第十二开关管Q12。
第二电容C2的一端连接第七开关管Q7的第二端,并接收第二射频信号U2,第二电容C2的另一端连接第十一开关管Q11的第三端,第十一开关管Q11的第二端接地,第十一开关管Q11的第一端连接第十一电阻R11的一端和第十二开关管Q12的第三端,第十一电阻R11的另一端接收第二电压U6,第十二开关管Q12的第二端接地,第十二开关管Q12的第一端连接第十二电阻R12的一端,第十二电阻R12的另一端接地,第十二开关管Q12的第一端和第六电阻R6的一端接收第二控制信号U4。
其中,第二电容C2为耦合电容,对第二射频信号U2起旁通和截止的作用。第十二电阻R12为下拉电阻,保证旁路开关电路110刚上电时第二控制信号U4为低电平,第七开关管Q7和第八开关管Q8处于截止状态。
其中,第十一开关管Q11的第一端、第二端和第三端以及第十二开关管Q12的第一端、第二端和第三端分别为第十一开关管Q11的栅极、源极和漏极以及第十二开关管Q12的栅极、源极和漏极。第十一开关管Q11和第十二开关管Q12为N型沟道的MOSFET管,N型MOS管高电平导通,低电平截止。可选地,在其他实施例中,第十一开关管Q11和第十二开关管Q12可为NPN三极管。
当第二控制信号U4为高电平时,第十二开关管Q12导通,第十一开关管Q11的第一端通过第十二开关管Q12接地,第十一开关管Q11截止。
当第二控制信号U4为低电平时,第十二开关管Q12截止,第十一开关管Q11的第一端通过第十一电阻R11接收第二电压U6,第十一开关管Q11导通,第二射频信号U2通过第二电容C2和第十一开关管Q11导通到地。
其中,第二电压U6为第十一开关管Q11提供供电电压。可选地,第二电压U6可为+5V或+3.3V。
本实施例通过控制第二控制信号U4高低电平的转换,实现第十二开关管Q12的导通或截止,进而实现第十一开关管Q11的导通或截止。当第十一开关管Q11导通时,第二射频信号U2通过第二电容C2和第十一开关管Q11导通到地,减少第二射频信号U2通过第七开关管Q7的源极和漏极与第八开关管Q8的源极和漏极输出,有效增加第一旁路和第二旁路的信号隔离。
进一步参阅图6,当第一控制信号U3为高电平,第二控制信号U4为低电平时,第一射频信号U1经过第一开关管Q1和第二开关管Q2输出,同时第二射频信号U2经过第二电容C2和第十一开关管Q11导通到地,公共端口UOUT输出第一射频信号U1。
当第一控制信号U3为低电平,第二控制信号U4为高电平时,第一射频信号U1经过第一电容C1和第五开关管Q5导通到地,同时第二射频信号U2经过第七开关管Q7和第八开关管Q8输出,公共端口UOUT输出第二射频信号U2。
当第一控制信号U3为高电平,第二控制信号U4为高电平时,第一射频信号U1经过第一开关管Q1和第二开关管Q2输出,同时第二射频信号U2经过第七开关管Q7和第八开关管Q8输出,公共端口UOUT输出第一射频信号U1和第二射频信号U2。
本实施例通过控制第一控制信号U3和第二控制信号U4,实现输出第一射频信号U1或/和第二射频信号U2,无需额外的调制解调器对第一射频信号U1和第二射频信号U2进行解调和调制,降低成本;本实施例设置第一控制电路112和第二控制电路114,通过第一电容C1与第二电容C2,实现对射频信号U1和第二射频信号U2的旁通与截止,提高第一开关电路111与第二开关电路113之间的信号隔离度。
参阅图7,图7是本申请合路器的一实施例的电路示意图。合路器10包括旁路开关电路110和信号控制器120。旁路开关电路110耦接信号控制器120,旁路开关电路110输入端接收多个射频信号,旁路开关电路110接收信号控制器120输出的控制信号,根据控制信号输出其中一个或多个射频信号。可选地,当旁路开关电路110输入端接收两个射频信号时,信号控制器120发送第一控制信号U3和第二控制信号U4给旁路开关电路110,以使旁路开关电路110输出第一射频信号U1或/和第二射频信号U2。
以上仅为本申请的实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种旁路开关电路,其特征在于,所述旁路开关电路至少包括第一开关电路、第一控制电路、第二开关电路和第二控制电路,所述第一开关电路与所述第二开关电路耦接,所述第一控制电路耦接所述第一开关电路,并接收第一控制信号,根据所述第一控制信号控制所述第一开关电路导通或断开;所述第二控制电路耦接所述第二开关电路,并接收第二控制信号,根据所述第二控制信号控制所述第二开关电路导通或断开。
2.根据权利要求1所述旁路开关电路,其特征在于,所述第一开关电路至少包括第一二极管、第二二极管、第一电阻、第二电阻、第三电阻、第四电阻、第一开关管以及第二开关管,所述第一开关管的第一端连接所述第一电阻的一端、所述第一二极管的正极和所述第三电阻的一端,所述第一开关管的第二端连接所述第一电阻的另一端和所述第一二极管的负极,所述第一开关管的第二端接收第一射频信号,所述第一开关管的第三端连接所述第二开关管的第三端,所述第二开关管的第一端连接所述第四电阻的一端、所述第二电阻的一端和所述第二二极管的正极,所述第二开关管的第二端连接所述第二电阻的另一端和所述第二二极管的负极。
3.根据权利要求2所述旁路开关电路,其特征在于,所述第一开关电路进一步包括第三开关管以及第四开关管,所述第三开关管的第三端与所述第一电阻的另一端连接,所述第三开关管的第二端接地,所述第三开关管的第一端接收所述第一控制信号;所述第四开关管的第三端与所述第二电阻的另一端连接,所述第四开关管的第二端接地,所述第四开关管的第一端接收所述第一控制信号。
4.根据权利要求3所述旁路开关电路,其特征在于,所述第一控制电路至少包括第一电容、第五电阻、第五开关管和第六开关管,所述第一电容的一端连接所述第一开关管的第二端,所述第一电容的另一端连接所述第五开关管的第三端,所述第五开关管的第二端接地,所述第五开关管的第一端连接所述第五电阻的一端和所述第六开关管的第三端,所述第五电阻的另一端接收第一电压,所述第六开关管的第二端接地,所述第六开关管的第一端接收所述第一控制信号。
5.根据权利要求4所述旁路开关电路,其特征在于,所述第一控制电路进一步包括第六电阻,所述第六电阻的第一端连接所述第六开关管的第一端,所述第六电阻的另一端接地。
6.根据权利要求5所述旁路开关电路,其特征在于,在所述第一控制信号为高电平时,所述第六开关管导通,所述第五开关管的第一端接地,所述第五开关管截止;所述第三开关管与所述第四开关管导通,所述第一开关管的第一端和所述第二开关管的第一端接地,所述第一开关管和所述第二开关管导通,所述第一射频信号经所述第一开关管和所述第二开关管输出。
7.根据权利要求5所述旁路开关电路,其特征在于,在所述第一控制信号为低电平时,所述第三开关管与所述第四开关管截止,以使所述第一开关管和所述第二开关管截止;所述第六开关管截止,所述第五开关管的第一端通过所述第五电阻接收所述第一电压,所述第五开关管导通,所述第一射频信号通过所述第一电容以及所述第五开关管接地。
8.根据权利要求5所述旁路开关电路,其特征在于,所述第一开关电路和所述第二开关电路相同,所述第一控制电路与所述第二控制电路相同。
9.根据权利要求8所述旁路开关电路,其特征在于,在所述第二控制信号为高电平时,所述第二开关电路导通;在所述第二控制信号为低电平时,所述第二开关电路断开。
10.一种合路器,其特征在于,所述合路器包括信号控制器和如权利要求1-9任意一项所述的旁路开关电路,所述信号控制器与所述旁路开关电路耦接,所述信号控制器发送所述第一控制信号和所述第二控制信号给所述旁路开关电路,以使所述旁路开关电路输出第一射频信号或/和第二射频信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021051258.1U CN212324082U (zh) | 2020-06-09 | 2020-06-09 | 一种合路器及其旁路开关电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021051258.1U CN212324082U (zh) | 2020-06-09 | 2020-06-09 | 一种合路器及其旁路开关电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN212324082U true CN212324082U (zh) | 2021-01-08 |
Family
ID=74026927
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202021051258.1U Active CN212324082U (zh) | 2020-06-09 | 2020-06-09 | 一种合路器及其旁路开关电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN212324082U (zh) |
-
2020
- 2020-06-09 CN CN202021051258.1U patent/CN212324082U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6118343A (en) | Power Amplifier incorporating single drain switch and single negative voltage generator | |
CN1925325B (zh) | 半导体集成电路设备和高频功率放大器模块 | |
US9838068B2 (en) | Transmitter/receiver apparatus, transmitter apparatus and transmitting/receiving method | |
JPH09200021A (ja) | 集積回路 | |
CN103595381A (zh) | 具有非负偏置的开关器件 | |
KR101392323B1 (ko) | Ook 변조 장치 및 이를 포함하는 무선 통신 송신 장치 | |
US20140103862A1 (en) | Power path switching in an electronic device including a plurality of charging ports | |
EP3029835B1 (en) | High-frequency reception circuit and insulated signal-transmission device | |
CN105487086A (zh) | 一种天线自动识别切换装置与方法 | |
CN101617474A (zh) | 电子开关网络 | |
KR20140002520A (ko) | 캐스코드 증폭기를 위한 시스템 및 방법 | |
US9917579B2 (en) | Low power consumption diode switch | |
KR20120098543A (ko) | 고주파 스위칭 어셈블리, 송신기 및 방법 | |
US9948291B1 (en) | 20V to 50V high current ASIC PIN diode driver | |
US10312861B2 (en) | Apparatus for and method of programmable matching network for multiple signal types | |
WO2017030726A1 (en) | 20v to 50v high current asic pin diode driver | |
US9312909B2 (en) | RF switch | |
CN212324082U (zh) | 一种合路器及其旁路开关电路 | |
US20150349759A1 (en) | Level shift circuit | |
CN113783559A (zh) | 一种合路器及其旁路开关电路 | |
US3867699A (en) | Transceiver switching circuit | |
CN105811947A (zh) | 射频开关及多路输出选择器 | |
US20020180510A1 (en) | Communication device | |
CN115102566B (zh) | 无线通信系统及其信号收发装置 | |
CN105207692B (zh) | 无线通讯设备及其控制关时隙功率的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |