CN211127783U - 一种紧凑型单通道数字中频处理板 - Google Patents
一种紧凑型单通道数字中频处理板 Download PDFInfo
- Publication number
- CN211127783U CN211127783U CN201921623892.5U CN201921623892U CN211127783U CN 211127783 U CN211127783 U CN 211127783U CN 201921623892 U CN201921623892 U CN 201921623892U CN 211127783 U CN211127783 U CN 211127783U
- Authority
- CN
- China
- Prior art keywords
- interface
- intermediate frequency
- module
- board
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Power Sources (AREA)
Abstract
一种紧凑型单通道数字中频处理板,包括基于ZYNQ平台结构的中频数字处理芯片,中频数字处理芯片集成PL和PS,PL侧连接有AD采集芯片、TTL控制模块、第一内存模块、系统时钟模块和扩展板,扩展板集成有HDMI接口、LPC高速扩展接口、JTAG接口,PS侧设置有千兆网络接口,连接有第二内存模块、时钟模块、SD卡模块、集成有USB接口和UART接口的扩展板。本实用新型采用一个集成数据转换、传输和处理的基于ZYNQ平台结构的中频数字处理芯片来实现基本框架,采用集成HDMI接口、LPC高速扩展接口、JTAG接口、USB接口、UART接口的扩展板,将整个数字中频处理板的功能模块进行了简化,布局设计紧凑,采用低功耗的TTL控制达到了低功耗的要求。
Description
技术领域
本实用新型涉及数字中频处理技术领域,具体涉及一种紧凑型单通道数字中频处理板。
背景技术
数字中频模块为通信技术中的重要部分,实现了数字中频信号处理和光纤拉远等核心功能。数字中频处理板根据不同需求分为多种类型,例如单通道数字中频处理板和双通道数字中频处理板。对于单通道数字中频处理板,现有的单通道数字中频处理板和双通道数字中频处理板采用的框架区别不大,还是基于处理器连接高速模数转换器、收发传输器以及各种数据接口。单通道数字中频处理板对数据处理的强度不需双通道一样的高要求,而目前这样的设计方式在设计上对于单通道不够精简,可以设计一种更加紧凑和低功耗的单通道数字中频处理板。
实用新型内容
本实用新型的目的在于:为了解决目前单通道数字中频处理板的设计方式不够精简,不够紧凑和低功耗的问题,提出了一种紧凑型单通道数字中频处理板。
本实用新型采用的技术方案如下:
一种紧凑型单通道数字中频处理板,包括基于ZYNQ平台结构的中频数字处理芯片,中频数字处理芯片集成PL和PS,PL侧连接有AD采集芯片、TTL控制模块、第一内存模块、系统时钟模块和扩展板,扩展板集成有HDMI接口、LPC高速扩展接口、JTAG接口,PS侧设置有千兆网络接口,连接有第二内存模块、时钟模块、SD卡模块、集成有USB接口和UART接口的扩展板。
进一步,所述PL侧和PS侧连接内存模块为DDR内存模块。
进一步,所述中频数字处理芯片通过PS端配置时采用从SD卡启动,通过PL端配置时采用从JTAG启动。
进一步,所述AD采集芯片采用AD9265BCPZRL7-125,且采用125MPS采样率,单通道16Bit,1.8V LVDS或COMS电平。
进一步,所述AD采集芯片的采样信号为单通道差分信号输入,设置有一个信号输入接头,接头采用MCX-KE形式,且采用巴伦电路,AD采集芯片还设置有一个单端采样信号接口,单端采样信号接口采用MCX-KE接口。
进一步,所述TTL控制模块采用24路3.3V TTL电平输出控制模块。
综上所述,由于采用了上述技术方案,本实用新型的有益效果是:
1、本实用新型中,采用一个集成数据转换、传输和处理的基于ZYNQ平台结构的中频数字处理芯片来实现基本框架,采用集成HDMI接口、LPC高速扩展接口、JTAG接口、USB接口、UART接口的扩展板,将整个数字中频处理板的功能模块进行了简化,布局设计紧凑,采用低功耗的TTL控制达到了低功耗的要求。
2、本实用新型中,数字中频处理板由1个XC72045芯片提供的两个时钟源来分别作为系统时钟模块和时钟模块,有一个芯片来提供2个时钟,进一步精简了数字中频处理板,减少了器件的使用,降低了功耗。
附图说明
图1是本实用新型中频数字处理板结构组成框图;
图2是本实用新型实施例1中频数字处理板结构示意图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本实用新型,即所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
需要说明的是,术语“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个......”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以下结合实施例对本发明的特征和性能作进一步的详细描述。
实施例1
本实用新型较佳实施例提供的一种紧凑型单通道数字中频处理板,如图1所示,包括基于ZYNQ平台结构的中频数字处理芯片,中频数字处理芯片集成PL和PS,PL侧连接有AD采集芯片、TTL控制模块、第一内存模块、系统时钟模块和扩展板,扩展板集成有HDMI接口、LPC高速扩展接口、JTAG接口,PS侧设置有千兆网络接口,连接有第二内存模块、时钟模块、SD卡模块、集成有USB接口和UART接口的扩展板。
本实施例中,基于ZYNQ平台结构的中频数字处理芯片Xilinx ZYNQ 2FFG900I(根据布局空间可以更换XC7Z045-2FFG676I或者其它Zynq-7000系列芯片)。
进一步,本实施例中所述PL侧和PS侧连接内存模块为DDR内存模块。PL侧采用MT41J512M16HA-125-IT单颗粒8Gb的DDR3做数据缓存,总容量1GByte,位宽16bit,器件最高支持1600MT/s,DDR3时钟来自于PL的系统时钟模块。PS侧采用MT41J256M16HA-125-IT双颗粒8Gb DDR3做系统运行缓存,总容量1GByte,位宽32bit,器件最高支持1600MT/s,DDR3时钟来自于PS的时钟模块。
SD卡模块采用8~32G的SD卡存储,采用TF SD卡座子,PS MIO SDIO 0接口。
进一步,本实施例中所述中频数字处理芯片通过PS端配置时采用从SD卡启动,通过PL端配置时采用从JTAG启动。
进一步,本实施例中所述AD采集芯片采用AD9265BCPZRL7-125,且采用125MPS采样率,单通道16Bit,1.8V LVDS或COMS电平。
进一步,本实施例中所述AD采集芯片的采样信号为单通道差分信号输入,设置有一个信号输入接头,接头采用MCX-KE形式,且采用巴伦电路,AD采集芯片还设置有一个单端采样信号接口,单端采样信号接口采用MCX-KE接口。
进一步,本实施例中系统时钟模块和PS时钟模块可分别采用时钟芯片和时钟电路来提供时钟信号,具体如下:
a)系统时钟模块:
1)由200MHz LVPECL振荡器提供时钟源,该时钟源连接到时钟芯片XC7Z045位于PL上的MRCC管脚;
2)振荡器类型:SIT9102AI-243N25E200(200MHz):
3)频率抖动:20ppm;
4)LVDS差分输出。
b)PS时钟模块:
1)PS时钟由1.8V LVCMOS单端固定33.33MHz振荡器提供,该时钟连接到PS上的PS_clk管脚;
2)振荡器类型:SiT8103AI-23-118E-33.33Y(33.33MHz):
3)频率抖动:20ppm;
4)单端输出。
进一步,本实施例中所述TTL控制模块采用24路3.3V TTL电平输出控制模块。
本实用新型数字中频处理板可采用采用电池Seiko TS518SE_FL35E 1.5V进行供电。
本实用新型中,采用一个集成数据转换、传输和处理的基于ZYNQ平台结构的中频数字处理芯片来实现基本框架,采用集成HDMI接口、LPC高速扩展接口、JTAG接口、USB接口、UART接口的扩展板,将整个数字中频处理板的功能模块进行了简化,布局设计紧凑,采用低功耗的TTL控制达到了低功耗的要求。
实施例2
本实用新型较佳实施例在实施例1的基础上,中频数字处理芯片还连接有状态LED模块,包括FPGA-DONE LED,Power LED状态灯,SYS状态灯。能够对处理板的工作状态进行较好地显示。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (6)
1.一种紧凑型单通道数字中频处理板,其特征在于:包括基于ZYNQ平台结构的中频数字处理芯片,中频数字处理芯片集成PL和PS,PL侧连接有AD采集芯片、TTL控制模块、第一内存模块、系统时钟模块和扩展板,扩展板集成有HDMI接口、LPC高速扩展接口、JTAG接口,PS侧设置有千兆网络接口,连接有第二内存模块、时钟模块、SD卡模块、集成有USB接口和UART接口的扩展板。
2.根据权利要求1所述的一种紧凑型单通道数字中频处理板,其特征在于:所述PL侧和PS侧连接内存模块为DDR内存模块。
3.根据权利要求1所述的一种紧凑型单通道数字中频处理板,其特征在于:所述中频数字处理芯片通过PS端配置时采用从SD卡启动,通过PL端配置时采用从JTAG启动。
4.根据权利要求1所述的一种紧凑型单通道数字中频处理板,其特征在于:所述AD采集芯片采用AD9265BCPZRL7-125,且采用125MPS采样率,单通道16Bit,1.8V LVDS或COMS电平。
5.根据权利要求1或4所述的一种紧凑型单通道数字中频处理板,其特征在于:所述AD采集芯片的采样信号为单通道差分信号输入,设置有一个信号输入接头,接头采用MCX-KE形式,且采用巴伦电路,AD采集芯片还设置有一个单端采样信号接口,单端采样信号接口采用MCX-KE接口。
6.根据权利要求1所述的一种紧凑型单通道数字中频处理板,其特征在于:所述TTL控制模块采用24路3.3V TTL电平输出控制模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921623892.5U CN211127783U (zh) | 2019-09-26 | 2019-09-26 | 一种紧凑型单通道数字中频处理板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921623892.5U CN211127783U (zh) | 2019-09-26 | 2019-09-26 | 一种紧凑型单通道数字中频处理板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211127783U true CN211127783U (zh) | 2020-07-28 |
Family
ID=71701018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921623892.5U Active CN211127783U (zh) | 2019-09-26 | 2019-09-26 | 一种紧凑型单通道数字中频处理板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211127783U (zh) |
-
2019
- 2019-09-26 CN CN201921623892.5U patent/CN211127783U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110289859A (zh) | 基于多片adc的并行时间交替高速采样系统 | |
CN210244138U (zh) | 一种三通道高速采集板卡 | |
CN204178360U (zh) | 一种多路信号采集处理电路 | |
CN105281783A (zh) | 基于fpga和dsp平台的信号解码单元及其实现方法 | |
CN205901714U (zh) | 一种s频段收发一体化处理器 | |
CN103777716A (zh) | 一种基于vpx总线的fmc结构3u通用载板 | |
CN208401881U (zh) | 一种基带控制系统 | |
CN203590225U (zh) | 超远距离蓝牙通信模块 | |
CN105786741A (zh) | 一种soc高速低功耗总线及转换方法 | |
CN211127783U (zh) | 一种紧凑型单通道数字中频处理板 | |
CN112069111B (zh) | 一种兼容双向传输的Retimer转接卡电路设计 | |
CN210351132U (zh) | 一种ctx型双向发射通道组件 | |
CN210222733U (zh) | 一种高速数字中频采集板 | |
CN106059599A (zh) | 一种s频段收发一体化处理器系统 | |
CN214122753U (zh) | 一种多通道的射频直采系统 | |
CN110362433A (zh) | 能够进行多接口测试的系统 | |
US20030016487A1 (en) | Method and apparatus of interface conversion for handheld device | |
CN207689841U (zh) | 用于电网系统时间同步的客户终端设备 | |
CN207939517U (zh) | 一种双通道发射的sfp+光模块 | |
CN214151694U (zh) | 一种基于scm核心模块的低功耗小体积的手持平板主板 | |
CN214278718U (zh) | 一种数字信号处理装置 | |
CN216291092U (zh) | 一种基于fpga的数字图像信号处理电路 | |
CN219676578U (zh) | 一种带指示灯的USB Type-C转四路RS232的转换器 | |
CN111404970A (zh) | 一种智能化低功耗的无线通信协议转化系统 | |
CN216249232U (zh) | 一种视频高速采集与处理电路结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |