CN210692047U - 电平转换模组和显示装置 - Google Patents
电平转换模组和显示装置 Download PDFInfo
- Publication number
- CN210692047U CN210692047U CN202020079006.3U CN202020079006U CN210692047U CN 210692047 U CN210692047 U CN 210692047U CN 202020079006 U CN202020079006 U CN 202020079006U CN 210692047 U CN210692047 U CN 210692047U
- Authority
- CN
- China
- Prior art keywords
- driving voltage
- signal
- level
- decoder
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型提供一种电平转换模组和显示装置。所述电平转换模组包括通信信号提供电路和电平转换电路;所述电平转换电路包括电平转换器和解码器;所述通信提供电路与所述解码器耦接,用于为所述解码器提供通信信号;所述通信信号中携带有生成至少两个驱动电压信号所需的信息;所述解码器用于对所述通信信号进行解码,得到所述生成至少两个驱动电压信号所需的信息;所述电平转换器与所述解码器耦接,用于根据所述生成至少两个驱动电压信号所需的信息,生成并输出至少两个驱动电压信号。本实用新型可以减少用于提供输入信号的信号线的数量和电平转换电路的输入接口的数量。
Description
技术领域
本实用新型涉及电平转换技术领域,尤其涉及一种电平转换模组和显示装置。
背景技术
在显示产品开发过程中,GOA(Gate On Array,设置于阵列基板上的栅极驱动电路)波形需要的电压规格与控制系统芯片的电压规格不匹配时就需要使用电平转换芯片进行电平转换,传统的电平转换芯片都是输入输出一对一的设计。
显示装置在显示过程中,驱动电压信号的电压幅值与CPU(中央处理器)的控制I/O(输入/输出)电压不匹配,在设计过程中为了完成通信要求,需要增加电平转换芯片进行电压匹配,在传统的设计中都是输入输出一对一,在现今的GOA设计中需要的驱动电压信号的波形数量种类较多,如果采用传统的IC(Integrated Circuit)设计方案会导致CPU的输入接口的数量和CPU的输出接口的较多,并且在如今高密度的电路设计中对PCB(PrintedCircuit Board,印刷电路板)的设计难度也会增加。
实用新型内容
本实用新型的主要目的在于提供一种电平转换模组和显示装置,解决现有技术中电平转换电路接口数量紧张以及PCB(Printed Circuit Board,印刷电路板)设计难度大的问题。
为了达到上述目的,本实用新型提供了一种电平转换模组,包括通信信号提供电路和电平转换电路;所述电平转换电路包括电平转换器和解码器;
所述通信提供电路与所述解码器耦接,用于为所述解码器提供通信信号;所述通信信号中携带有生成至少两个驱动电压信号所需的信息;
所述解码器用于对所述通信信号进行解码,得到所述生成至少两个驱动电压信号所需的信息;
所述电平转换器与所述解码器耦接,用于根据所述生成至少两个驱动电压信号所需的信息,生成并输出至少两个驱动电压信号。
实施时,本实用新型所述的电平转换模组还包括反馈电路;所述反馈电路与所述电平转换器耦接,用于接收所述驱动电压信号,并比较所述驱动电压信号与预先设定的标准驱动电压信号,得到比较结果,并将比较结果反馈至所述电平转换器;
所述电平转换器用于根据所述比较结果调整输出的所述驱动电压信号。
实施时,所述通信信号为点对点信号。
实施时,所述驱动电压信号为方波信号。
实施时,所述信息包括:所述驱动电压信号的上升沿对应的时刻、所述驱动电压信号的下降沿对应的时刻、当所述驱动电压信号的电位为第一电压时的电压值,以及,当所述驱动电压信号的电位为第二电压时的电压值。
本实用新型还提供了一种显示装置,包括上述的电平转换模组。
实施时,本实用新型实施例所述的显示装置还包括中央处理器;
所述电平转换模组包括的通信信号提供电路设置于所述中央处理器中。
实施时,本实用新型实施例所述的显示装置还包括显示模组;所述显示模组包括控制系统;
所述电平转换器与所述控制系统耦接,用于输出至少两个驱动电压信号至所述控制系统。
实施时,所述电平转换模组包括反馈电路;
所述反馈电路设置于所述控制系统中。
与现有技术相比,本实用新型所述的电平转换模组和显示装置将可以减少用于提供输入信号(在本实用新型实施例中,所述输入信号即为所述通信信号)的信号线的数量和电平转换电路的输入接口的数量,能够有效缓解电平转换电路接口数量紧张以及PCB(Printed Circuit Board,印刷电路板)设计难度大的问题,优化布线难度。
附图说明
图1是本实用新型实施例所述的电平转换模组的结构图;
图2是本实用新型另一实施例所述的电平转换模组的结构图;
图3是驱动电压波形的一实施例的波形图;
图4是本实用新型实施例所述的显示装置的结构图;
图5是现有的显示装置的结构图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本实用新型实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本实用新型实施例所述的电平转换模组包括通信信号提供电路11和电平转换电路LS;所述电平转换电路LS包括电平转换器21和解码器22;
所述通信提供电路11与所述解码器22耦接,用于为所述解码器22提供通信信号;所述通信信号中携带有生成至少两个驱动电压信号所需的信息;
所述解码器22用于对所述通信信号进行解码,得到所述生成至少两个驱动电压信号所需的信息;
所述电平转换器21与所述解码器22耦接,用于根据所述生成至少两个驱动电压信号所需的信息,生成并输出至少两个驱动电压信号。
本实用新型实施例所述的电平转换模组将输入信号替换为通信信号,该电平转换模组包括通信信号提供电路11和电平转换电路LS,所述电平转换电路LS包括电平转换器21和解码器22;所述通信信号提供电路11用于提供所述通信信号至所述解码器22;所述解码器22对所述通信信号进行解码,得到生成至少两个驱动电压信号所需的信息,电平转换器21根据该信号,生成并输出至少两个驱动电压信号;本实用新型实施例所述的电平转移模组可以减少用于提供输入信号(在本实用新型实施例中,所述输入信号即为所述通信信号)的信号线的数量和电平转换电路LS的输入接口的数量,能够有效缓解电平转换电路接口数量紧张以及PCB(Printed Circuit Board,印刷电路板)设计难度大的问题,优化布线难度。
在实际操作时,所述电平转换电路LS可以为电平转换芯片,所述电平转换电路LS可以通过输入接口接收所述通信信号。
在具体实施时,所述通信信号可以为P-to-P(点对点信号),但不以此为限。点对点信号的优点是没有单独的时钟差分对,将时钟新型嵌入到数据差分对中,能有效降低EMI(Electro Magnetic Interference,电磁干扰)风险,减少信号线的数量,能有效缓解电平转换芯片的I/O(输入/输出)接口数量紧张,以及PCB设计难度大的线性。
优选的,如图2所示,本实用新型所述的电平转换模组还可以包括反馈电路30;所述反馈电路30与所述电平转换器21耦接,用于接收所述驱动电压信号,并比较所述驱动电压信号与预先设定的标准驱动电压信号,得到比较结果,并将比较结果反馈至所述电平转换器21;
所述电平转换器21用于根据所述比较结果调整输出的所述驱动电压信号。
在优选情况下,本实用新型实施例所述的电平转换模组还可以包括反馈电路30,反馈电路30通过调节电平转换器21输出的驱动电压信号,以保证显示模组的控制系统接收的驱动电压信号的波形准确,提升驱动电压信号输出精度。
在具体实施时,所述显示模组包括控制系统,所述控制系统与所述电平转换器21耦接,用于接收所述驱动电压信号,但不以此为限。
在具体实施时,所述标准驱动电压信号可以根据实际需求预先设定。
具体的,所述驱动电压信号可以为方波信号。
所述驱动电压信号的一实施例的波形可以如图3所示,但不以此为限。
在具体实施时,所述信息可以包括:所述驱动电压信号的上升沿对应的时刻、所述驱动电压信号的下降沿对应的时刻、当所述驱动电压信号的电位为第一电压时的电压值,以及,当所述驱动电压信号的电位为第二电压时的电压值。
在具体实施时,所述第一电压为较高电压(所述第一电压的电压值比第二电压的电压值高),所述第二电压为较低电压(所述第二电压的电压值比第一电压的电压值低)。
例如,在如图3所示的驱动电压信号的实施例中,当所述驱动电压信号的电压值为第二电压时,该电压值可以为0V;当所述驱动电压信号的电压值为第一电压时,该电压值可以为3.3V或1.8V,但不以此为限。
在图3中,标号为DS的为驱动电压信号。
本实用新型实施例所述的显示装置包括上述的电平转换模组。
具体的,本实用新型实施例所述的显示装置还可以包括中央处理器;
所述电平转换模组包括的通信信号提供电路设置于所述中央处理器中。
具体的,本实用新型实施例所述的显示装置还可以包括显示模组;所述显示模组包括控制系统;
所述电平转换器与所述控制系统耦接,用于输出至少两个驱动电压信号至所述控制系统。
具体的,所述电平转换模组可以包括反馈电路;
所述反馈电路设置于所述控制系统中。
如图4所示,在具体实施时,本实用新型实施例所述的显示装置可以包括中央处理器Cp、电平转换电路LS和显示模组,所述显示模组可以包括控制系统Sy;所述电平转换电路LS包括解码器(在图4中未示出)和电平转换器(在图4中未示出);所述中央处理器Cp可以包括所述通信信号提供电路(图4中未示出);所述控制系统Sy包括反馈电路(图4中未示出);
所述电平转换电路LS包括两个输入接口和N个输出接口;其中,
所述两个输入接口可以为:第一输入接口IP和第二输入接口IN;
在图4中,标号为Out1的为第一输出接口,标号为Out2的为第二输出接口,标号为OutN的为第N输出接口;N为大于2的整数;
所述通信信号提供电路通过InP和InN向电平转换电路LS提供P-to-P信号(点对点信号,所述点对点信号中携带有生成至少两个驱动电压信号所需的信息),所述解码器对所述点对点信号进行解码,得到生成至少两个驱动电压信号所需的信息,电平转换器根据该信号,生成并输出至少两个驱动电压信号,并通过以上各输出接口输出所述驱动电压信号至控制系统Sy;
所述反馈电路用于接收所述驱动电压信号,并比较所述驱动电压信号与预先设定的标准驱动电压信号,得到比较结果,并将比较结果反馈至所述电平转换器;所述电平转换器根据所述比较结果调整输出的所述驱动电压信号,以提升驱动电压信号生成精度。
在图4中,标号为VCCA的为第一工作电压,标号为VCCB的为第二工作电压。
在现有技术中,电平转换芯片的输入接口的数量和电平转换芯片的输出接口的数量相同,也即输入输出一对一。如图5所示,在现有技术中,显示装置可以包括中央处理器Cp、电平转换芯片50和显示模组,所述显示模组可以包括控制系统Sy;
电平转换芯片50包括N个输入接口和N个输出接口;
在图5中,在现有的显示装置中,标号为In1的为第一输入接口,标号为In2的为第二输入接口,标号为InN的为第N输入接口,标号为Out1的为第一输出接口,标号为Out2的为第二输出接口,标号为OutN的为第N输出接口;N为大于2的整数;
中央处理器Cp向各个输入接口提供输入信号,在现有技术中,所述输入信号可以为方波信号,所述电平转换芯片50对所述输入信号进行电平转换,以生成驱动电压信号,并通过以上各输出接口输出所述驱动电压信号。现有的电平转换芯片采用的I/O接口数量多。
本实用新型实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。
Claims (9)
1.一种电平转换模组,其特征在于,包括通信信号提供电路和电平转换电路;所述电平转换电路包括电平转换器和解码器;
所述通信提供电路与所述解码器耦接,用于为所述解码器提供通信信号;所述通信信号中携带有生成至少两个驱动电压信号所需的信息;
所述解码器用于对所述通信信号进行解码,得到所述生成至少两个驱动电压信号所需的信息;
所述电平转换器与所述解码器耦接,用于根据所述生成至少两个驱动电压信号所需的信息,生成并输出至少两个驱动电压信号。
2.如权利要求1所述的电平转换模组,其特征在于,还包括反馈电路;所述反馈电路与所述电平转换器耦接,用于接收所述驱动电压信号,并比较所述驱动电压信号与预先设定的标准驱动电压信号,得到比较结果,并将比较结果反馈至所述电平转换器;
所述电平转换器用于根据所述比较结果调整输出的所述驱动电压信号。
3.如权利要求1所述的电平转换模组,其特征在于,所述通信信号为点对点信号。
4.如权利要求1所述的电平转换模组,其特征在于,所述驱动电压信号为方波信号。
5.如权利要求1所述的电平转换模组,其特征在于,所述信息包括:所述驱动电压信号的上升沿对应的时刻、所述驱动电压信号的下降沿对应的时刻、当所述驱动电压信号的电位为第一电压时的电压值,以及,当所述驱动电压信号的电位为第二电压时的电压值。
6.一种显示装置,其特征在于,包括如权利要求1至5中任一权利要求所述的电平转换模组。
7.如权利要求6所述的显示装置,其特征在于,还包括中央处理器;
所述电平转换模组包括的通信信号提供电路设置于所述中央处理器中。
8.如权利要求6所述的显示装置,其特征在于,还包括显示模组;所述显示模组包括控制系统;
所述电平转换器与所述控制系统耦接,用于输出至少两个驱动电压信号至所述控制系统。
9.如权利要求8所述的显示装置,其特征在于,所述电平转换模组包括反馈电路;
所述反馈电路设置于所述控制系统中。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020079006.3U CN210692047U (zh) | 2020-01-15 | 2020-01-15 | 电平转换模组和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020079006.3U CN210692047U (zh) | 2020-01-15 | 2020-01-15 | 电平转换模组和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210692047U true CN210692047U (zh) | 2020-06-05 |
Family
ID=70904270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020079006.3U Active CN210692047U (zh) | 2020-01-15 | 2020-01-15 | 电平转换模组和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210692047U (zh) |
-
2020
- 2020-01-15 CN CN202020079006.3U patent/CN210692047U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10510428B2 (en) | Shift register circuitry and driving method thereof, gate driving circuitry and display device | |
JP4637813B2 (ja) | 液晶表示パネルにおけるソースドライバーのレシーバー | |
EP3165998A1 (en) | Transmit electrode scanning circuit, array substrate and display device | |
WO2020164193A1 (zh) | Goa 电路及显示面板 | |
US11936378B2 (en) | Interface circuit and electronic apparatus | |
WO2022089067A1 (zh) | 栅极驱动单元、栅极驱动方法,栅极驱动电路和显示装置 | |
KR20210024382A (ko) | 스캔 신호 구동부와 그를 포함한 표시 장치 | |
EP4053899A1 (en) | Display substrate, display device, and display driving method | |
CN110909661A (zh) | 指纹识别显示面板及指纹识别显示装置 | |
CN108597451A (zh) | 像素驱动电路 | |
JP2006340337A (ja) | 受信回路、差動信号受信回路、インターフェース回路及び電子機器 | |
CN210692047U (zh) | 电平转换模组和显示装置 | |
CN107527594B (zh) | 一种脉冲信号调整电路及液晶显示屏的背光驱动电路 | |
CN114283739B (zh) | 像素电路及其驱动方法、显示装置 | |
CN1287349C (zh) | 输出控制电路、驱动电路、电光装置和电子设备 | |
CN100530964C (zh) | 信号产生电路 | |
US11948494B2 (en) | Driver chip and display device | |
JP6429282B2 (ja) | 高解析ディスプレイ及びそのドライバーチップ | |
KR102282935B1 (ko) | 게이트 드라이브 ic와 이를 포함한 표시장치 | |
CN100498439C (zh) | 液晶显示装置驱动系统 | |
Seong et al. | 25‐1: Multi‐bit MIP (Memory‐in‐Pixel)‐based Pixel Circuit of CMOS Backplane for Micro‐LED Display | |
CN221225819U (zh) | 一种基于hdmi信号驱动的pcb、显示屏及电子设备 | |
CN216902207U (zh) | 扫描信号驱动电路、显示面板及电子设备 | |
CN118041342A (zh) | 一种fpga的管脚电平动态转换方法及系统 | |
KR102215480B1 (ko) | 터치 스크린의 센싱 장치 및 센싱 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |