CN209266406U - 一种静电泄放电路及装置 - Google Patents

一种静电泄放电路及装置 Download PDF

Info

Publication number
CN209266406U
CN209266406U CN201821898941.1U CN201821898941U CN209266406U CN 209266406 U CN209266406 U CN 209266406U CN 201821898941 U CN201821898941 U CN 201821898941U CN 209266406 U CN209266406 U CN 209266406U
Authority
CN
China
Prior art keywords
diode
npn triode
well area
pad
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201821898941.1U
Other languages
English (en)
Inventor
张登军
李建球
安友伟
余作欢
杨小龙
刘大海
张亦锋
李迪
陈晓君
逯钊琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Boya Semiconductor Co Ltd
Original Assignee
Hefei Boya Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Boya Semiconductor Co Ltd filed Critical Hefei Boya Semiconductor Co Ltd
Priority to CN201821898941.1U priority Critical patent/CN209266406U/zh
Application granted granted Critical
Publication of CN209266406U publication Critical patent/CN209266406U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

本实用新型公开了一种静电泄放电路及装置,其中的静电泄放电路包括PAD、PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2;所述PN二极管D1的正极、PN二极管D2的负极、PAD以及NPN三极管Q1和NPN三极管Q2的集电极连接于一起,所述PN二极管D1的负极和NPN三极管Q2的发射极均连接到电源端VCC,所述PN二极管D2的正极和NPN三极管Q1的负极共同连接到参考地GND。相比于传统技术,本实用新型可以实现芯片到电源端之间的负电荷泄放,从而保护芯片不受损坏,并且可适用于多种不同的情况,大大提升了芯片的安全系数。

Description

一种静电泄放电路及装置
技术领域
本实用新型涉及半导体芯片领域,尤其是一种静电泄放电路及装置。
背景技术
静电在各式电路板上都是存在的,其瞬间电压很高,一旦不能将其向外泄放出,则很大可能会烧毁电路元器件;目前,在传统的静电泄放电路中,当芯片到电源端之间发生负电荷放电时,通常没有直接放电的通路,使得芯片容易被打坏。
实用新型内容
为了解决上述问题,本实用新型的目的是提供一种静电泄放电路及装置,可以实现芯片到电源端之间的负电荷泄放,从而保护芯片不受损坏。
为了弥补现有技术的不足,本实用新型实施例采用的技术方案是:
一种静电泄放电路,包括PAD、PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2;所述PN二极管D1的正极、PN二极管D2的负极、PAD以及NPN三极管Q1和NPN三极管Q2的集电极连接于一起,所述PN二极管D1的负极和NPN三极管Q2的发射极均连接到电源端VCC,所述PN二极管D2的正极和NPN三极管Q1的负极共同连接到参考地GND。
进一步,所述NPN三极管Q1和NPN三极管Q2的基极连接于一起。
一种静电泄放装置,包括PCB板,所述PCB板包括PAD、P型注入区域、N型MOS管漏区、NWELL阱区域、PWELL阱区域和N型MOS管源区;所述P型注入区域与NWELL阱区域之间寄生形成PN二极管D1,所述N型MOS管漏区与PWELL阱区域之间寄生形成PN二极管D2,所述N型MOS管漏区、PWELL阱区域和N型MOS管源区之间寄生形成NPN三极管Q1,所述N型MOS管漏区、NWELL阱区域和PWELL阱区域之间寄生形成NPN三极管Q2,所述PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2与PAD之间形成静电泄放通路。
进一步,所述PCB板还包括N型注入环区域,所述N型注入环区域与NWELL阱区域相连接。
进一步,所述PCB板还包括P型注入环区域,所述PWELL阱区域和/或N型注入环区域与P型注入环区域相连接。
本实用新型实施例中提供的一个或多个技术方案,至少具有如下有益效果:当从PAD到参考地GND发生正静电时,由于PN二极管D2的正负极方向与该静电方向相反,因此位于两者之间的PN二极管D2不导通,但NPN三极管Q1正向导通,由此通过其发射极进行有效放电;与之相反,当从PAD到参考地GND发生正负电时,由于静电方向相反,因此只导通PN二极管D2并通过其进行放电;同理,当从PAD到电源端VCC发生正静电时,由于PN二极管D2的正负极方向与该静电方向相同,因此位于两者之间的PN二极管D2导通,NPN三极管Q2不正向导通,由此通过PN二极管D2进行有效放电;与之相反,当从PAD到参考地GND发生正负电时,由于静电方向相反,因此不导通PN二极管D2,而是正向导通NPN三极管Q2并通过其进行放电。并且,还提供了相应装置,利用其内部各区域之间的寄生电路器件就可实现放电,无需额外设置电路元件,不仅降低成本,而且更加方便制作。可见,本实用新型可以实现芯片到电源端之间的负电荷泄放,从而保护芯片不受损坏,并且可适用于多种不同的情况,大大提升了芯片的安全系数。
附图说明
下面结合附图给出本实用新型较佳实施例,以详细说明本实用新型的实施方案。
图1是本实用新型实施例的一种静电泄放电路的电路原理图;
图2是本实用新型实施例的一种静电泄放装置的结构示意图。
具体实施方式
参照图1,本实用新型实施例提供的一种静电泄放电路,包括PAD、PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2;所述PN二极管D1的正极、PN二极管D2的负极、PAD以及NPN三极管Q1和NPN三极管Q2的集电极连接于一起,所述PN二极管D1的负极和NPN三极管Q2的发射极均连接到电源端VCC,所述PN二极管D2的正极和NPN三极管Q1的负极共同连接到参考地GND。
具体地,PAD即PCB焊盘,作为本领域的通用名词;当从PAD到参考地GND发生正静电时,由于PN二极管D2的正负极方向与该静电方向相反,因此位于两者之间的PN二极管D2不导通,但NPN三极管Q1正向导通,由此通过其发射极进行有效放电;与之相反,当从PAD到参考地GND发生正负电时,由于静电方向相反,因此只导通PN二极管D2并通过其进行放电;同理,当从PAD到电源端VCC发生正静电时,由于PN二极管D2的正负极方向与该静电方向相同,因此位于两者之间的PN二极管D2导通,NPN三极管Q2不正向导通,由此通过PN二极管D2进行有效放电;与之相反,当从PAD到参考地GND发生正负电时,由于静电方向相反,因此不导通PN二极管D2,而是正向导通NPN三极管Q2并通过其进行放电。可见,本实用新型可以实现芯片到电源端之间的负电荷泄放,从而保护芯片不受损坏,并且可适用于多种不同的情况,大大提升了芯片的安全系数。
进一步,所述NPN三极管Q1和NPN三极管Q2的基极连接于一起,可以减少电流串扰,提高电路整体稳定性。
参照图2,本实用新型实施例提供的一种静电泄放装置,包括PCB板,所述PCB板包括PAD、P型注入区域、N型MOS管漏区、NWELL阱区域、PWELL阱区域和N型MOS管源区;所述P型注入区域与NWELL阱区域之间寄生形成PN二极管D1,所述N型MOS管漏区与PWELL阱区域之间寄生形成PN二极管D2,所述N型MOS管漏区、PWELL阱区域和N型MOS管源区之间寄生形成NPN三极管Q1,所述N型MOS管漏区、NWELL阱区域和PWELL阱区域之间寄生形成NPN三极管Q2,所述PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2与PAD之间形成静电泄放通路。
具体地,当从PAD到参考地GND发生正静电时,PWELL阱区域等效为NPN三极管Q1的发射极,向外放电;当从PAD到参考地GND发生正负电时,PWELL阱区域等效为PN二极管D2的负极,向外放电;当从PAD到电源端VCC发生正静电时,此时NWELL阱区域等效为PN二极管D2的正极,向外放电;当从PAD到电源端VCC发生正负电时,NWELL阱区域等效为NPN三极管Q2的发射极,向外放电;可见,本实用新型可以实现芯片到电源端之间的负电荷泄放,从而保护芯片不受损坏,并且可适用于多种不同的情况,大大提升了芯片的安全系数。
进一步,所述PCB板还包括N型注入环区域,所述N型注入环区域与NWELL阱区域相连接,使得NWELL阱区域可通过N型注入环区域向外放电,可以更有利地引导放电。
进一步,所述PCB板还包括P型注入环区域,所述PWELL阱区域和/或N型注入环区域与P型注入环区域相连接,可以起到引导PWELL阱区域放电的作用;优选地,N型注入环区域与P型注入环区域可直接通过导线连接,因此两者可承受的共同放电会更加稳定,可进一步降低放电瞬间电压,从而提高放电时的安全系数。
以上内容对本实用新型的较佳实施例和基本原理作了详细论述,但本实用新型并不局限于上述实施方式,熟悉本领域的技术人员应该了解在不违背本实用新型精神的前提下还会有各种等同变形和替换,这些等同变形和替换都落入要求保护的本实用新型范围内。

Claims (5)

1.一种静电泄放电路,其特征在于:包括PAD、PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2;所述PN二极管D1的正极、PN二极管D2的负极、PAD以及NPN三极管Q1和NPN三极管Q2的集电极连接于一起,所述PN二极管D1的负极和NPN三极管Q2的发射极均连接到电源端VCC,所述PN二极管D2的正极和NPN三极管Q1的负极共同连接到参考地GND。
2.根据权利要求1所述的一种静电泄放电路,其特征在于:所述NPN三极管Q1和NPN三极管Q2的基极连接于一起。
3.一种应用权利要求1或2所述静电泄放电路的静电泄放装置,其特征在于:包括PCB板,所述PCB板包括PAD、P型注入区域、N型MOS管漏区、NWELL阱区域、PWELL阱区域和N型MOS管源区;所述P型注入区域与NWELL阱区域之间寄生形成PN二极管D1,所述N型MOS管漏区与PWELL阱区域之间寄生形成PN二极管D2,所述N型MOS管漏区、PWELL阱区域和N型MOS管源区之间寄生形成NPN三极管Q1,所述N型MOS管漏区、NWELL阱区域和PWELL阱区域之间寄生形成NPN三极管Q2,所述PN二极管D1、PN二极管D2、NPN三极管Q1和NPN三极管Q2与PAD之间形成静电泄放通路。
4.根据权利要求3所述的一种静电泄放装置,其特征在于:所述PCB板还包括N型注入环区域,所述N型注入环区域与NWELL阱区域相连接。
5.根据权利要求4所述的一种静电泄放装置,其特征在于:所述PCB板还包括P型注入环区域,所述PWELL阱区域和/或N型注入环区域与P型注入环区域相连接。
CN201821898941.1U 2018-11-16 2018-11-16 一种静电泄放电路及装置 Withdrawn - After Issue CN209266406U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201821898941.1U CN209266406U (zh) 2018-11-16 2018-11-16 一种静电泄放电路及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201821898941.1U CN209266406U (zh) 2018-11-16 2018-11-16 一种静电泄放电路及装置

Publications (1)

Publication Number Publication Date
CN209266406U true CN209266406U (zh) 2019-08-16

Family

ID=67555117

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201821898941.1U Withdrawn - After Issue CN209266406U (zh) 2018-11-16 2018-11-16 一种静电泄放电路及装置

Country Status (1)

Country Link
CN (1) CN209266406U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109449155A (zh) * 2018-11-16 2019-03-08 合肥博雅半导体有限公司 一种静电泄放电路及装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109449155A (zh) * 2018-11-16 2019-03-08 合肥博雅半导体有限公司 一种静电泄放电路及装置
CN109449155B (zh) * 2018-11-16 2024-05-24 合肥博雅半导体有限公司 一种静电泄放电路及装置

Similar Documents

Publication Publication Date Title
CN101211968B (zh) 一种用于静电放电的晶闸管的制作方法
CN101916760A (zh) 一种有效避免闩锁效应的可控硅esd保护结构
CN209266406U (zh) 一种静电泄放电路及装置
CN103165600B (zh) 一种esd保护电路
CN206164388U (zh) 一种同步整流芯片
CN104103635B (zh) 静电放电保护结构
CN109449155A (zh) 一种静电泄放电路及装置
CN102315258B (zh) 寄生晶闸管以及静电保护电路
CN102148241A (zh) 一种耦合电容触发可控硅器件
CN208189589U (zh) 一种高维持电压npnpn型双向可控硅静电防护器件
CN104051505A (zh) 一种ldmos esd器件
CN202977426U (zh) 一种逆导型igbt的背面版图布局
CN204792791U (zh) 一种紧凑灵活型齐纳二极管触发scr的esd保护器件
CN208707337U (zh) 一种用于与Lightning插头配合的移动电源电路
CN204028765U (zh) 一种电脑开机电路
CN208421192U (zh) 一种电源上电检测电路以及atm机
CN209526518U (zh) 一种过压保护电路及其投光灯
CN108520857B (zh) 一种快恢复二极管及其制作方法
CN202815478U (zh) 一种低边驱动电路
CN110461061A (zh) 一种基于微动开关或光耦控制的单火线取电电路
CN103683257A (zh) 一种高可靠性的静电防护电路
CN204464291U (zh) 一种静电保护用晶闸管
CN220290794U (zh) 一种预防短路的场效应晶体管
CN218957712U (zh) 一种组合式贴片二极管
CN206610828U (zh) 一种高亮度发光二极管

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
AV01 Patent right actively abandoned
AV01 Patent right actively abandoned
AV01 Patent right actively abandoned

Granted publication date: 20190816

Effective date of abandoning: 20240524

AV01 Patent right actively abandoned

Granted publication date: 20190816

Effective date of abandoning: 20240524