CN208401805U - 数控振荡器 - Google Patents
数控振荡器 Download PDFInfo
- Publication number
- CN208401805U CN208401805U CN201820098863.0U CN201820098863U CN208401805U CN 208401805 U CN208401805 U CN 208401805U CN 201820098863 U CN201820098863 U CN 201820098863U CN 208401805 U CN208401805 U CN 208401805U
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- oxide
- metal
- drain electrode
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 122
- 239000003990 capacitor Substances 0.000 claims abstract description 19
- 230000009466 transformation Effects 0.000 claims abstract description 5
- 230000005611 electricity Effects 0.000 claims description 3
- 206010034133 Pathogen resistance Diseases 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Landscapes
- Dc-Dc Converters (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
Abstract
一种数控振荡器,包含第一MOS管M1、第二MOS管M2、第三MOS管M3、第四MOS管M4、第五MOS管M5、第六MOS管M6、第七MOS管M7、第八MOS管M8、第九MOS管M9、第一电阻R1、第二电阻R2、第三电阻R3、第一MIM电容C1、第二MIM电容C2、第一开关S1、第一变压器T1。本实用新型利用片上无源变压器的初级与次级间的阻抗变换原理,将与片上无源变压器次级连接的数控可变MOS电容阵列变换至片上无源变压器的初级,从而达到调谐数控振荡器输出频率的目的。
Description
技术领域
本实用新型是应用于频率综合器中的数控振荡器模块,其用途在于输出高质量的时钟信号,为无线射频通信芯片提供低噪声的本地载波,或为模数转换器提供高稳定的采样时钟等。
背景技术
目前,在主流的CMOS工艺中设计数控振荡器(DCO),仍然面临着一些技术挑战。主要难点在于普通压控振荡器(VCO)的输出频率是连续的,而数控振荡器的输出频率是离散的。数控振荡器固有的输出频率间隔导致其输出信号的相噪和杂散相比普通压控振荡器略有不足。
目前常见的数控振荡器主要的问题在于对LC谐振腔的Q值影响较大,降低了数控振荡器的输出信号质量。本实用新型将提出一种新的结构,通过使用一种片上无源变压器来解决上述问题。
发明内容
发明在于提出一种数控振荡器,通过一种新型数控可变电容阵列来降低数控振荡器的输出频率间隔,从而达到降低数字振荡器输出信号的相噪和杂散的目的。
为达到上述目标,本实用新型的技术方案如下:
一种数控振荡器,包含第一MOS管M1、第二MOS管M2、第三MOS管M3、第四 MOS管M4、第五MOS管M5、第六MOS管M6、第七MOS管M7、第八MOS管M8、第九MOS管M9、第一电阻R1、第二电阻R2、第三电阻R3、第一MIM电容C1、第二MIM 电容C2、第一开关S1、第一变压器T1,其中,第一MOS管M1和第二MOS管M2的源极均接电源VDD,第一MOS管M1的栅极的和第二MOS管M2的栅极通过电阻R1相连;第一MOS 管M1的漏极接电流源Idc,并与第一MOS管M1的栅极相连;第二MOS管M2的漏极分别与第四MOS管M4的源极和第五MOS管M5的源极相连;第三MOS管M3的栅极与第二 MOS管M2的栅极相连,第三MOS管M3的漏极和第三MOS管M3的源极接电源VDD;第四MOS管M4的栅极与和第五MOS管M5的漏极相连;第五MOS管M5栅极和第四MOS 管M4的漏极相连;第四MOS管M4的漏极接输出电压Voutn;第五MOS管M5的漏极接输出电压Voutp;第一MIM电容C1和第二MIM电容C2的阴极通过第一开关S1相连;第一MIM 电容C1的阳极接输出电压Voutn;第二MIM电容C2的阳极接输出电压Voutp;第一变压器T1的初级的两极分别与输出电压Voutn和输出电压Voutp连接,第一变压器T1次极的阳极与第八 MOS管M8的栅极连接,第一变压器T1次级的阴极与第九MOS管M9的栅极连接;电阻R2和电阻R3的阳极接电源VDD;电阻R2的阴极接T1次级的阳极;电阻R3的阴极接T1次级的阴极;第八MOS管M8和第九MOS管M9的源极和漏极均与输入端Dcntrl相连;第六MOS管M6和第七MOS管M7的源极均分别接地,第六MOS管M6的栅极与第七MOS管M7的漏极相连;第七MOS管M7的栅极与第六MOS管M6的漏极相连;第六MOS管M6的漏极接输出电压Voutn;第七MOS管M7的漏极接输出电压Voutp。
所述第一变压器T1为片上无源变压器,片上无源变压器的初级是由两圈线圈组成,分别位于最内侧和最外侧;片上无源变压器的次级是由一圈线圈组成,位于初级两圈线圈的中间。
本实用新型利用片上无源变压器的初级与次级间的阻抗变换原理,将与片上无源变压器次级连接的数控可变MOS电容阵列变换至片上无源变压器的初级,从而达到调谐数控振荡器输出频率的目的。
附图说明
图1所示的是本实用新型中数控振荡器电路图。
图2所示的是本实用新型中片上无源变压器的平面结构示意图。
图3所示的是本实用新型中片上无源变压器的3D模型示意图图。
具体实施方式
下面结合附图对本实用新型做进一步说明。
本实用新型如图1所示,一种数控振荡器,包含第一MOS管M1、第二MOS管M2、第三MOS管M3、第四MOS管M4、第五MOS管M5、第六MOS管M6、第七MOS管M7、第八MOS管M8、第九MOS管M9、第一电阻R1、第二电阻R2、第三电阻R3、第一MIM 电容C1、第二MIM电容C2、第一开关S1、第一变压器T1,其中,第一MOS管M1和第二 MOS管M2的源极均接电源VDD,第一MOS管M1的栅极的和第二MOS管M2的栅极通过电阻R1相连;第一MOS管M1的漏极接电流源Idc,并与第一MOS管M1的栅极相连;第二 MOS管M2的漏极分别与第四MOS管M4的源极和第五MOS管M5的源极相连;第三MOS管M3的栅极与第二MOS管M2的栅极相连,第三MOS管M3的漏极和第三MOS管M3的源极接电源VDD;第四MOS管M4的栅极与和第五MOS管M5的漏极相连;第五MOS管M5栅极和第四MOS管M4的漏极相连;第四MOS管M4的漏极接输出电压Voutn;第五MOS 管M5的漏极接输出电压Voutp;第一MIM电容C1和第二MIM电容C2的阴极通过第一开关S1相连;第一MIM电容C1的阳极接输出电压Voutn;第二MIM电容C2的阳极接输出电压Voutp;第一变压器T1的初级的两极分别与输出电压Voutn和输出电压Voutp连接,第一变压器T1次极的阳极与第八MOS管M8的栅极连接,第一变压器T1次级的阴极与第九MOS管M9的栅极连接;电阻R2和电阻R3的阳极接电源VDD;电阻R2的阴极接T1次级的阳极;电阻R3的阴极接T1次级的阴极;第八MOS管M8和第九MOS管M9的源极和漏极均与输入端Dcntrl相连;第六 MOS管M6和第七MOS管M7的源极均分别接地,第六MOS管M6的栅极与第七MOS管M7的漏极相连;第七MOS管M7的栅极与第六MOS管M6的漏极相连;第六MOS管M6的漏极接输出电压Voutn;第七MOS管M7的漏极接输出电压Voutp。
所述第一变压器T1为片上无源变压器,片上无源变压器的初级是由两圈线圈组成,分别位于最内侧和最外侧;片上无源变压器的次级是由一圈线圈组成,位于初级两圈线圈的中间。
本实用新型中片上无源变压器的版图如图2所示,其中蓝色线条代表的是片上无源变压器的初级;红色线条代表的是片上无源变压器的次级。片上无源变压器的初级是由两圈线圈组成,分别位于最内侧和最外侧;片上无源变压器的次级是由一圈线圈组成,位于初级两圈线圈的中间。这样的结构可以获得较大的耦合系数和较小的寄生电容。片上无源变压器的3D模型图如图3所示。
对于本领域技术人员而言,显然本实用新型不限于上述示范性实施例的细节,而且在不背离本实用新型的精神或基本特征的情况下,能够以其他的具体形式实现本实用新型。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本实用新型的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本实用新型内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。
Claims (1)
1.一种数控振荡器,其特征是包含第一MOS管M1、第二MOS管M2、第三MOS管M3、第四MOS管M4、第五MOS管M5、第六MOS管M6、第七MOS管M7、第八MOS管M8、第九MOS管M9、第一电阻R1、第二电阻R2、第三电阻R3、第一MIM电容C1、第二MIM电容C2、第一开关S1、第一变压器T1,其中,第一MOS管M1和第二MOS管M2的源极均接电源VDD,第一MOS管M1的栅极的和第二MOS管M2的栅极通过电阻R1相连;第一MOS管M1的漏极接电流源Idc,并与第一MOS管M1的栅极相连;第二MOS管M2的漏极分别与第四MOS管M4的源极和第五MOS管M5的源极相连;第三MOS管M3的栅极与第二MOS管M2的栅极相连,第三MOS管M3的漏极和第三MOS管M3的源极接电源VDD;第四MOS管M4的栅极与和第五MOS管M5的漏极相连;第五MOS管M5栅极和第四MOS管M4的漏极相连;第四MOS管M4的漏极接输出电压Voutn;第五MOS管M5的漏极接输出电压Voutp;第一MIM电容C1和第二MIM电容C2的阴极通过第一开关S1相连;第一MIM电容C1的阳极接输出电压Voutn;第二MIM电容C2的阳极接输出电压Voutp;第一变压器T1的初级的两极分别与输出电压Voutn和输出电压Voutp连接,第一变压器T1次极的阳极与第八MOS管M8的栅极连接,第一变压器T1次级的阴极与第九MOS管M9的栅极连接;电阻R2和电阻R3的阳极接电源VDD;电阻R2的阴极接T1次级的阳极;电阻R3的阴极接T1次级的阴极;第八MOS管M8和第九MOS管M9的源极和漏极均与输入端Dcntrl相连;第六MOS管M6和第七MOS管M7的源极均分别接地,第六MOS管M6的栅极与第七MOS管M7的漏极相连;第七MOS管M7的栅极与第六MOS管M6的漏极相连;第六MOS管M6的漏极接输出电压Voutn;第七MOS管M7的漏极接输出电压Voutp;所述第一变压器T1为片上无源变压器,片上无源变压器的初级是由两圈线圈组成,分别位于最内侧和最外侧;片上无源变压器的次级是由一圈线圈组成,位于初级两圈线圈的中间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201820098863.0U CN208401805U (zh) | 2018-01-22 | 2018-01-22 | 数控振荡器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201820098863.0U CN208401805U (zh) | 2018-01-22 | 2018-01-22 | 数控振荡器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN208401805U true CN208401805U (zh) | 2019-01-18 |
Family
ID=65067033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201820098863.0U Withdrawn - After Issue CN208401805U (zh) | 2018-01-22 | 2018-01-22 | 数控振荡器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN208401805U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108134579A (zh) * | 2018-01-22 | 2018-06-08 | 江苏星宇芯联电子科技有限公司 | 数控振荡器 |
-
2018
- 2018-01-22 CN CN201820098863.0U patent/CN208401805U/zh not_active Withdrawn - After Issue
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108134579A (zh) * | 2018-01-22 | 2018-06-08 | 江苏星宇芯联电子科技有限公司 | 数控振荡器 |
CN108134579B (zh) * | 2018-01-22 | 2024-01-26 | 江苏星宇芯联电子科技有限公司 | 数控振荡器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI290416B (en) | Oscillator and communication device | |
CN103095217B (zh) | 低相位噪声压控振荡器 | |
CN103532493B (zh) | 一种低功耗高增益宽带混频器 | |
CN103107811B (zh) | 一种低相位噪声电感电容压控振荡器 | |
CN106571777A (zh) | 双模振荡器及多相位振荡器 | |
CN106549636B (zh) | 一种带有幅度检测的数控lc压控振荡器 | |
CN106385240B (zh) | 一种增益连续可调的射频前端电路 | |
CN102545783B (zh) | 一种宽频率调谐范围lc-vco | |
CN106100585B (zh) | 一种低噪声低相位误差的宽带正交压控振荡器 | |
CN112491364B (zh) | 一种毫米波cmos正交混频器电路 | |
US20140159825A1 (en) | Voltage controlled oscillator with low phase noise and high q inductive degeneration | |
CN102904527B (zh) | 一种电压转换频率线性度补偿的lc振荡器 | |
Kuang et al. | A fully integrated 60-GHz 5-Gb/s QPSK transceiver with T/R switch in 65-nm CMOS | |
CN108768301A (zh) | 一种衬底动态偏置的lc压控振荡器 | |
WO2023169038A1 (zh) | 一种变压器型分布式多核振荡器及其集成电路与终端 | |
CN208401805U (zh) | 数控振荡器 | |
CN114123998A (zh) | 可变增益功率放大器 | |
CN103701420B (zh) | 一种发射机增益分配方法及电路 | |
CN205566222U (zh) | 一种lc压控振荡器 | |
CN112953395B (zh) | 一种逆f类压控振荡器及芯片 | |
CN106505948A (zh) | 基于尾电容调谐结构的高调频分辨率数控振荡器 | |
CN203027214U (zh) | 射频可调衰减器 | |
CN107124181A (zh) | 一种宽锁定范围的注入锁定分频器电路 | |
CN107437938A (zh) | 一种压控振荡器电路 | |
Hao et al. | A 43.2 μW 2.4 GHz 64-QAM pseudo-backscatter modulator based on integrated directional coupler |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20190118 Effective date of abandoning: 20240126 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20190118 Effective date of abandoning: 20240126 |