CN208337545U - 一种用于本振电路的全数字8/9预分频电路 - Google Patents
一种用于本振电路的全数字8/9预分频电路 Download PDFInfo
- Publication number
- CN208337545U CN208337545U CN201821774041.6U CN201821774041U CN208337545U CN 208337545 U CN208337545 U CN 208337545U CN 201821774041 U CN201821774041 U CN 201821774041U CN 208337545 U CN208337545 U CN 208337545U
- Authority
- CN
- China
- Prior art keywords
- circuit
- port
- digital
- main body
- frequency dividing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Amplifiers (AREA)
Abstract
本实用新型公开了一种用于本振电路的全数字8/9预分频电路,属于模拟射频集成电路技术领域。其包括放大比较电路和8/9分频主体电路,放大比较电路包括偏置电路和放大比较主体电路,放大比较主体电路具有信号输入端口和信号输出端口,偏置电路用于对放大比较主体电路的信号输入端口输出偏置电压信号,偏置电路还具有使能信号端口;8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,放大比较主体电路的信号输出端口与8/9分频主体电路的时钟信号输入端口连接。该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。
Description
技术领域
本实用新型涉及模拟射频集成电路技术领域,特别是指一种用于本振电路的全数字8/9预分频电路。
背景技术
本振电路在射频无线收发单元中有着极其重要的作用,一般采用锁相环频率综合器生成高质量的周期振荡信号。锁相环(英文简称为PLL)频率合成是一种间接频率合成方法,它通过比较输入参考信号和分频器反馈信号之间的相位差来控制振荡器的输出频率,进而获得一个可变的、具有高稳定性和高纯度的频率源。因此,分频器的反馈信号的精确程度直接关系到输出频率的质量。此外,在本振电路中,预分频电路的作用是对高速信号先进行分频,分频成较低速度信号后再由数字电路分频产生反馈信号与参考信号比较,预分频电路作为分频电路的核心模块直接关系到反馈信号的质量。
为了使本振电路能够生成精确而稳定的高频信号,需要在频率综合器电路中集成预分频电路,这就对预分频电路的功耗和大小提出了较高要求。
实用新型内容
有鉴于此,本实用新型提出一种用于本振电路的全数字8/9预分频电路,其结构简单可靠,功耗较低,占用面积较小,适合单片集成。
基于上述目的,本实用新型提供的技术方案是:
一种用于本振电路的全数字8/9预分频电路,其包括放大比较电路和8/9分频主体电路;所述放大比较电路包括偏置电路和用于进行差分放大的放大比较主体电路,所述放大比较主体电路具有信号输入端口和信号输出端口,所述偏置电路用于对所述放大比较主体电路的信号输入端口输出偏置电压信号,所述偏置电路还具有使能信号端口;所述8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,所述放大比较主体电路的信号输出端口与所述8/9分频主体电路的时钟信号输入端口连接。
可选的,所述放大比较主体电路的信号输入端口处还设有位于所述偏置电路之前的隔直电容。
可选的,所述偏置电路采用带隙基准电路结构。
可选的,所述放大比较主体电路包括由五个MOS晶体管组成的差分输入单端输出放大器以及由四个反相器结构缓冲器构成的多级缓冲器组。
可选的,所述8/9分频主体电路由四个数字D触发器、两个与非门和一个或非门级联而成;其中,第一与非门的输出连接到第一数字D触发器的D端口,第一数字D触发器的Q端口输出到第二数字D触发器的D端口,第二数字D触发器的Q端口连接到第一与非门的一个输入端,第二数字D触发器的端口连接到第二与非门的一个输入端,第二与非门的输出端连接到第三数字D触发器的D端口,第三数字D触发器的Q端口连接到第一与非门的另一输入端上,输入8/9分频主体电路的时钟信号分别连接到第一、第二、第三数字D触发器的时钟端口上,第一数字D触发器的Q端口还连接到第四数字D触发器的时钟端口上,第四数字D触发器的端口连接到自身的D端口上,第四数字D触发器的Q端口连接到或非门的一个输入端上,并作为整个8/9分频主体电路的信号输出端口,M控制信号端口连接到或非门的另一输入端上,或非门的输出端连接到第二与非门的另一输入端上,RN控制信号端口连接到第一至第四数字D触发器的使能端口上。
从上面的叙述可以看出,本实用新型技术方案的有益效果在于:
1、本实用新型电路结构简单,其数字D触发器、与非门以及或非门等电路元件均可采用全数字标准单元库中的元件实现,从而使本预分频电路相较于传统预分频电路更加易于实现设计,缩短了设计周期。
2、本实用新型电路中的元件可以采用全数字单元模块,相较于传统的数模混合设计的预分频电路,本实用新型可以有效地降低预分频电路的功耗。
3、通过采用全数字单元模块,相较于传统的数模混合设计的预分频电路,本实用新型电路的集成度更高,芯片面积更小,后期生产制造成本更低。
总之,该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。
附图说明
为了更加清楚地描述本专利,下面提供一幅或多幅附图,这些附图旨在对本专利的背景技术、技术原理和/或某些具体实施方案做出辅助说明。需要注意的是,这些附图可以给出也可以不给出一些在本专利文字部分已有描述且属于本领域普通技术人员公知常识的具体细节;并且,因为本领域的普通技术人员完全可以结合本专利已公开的文字内容和/或附图内容,在不付出任何创造性劳动的情况下设计出更多的附图,因此下面这些附图可以涵盖也可以不涵盖本专利文字部分所叙述的所有技术方案。此外,这些附图的具体内涵需要结合本专利的文字内容予以确定,当本专利的文字内容与这些附图中的某个明显结构不相符时,需要结合本领域的公知常识以及本专利其他部分的叙述来综合判断到底是本专利的文字部分存在笔误,还是附图中存在绘制错误。特别地,以下附图均为示例性质的图片,并非旨在暗示本专利的保护范围,本领域的普通技术人员通过参考本专利所公开的文字内容和/或附图内容,可以在不付出任何创造性劳动的情况下设计出更多的附图,这些新附图所代表的技术方案依然在本专利的保护范围之内。
图1是本实用新型实施例中全数字8/9预分频电路的电路原理图;
图2是图1中放大比较电路的电路原理图;
图3是图1中8/9分频主体电路的电路原理图。
具体实施方式
为了便于本领域技术人员对本专利技术方案的理解,同时,为了使本专利的技术目的、技术方案和有益效果更加清楚,并使权利要求书的保护范围得到充分支持,下面以具体案例的形式对本专利的技术方案做出进一步的、更详细的说明。
如图1所示,一种用于本振电路的全数字8/9预分频电路,其包括放大比较电路和8/9分频主体电路;所述放大比较电路包括偏置电路PRE_VREF和用于进行差分放大的放大比较主体电路COMP,所述放大比较主体电路COMP具有高频信号输入端口和信号输出端口,所述偏置电路PRE_VREF的将偏置电压信号VREF1和VREF2分别输出到放大比较主体电路COMP的正负端口Vn和Vp,所述偏置电路还具有使能信号端口EN;所述8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,所述放大比较主体电路的信号输出端口与所述8/9分频主体电路的CLK时钟信号输入端口连接。
可选的,仍见图1,所述放大比较主体电路COMP的正负端口Vn、Vp处还设有位于所述偏置电路之前的隔直电容C1、C2。
可选的,如图2所示,所述偏置电路采用带隙基准电路结构。
可选的,仍见图2,所述放大比较主体电路包括由五个MOS晶体管M1~M5组成的差分输入单端输出放大器以及由四个反相器结构缓冲器BUF1~BUF4构成的多级缓冲器组。
可选的,如图3所示,所述8/9分频主体电路由四个数字D触发器D1~D4、两个与非门G1、G2和一个或非门G3级联而成;其中,第一与非门G1的输出连接到第一数字D触发器D1的D端口,第一数字D触发器D1的Q端口输出到第二数字D触发器D2的D端口,第二数字D触发器D2的Q端口连接到第一与非门G1的一个输入端,第二数字D触发器D2的端口连接到第二与非门G2的一个输入端,第二与非门G2的输出端连接到第三数字D触发器D3的D端口,第三数字D触发器D3的Q端口连接到第一与非门G1的另一输入端上,输入8/9分频主体电路的CLK时钟信号分别连接到第一、第二、第三数字D触发器的CLK时钟端口上,第一数字D触发器D1的Q端口还连接到第四数字D触发器D4的CLK时钟端口上,第四数字D触发器D4的端口连接到自身的D端口上,第四数字D触发器D4的Q端口连接到或非门G3的一个输入端上,并作为整个8/9分频主体电路的信号输出端口Z,M控制信号端口连接到或非门G3的另一输入端上,或非门G3的输出端连接到第二与非门G2的另一输入端上,RN控制信号端口连接到第一至第四数字D触发器的使能端口上。D1~D4与G1~G3均为数字标准单元库可选用的电路模块。
总之,该电路具有结构简单可靠,功耗低和占用面积小等特点,非常适合单片集成。
下面结合附图对本电路的原理进行具体说明。
如图1所示,本电路包括两部分,第一部分为输入端的放大比较电路,第二部分为8/9分频主体电路,输入端放大比较电路的目的是将差分输入端转换成轨到轨单端信号,完成全数字的8/9预分频电路的输入标准化。整个电路的工作方式为:
在第一部分电路中,差分输入信号VP、VN通过隔直电容C1、C2将高频信号送到COMP的正负端,PRE_VREF将偏置电压VREF1、VREF2送到COMP的正负端,COMP将差分输入信号转换成单端信号,并输出到8/9预分频电路(8/9)的CLK端。
在第二部分电路中,全数字8/9预分频电路(8/9)的输入端CLK与第一部分的输出连接,控制端M调节分频模式,RN为使能端。其原理为:RN=“0”时,8/9电路不正常工作,RN=“1”时,8/9电路正常工作;M=“1”时,8/9为8分频电路,M=“0”时,8/9为9分频电路;输出端VO为输入端的8/9分频后的信号。
图2为输入端的放大比较电路(COMP),也分为两个部分,第一部分为偏置电路和使能电路,第二部分为差分放大的放大比较主体电路。
在第一部分电路中,包含电流镜MOS管M6、使能管M7~M10和反相器INV1、INV2。其原理为:电流镜M6将输入电流Ibias镜像给电流源晶体管M5,使能端EN通过反相器INV1、INV2控制M7~M10管的导通状态,当EN=“1”时电路正常工作,当EN=“0”时电路停止工作。
第二部分为比较放大电路,该电路由晶体管M1~M5组成的差分输入单端输出放大器结构和多级缓冲器BUF1~BUF4构成。该电路的目的是将输入端VN、VP的小信号进行比较放大,并转换成单端输出且将信号摆幅推至满摆幅,后级的缓冲器对单端输出的信号进一步整形实现输入信号的脉冲变换。其原理为:晶体管M5为放大电路的电流源,M1、M2为差分放大对,起主要放大作用,M3、M4为负载,输入电压VP、VN通过差分放大作差并实现单端输出;输出信号经过4级缓冲器BUF的整形,输出到数字分频电路8/9中。
图3为8/9分频主体电路(8/9)。该电路主要由四个数字D触发器(D1~D4)、两个与非门(G1、G2)和一个或非门(G3)级联而成。其中,M控制分频比,当M=0时,Z是CLK的8分频,当M=1 时,Z是CLK的9分频; RN为使能端,当RN=“1”时电路正常工作,当RN=“0”时电路停止工作;CLK为时钟输入端,Z为分频器8/9的输出端。其中,全数字D触发器可采用标准单元库的模块。
其原理为:当M=“1”时,或非门管G3输出恒为“0”,与非门G2输出恒为“1”,D3上输出信号为“1”直接传输到与非门G1,与非门G1相当于一个传输门,D1与D2相当于两个D触发器级联,其中D1的输出信号连接到异步D触发器D4上,完成最终的分频输出,分频器分频比为8。
当M=“0”时,或非门G3相当于一个非门,传输到与非门G2输出信号 “Q4+Q2”送到D3的D端,将D3的输出信号Q3传输给与非门G1,与D1的输出信号Q1相与后输入给D2的输入端,此时D1、D2、D3和D4的输出端信号Q1、Q2、Q3、Q4将在 1000、1101、1111、0111、0011、1011、1110、0110、0010之间循环,分频器实现9分频。
需要理解的是,上述对于本专利具体实施方式的叙述仅仅是为了便于本领域普通技术人员理解本专利方案而列举的示例性描述,并非暗示本专利的保护范围仅仅被限制在这些个例中,本领域普通技术人员完全可以在对本专利技术方案做出充分理解的前提下,以不付出任何创造性劳动的形式,通过对本专利所列举的各个例采取组合技术特征、替换部分技术特征、加入更多技术特征等等方式,得到更多的具体实施方式,所有这些具体实施方式均在本专利权利要求书的涵盖范围之内,因此,这些新的具体实施方式也应在本专利的保护范围之内。
此外,出于简化叙述的目的,本专利也可能没有列举一些寻常的具体实施方案,这些方案是本领域普通技术人员在理解了本专利技术方案后能够自然而然想到的,显然,这些方案也应包含在本专利的保护范围之内。
出于简化叙述的目的,上述各具体实施方式对于技术细节的公开程度可能仅仅达到本领域技术人员可以自行决断的程度,即,对于上述具体实施方式没有公开的技术细节,本领域普通技术人员完全可以在不付出任何创造性劳动的情况下,在本专利技术方案的充分提示下,借助于教科书、工具书、论文、专利、音像制品等等已公开文献予以完成,或者,这些细节是在本领域普通技术人员的通常理解下,可以根据实际情况自行作出决定的内容。可见,即使不公开这些技术细节,也不会对本专利技术方案的公开充分性造成影响。
总之,在结合了本专利说明书对权利要求书保护范围的解释作用的基础上,任何落入本专利权利要求书涵盖范围的具体实施方案,均在本专利的保护范围之内。
Claims (5)
1.一种用于本振电路的全数字8/9预分频电路,其特征在于,包括放大比较电路和8/9分频主体电路;所述放大比较电路包括偏置电路和用于进行差分放大的放大比较主体电路,所述放大比较主体电路具有信号输入端口和信号输出端口,所述偏置电路用于对所述放大比较主体电路的信号输入端口输出偏置电压信号,所述偏置电路还具有使能信号端口;所述8/9分频主体电路具有时钟信号输入端口、RN控制信号端口、M控制信号端口和信号输出端口,所述放大比较主体电路的信号输出端口与所述8/9分频主体电路的时钟信号输入端口连接。
2.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述放大比较主体电路的信号输入端口处还设有位于所述偏置电路之前的隔直电容。
3.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述偏置电路采用带隙基准电路结构。
4.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述放大比较主体电路包括由五个MOS晶体管组成的差分输入单端输出放大器以及由四个反相器结构缓冲器构成的多级缓冲器组。
5.根据权利要求1所述的用于本振电路的全数字8/9预分频电路,其特征在于,所述8/9分频主体电路由四个数字D触发器、两个与非门和一个或非门级联而成;其中,第一与非门的输出连接到第一数字D触发器的D端口,第一数字D触发器的Q端口输出到第二数字D触发器的D端口,第二数字D触发器的Q端口连接到第一与非门的一个输入端,第二数字D触发器的端口连接到第二与非门的一个输入端,第二与非门的输出端连接到第三数字D触发器的D端口,第三数字D触发器的Q端口连接到第一与非门的另一输入端上,输入8/9分频主体电路的时钟信号分别连接到第一、第二、第三数字D触发器的时钟端口上,第一数字D触发器的Q端口还连接到第四数字D触发器的时钟端口上,第四数字D触发器的端口连接到自身的D端口上,第四数字D触发器的Q端口连接到或非门的一个输入端上,并作为整个8/9分频主体电路的信号输出端口,M控制信号端口连接到或非门的另一输入端上,或非门的输出端连接到第二与非门的另一输入端上,RN控制信号端口连接到第一至第四数字D触发器的使能端口上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821774041.6U CN208337545U (zh) | 2018-10-30 | 2018-10-30 | 一种用于本振电路的全数字8/9预分频电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821774041.6U CN208337545U (zh) | 2018-10-30 | 2018-10-30 | 一种用于本振电路的全数字8/9预分频电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN208337545U true CN208337545U (zh) | 2019-01-04 |
Family
ID=64784730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201821774041.6U Active CN208337545U (zh) | 2018-10-30 | 2018-10-30 | 一种用于本振电路的全数字8/9预分频电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN208337545U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109039331A (zh) * | 2018-10-30 | 2018-12-18 | 中国电子科技集团公司第五十四研究所 | 一种用于本振电路的全数字8/9预分频电路 |
-
2018
- 2018-10-30 CN CN201821774041.6U patent/CN208337545U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109039331A (zh) * | 2018-10-30 | 2018-12-18 | 中国电子科技集团公司第五十四研究所 | 一种用于本振电路的全数字8/9预分频电路 |
CN109039331B (zh) * | 2018-10-30 | 2024-02-27 | 中国电子科技集团公司第五十四研究所 | 一种用于本振电路的全数字8/9预分频电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109039331A (zh) | 一种用于本振电路的全数字8/9预分频电路 | |
CN104202048B (zh) | 一种宽带全集成锁相环频率综合器 | |
CN105680834B (zh) | 一种高速低功耗的动态比较器 | |
CN104113303B (zh) | 50%占空比时钟产生电路 | |
CN106685372B (zh) | 数字控制功率放大器及数字控制功率放大器单元 | |
CN106406408B (zh) | 一种ldo电路 | |
US11502657B2 (en) | Clock drive circuit | |
CN104375551B (zh) | 带隙电压生成电路 | |
CN103166604A (zh) | 一种低功耗片内时钟产生电路 | |
CN106067762A (zh) | 快速起振的晶体振荡器电路 | |
CN104868880B (zh) | 时钟信号发生电路 | |
CN206193580U (zh) | 一种ldo电路 | |
CN208337545U (zh) | 一种用于本振电路的全数字8/9预分频电路 | |
CN106849938A (zh) | 一种输入缓冲器电路 | |
CN104270147B (zh) | 一种环形振荡器 | |
CN202167988U (zh) | 一种用于锁相环的电荷泵电路 | |
CN109120258A (zh) | 一种温度自补偿环形振荡器和一种时钟产生电路 | |
CN112737586A (zh) | 高速采样电路 | |
CN103532522B (zh) | 占空比调整电路、双端转单端电路及振荡器 | |
CN106506001B (zh) | 一种应用于pll的高性能vco电路 | |
CN104242927A (zh) | 一种应用于高速串行接口的环形压控振荡器 | |
CN106257840A (zh) | 动态比较器和包括该动态比较器的模数转换器 | |
CN103117706A (zh) | 一种高调谐线性度宽调谐范围环形压控振荡器 | |
US20210265985A1 (en) | Reduced area, reduced power flip-flop | |
CN106444344A (zh) | 一种基于自偏置频率锁定环的高稳定时钟产生电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |