CN208271545U - 驱动基板和显示面板 - Google Patents

驱动基板和显示面板 Download PDF

Info

Publication number
CN208271545U
CN208271545U CN201820709451.6U CN201820709451U CN208271545U CN 208271545 U CN208271545 U CN 208271545U CN 201820709451 U CN201820709451 U CN 201820709451U CN 208271545 U CN208271545 U CN 208271545U
Authority
CN
China
Prior art keywords
layer
substrate
area
opening
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201820709451.6U
Other languages
English (en)
Inventor
秦旭
许骥
张露
胡思明
韩珍珍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Kunshan Guoxian Photoelectric Co Ltd
Original Assignee
Kunshan Guoxian Photoelectric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Guoxian Photoelectric Co Ltd filed Critical Kunshan Guoxian Photoelectric Co Ltd
Priority to CN201820709451.6U priority Critical patent/CN208271545U/zh
Application granted granted Critical
Publication of CN208271545U publication Critical patent/CN208271545U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请涉及一种驱动基板和显示面板,基底包括异形区和正常区。多个第一像素驱动单元包括第一储存电容。第一储存电容包括在基底表面依次设置的第一电极层、第一介质层和第二电极层。第一电极层和第二电极层的相对面积为第一电容面积。多个第二像素驱动单元包括第二储存电容。第二储存电容包括在基底表面依次设置的第三电极层、第二介质层和第四电极层。第三电极层和第四电极层的相对面积为第二电容面积。第二电容面积小于第一电容面积。通过使得第一储存电容的容值大于第二储存电容的容值,进而使得第一信号线的电容负载与第二信号线的电容负载趋于相同,进而可以使屏体的异形显示区与正常显示区的亮度趋于相同。

Description

驱动基板和显示面板
技术领域
本申请涉及显示领域,特别是涉及一种驱动基板和显示面板。
背景技术
随着手机产业的不断发展,全面屏手机的屏体具有较大的屏占比、窄边框的优点,大大提高观者的视觉效果,受到人们广泛关注。
在全面屏的制作过程中,在屏体上通常由开槽等异形设计构成异形显示区。开槽处的像素数量少于正常显示区的像素的数量。因此异形显示区像素驱动信号的负载与正常显示区像素驱动信号的电容负载差异很大,从而造成像素扫描等驱动信号的延迟不同。由于屏体的像素扫描等驱动信号的延迟不同,从而造成屏体的异形显示区与正常显示区的亮度不同,影响正常使用。
实用新型内容
基于此,有必要针对屏体的异形显示区与正常显示区的亮度不同的问题,提供一种驱动基板和显示面板。
一种驱动基板,包括:
基底,所述基底包括异形区和正常区;
多个第一像素驱动单元,位于所述异形区,包括第一储存电容,所述第一储存电容包括依次设置的第一电极层、第一介质层和第二电极层,所述第一电极层和所述第二电极层的正对面积为第一电容面积;
多个第二像素驱动单元,位于所述正常区,包括第二储存电容,所述第二储存电容包括依次设置的第三电极层、第二介质层和第四电极层,所述第三电极层和所述第四电极层的正对面积为第二电容面积,所述第二电容面积小于所述第一电容面积。
可选地,所述第二电极层设置有第一开口,所述第四电极层设置有第二开口,所述第二开口的开口面积大于所述第一开口的开口面积。
可选地,所述第一开口设置于所述第二电极层的中间位置。
可选地,所述第二电极层为矩形结构,所述矩形的一个角设置有切口,所述切口构成所述第一开口。
可选地,所述第二电极层为矩形结构,在所述矩形结构的一边的中部设置有切口,所述切口构成所述第一开口。
可选地,所述第一像素驱动单元还包括薄膜晶体管,所述薄膜晶体管包括:
有源层,设置于所述基底的表面;
第一绝缘层,设置于所述有源层远离所述基底的一侧,所述第一电极层设置于所述第一绝缘层远离所述基底的一侧,所述第一电极层构成所述薄膜晶体管的栅极。
可选地,所述第二电极层远离所述基底的一侧设置有第二绝缘层,所述第二绝缘层远离所述基底的一侧设置有电路层;在所述第一开口的位置设置有贯穿所述第二绝缘层和所述第一介质层的通孔,在所述通孔中设置导电层,通过所述导电层连接所述电路层和所述第一电极层。
可选地,所述导电层和所述电路层一体成型。
可选地,所述第一开口在所述基底的垂直投影为矩形,所述通孔在所述基底的投影为圆形,所述圆形的圆周上的任意点到所述矩形的任意边的距离大于2μm。
一种显示面板,
包括所述的驱动基板;
多个第一像素单元,设置于所述驱动基板,与所述第一像素驱动单元一一对应电连接;
多个第二像素单元,设置于所述驱动基板,与所述第二像素驱动单元一一对应电连接。
本申请提供的驱动基板保持所述第二电容面积不变,增大所述第一电容面积,或者保持所述第一电容面积的面积不变,减少所述第二电容面积,都可以使所述第一电容面积大于所述第二电容面积。即可使得所述第一储存电容的容值大于所述第二储存电容的容值。通过使得所述第一储存电容的容值大于所述第二储存电容的容值,进而使得所述第一信号线的电容负载与所述第二信号线的电容负载趋于相同,进而可以使所述屏体的异形显示区与正常显示区的亮度趋于相同。
附图说明
图1为本申请实施例提供的驱动基板示意图;
图2为本申请实施例提供的第一像素驱动单元截面图;
图3为本申请实施例提供的第二电极层俯视图;
图4为本申请实施例提供的第二像素驱动单元截面图;
图5为本申请实施例提供的另一个实施例的第二电极层俯视图;
图6为本申请实施例提供的另一个实施例的第一像素驱动单元截面图;
图7为本申请实施例提供的另一个实施例的第二电极层俯视图。
附图标记说明:
驱动基板 10
基底 600
异形区 100
第一像素驱动单元 200
第一储存电容 210
第一电极层 211
第一介质层 212
第二电极层 213
第一开口 214
薄膜晶体管 220
有源层 221
第一绝缘层 222
第二绝缘层 223
电路层 230
通孔 240
导电层 241
正常区 300
第二像素驱动单元 400
第二储存电容 410
第三电极层 411
第二介质层 412
第四电极层 413
第二开口 414
第一信号线 610
第二信号线 620
具体实施方式
请参见图1-4,本申请一个实施例提供一种驱动基板10。所述驱动基板10包括基底600、多个第一像素驱动单元200和多个第二像素驱动单元400。所述基底600包括异形区100和正常区300。所述多个第一像素驱动单元200位于所述异形区100。所述第一像素驱动单元200包括第一储存电容210。所述第一储存电容210包括在所述基底600表面依次设置的第一电极层211、第一介质层212和第二电极层213。所述第一电极层211和所述第二电极层213的正对面积为第一电容面积。所述多个第二像素驱动单元400位于所述正常区300。所述第二像素驱动单元400包括第二储存电容410。所述第二储存电容410包括在所述基底600表面依次设置的第三电极层411、第二介质层412和第四电极层413。所述第三电极层411和所述第四电极层413的正对面积为第二电容面积。所述第二电容面积小于所述第一电容面积。
本实施例中,所述异形区100可以设置有多条第一信号线610。所述第一信号线610可以连接多个所述第一像素驱动单元200。在正常区300可以设置多条第二信号线620。每条所述第二信号线620可以连接多个所述第二像素驱动单元400。由于所述异形区100可以设有开槽或者圆弧等结构,因此每条所述第一信号线610连接的所述第一像素驱动单元200的数量会少于每条所述第二信号线620连接的所述第二像素驱动单元400的数量。因此每条所述第一信号线610的电容负载会少于所述第二信号线620的电容负载。通过使所述第二电容面积小于所述第一电容面积,可以使每个所述第一储存电容210的容值大于每个所述第二像素驱动单元400的容值。因此可以使所述第一信号线610的电容负载和所述第二信号线620的电容负载趋于一致,进而可以使所述屏体的异形显示区与正常显示区的亮度趋于相同。
电容计算公式C=εS/4πkd。其中,ε是一个常数,S为电容极板的正对面积,d为电容极板的距离,k则是静电力常量。在ε、k和d不变的前提下,通过改变S,即通过改变电容两个电极的相对面积,就可以改变电容的大小。本实施例中,可以包括两种方式:第一,保持所述第二电容面积不变,增大所述第一电容面积;第二,保持所述第一电容面积的面积不变,减少所述第二电容面积。这两种方式都可以使所述第一电容面积大于所述第二电容面积。即可使得所述第一储存电容210的容值大于所述第二储存电容410的容值。因此可以使所述第一信号线610的电容负载和所述第二信号线620的电容负载趋于一致。
在一个实施例中,所述驱动基板10可以用于OLED显示屏。
再请参见图2和图4,在一个实施例中,所述第二电极层213设置有用以通过信号电路的第一开口214。所述第四电极层413设置有用于通过所述信号电路的第二开口414。所述第二开口414的开口面积大于所述第一开口214的开口面积。可以理解,当所述第一储存电容210的结构与所述第二储存电容410的结构相同时,所述第一电极层211和所述第二电极层213用于构成电容的正对面积与所述第三电极层411和所述第四电极层413用于构成电容的正对面积相同。在所述第一电极层211和所述第四电极层413上设置开口后,所述第一电极层211和所述第二电极层213用于构成电容的正对面积以及所述第三电极层411和所述第四电极层413用于构成电容的正对面积都会减小。由于所述第一开口214的开口面积小于所述第二开口414的开口面积,因此所述第一电极层211除去所述第一开口214后与所述第二电极层213正对的面积会大于所述第四电极层413除去所述第二开口414后与所述第三电极层411正对的面积。即所述第二电容面积小于所述第一电容面积。所述第一储存电容210的容值就大于所述第二储存电容410,进而可以提高所述第一信号线610的电容负载。因此所述第一信号线610的电容负载趋近于所述第二信号线620的电容负载。进而可以使所述屏体的异形显示区与正常显示区的亮度趋于相同。
进一步地,改变所述第一开口214的开口面积或所述第二开口414的开口面积的工艺简单,便于操作,能够提高生产效率。
在一个实施例中,所述第一开口214和所述第二开口414可以用来设置信号电路。所述信号电路可以为初始化电路,可以用于对扫描信号进行初始化。所述信号电路通过所述第一开口214可以与所述第一像素驱动单元200的薄膜晶体管220连接。所述第一开口214中可以填充第二绝缘层223。位于所述第一开口214中的所述第二绝缘层223可以设置有用于通过所述信号电路的通孔240。所述信号电路通过所述通孔与所述薄膜晶体管220连接,进而控制所述薄膜晶体管220。
在一个实施例中,所述第一开口214设置于所述第二电极层213的中间,该结构可以使得设置于所述第二电极层213表面的绝缘层排布均匀,减少突变应力。
请参见图5-6,在一个实施例中,所述第二电极层213为矩形结构。所述矩形结构的一个角设置有切口,所述切口构成所述第一开口214。所述切口在所述基底的投影可以为正方形,即所述第一开口214为正方形结构。在所述第二电极层213的一个角,所述正方形切口的两个边与所述矩形结构的相邻的两个边相平行。切割后的所述第二电极层213在所述基底的投影为L形结构。
在一个实施例中,所述通孔240可以设置于所述正方形结构的中心。由于正方形的中心位置容易测量,因此正方形结构的所述第一开口214可以便于对所述通孔240进行定位。当所述通孔240位于所述正方形结构的中心时,可以避免所述信号电路与所述第二电极层213发生短路。在一个实施例中,所述信号电路到所述两个面的任意一个面的距离要大于2μm。
请参见图7,在一个实施例中,所述第二电极层213为矩形结构。在所述矩形结构的一边的中部设置有切口,所述切口构成所述第一开口214。在一个实施例中,在朝向所述基底600的垂直方向,所述切口可以具有依次连接的三个边。所述依次连接的三个边可以分别与所述第二电极层213中未开设开口的三个边平行。即所述第二电极层213在所述基底600的投影为凹字形结构。由于所述信号电路通过通孔240与所述薄膜晶体管220连接,所述通孔240需设置于所述第一开口214的位置,因此仅需所述通孔240分别与所述三个面的距离满足大于2μm的即可。所述第二电极层213在所述基底600的投影为凹字形结构可以降低所述通孔240的定位难度,避免所述信号电路与所述第二电极层213发生短路。所述信号电路可以设置于电路层230。所述电路层230还可以设置有扫描电路和电源电路。因此通过改变所述第一开口的位置可以使得位于所述第二电极层213的电路排布更为灵活合理,避免所述信号电路与其它电路发生短路现象。
在一个实施例中,所述第一像素驱动单元200还包括薄膜晶体管220。所述薄膜晶体管220包括有源层221和第一绝缘层222。所述有源层221设置于所述基底600的表面。所述第一绝缘层222设置于所述有源层221远离所述基底600的一侧表面并覆盖所述基底600。所述第一电极层211设置于所述第一绝缘层222远离所述基底600的一侧表面。所述第一电极层211构成所述薄膜晶体管220的栅极。所述第一介质层212设置于所述第一栅极和所述第二电极层213之间。所述信号电路可以通过所述第一开口214与所述栅极连接,进而控制扫描信号初始化。
在一个实施例中,所述第二电极层213远离所述基底600的一侧设置有第二绝缘层223。所述第二绝缘层223远离所述基底600的一侧设置有所述信号电路层230。在所述第一开口214的位置设置有用于贯穿所述第二绝缘层223和所述第一介质层212所述通孔240。通过所述导电层241连接所述电路层230和所述第一电极层211。
所述第一介质层212、所述第二电极层213、所述第二绝缘层223和所述电路层230朝向远离所述基底600的方向依次设置。所述信号电路可以设置于所述路层230。在所述第一开口214所在的位置,可以通过刻蚀所述第一介质层212和所述第二绝缘层223形成所述通孔240。所述导电层241可以填充所述通孔240。所述导电层241的两端分别电连接所述电路层230和所述第一电极层211。所述通孔240的直径可以为2-3μm。
在一个实施例中,所述导电层241和所述电路层230一体成型。所述导电层241和所述电路层230可以通过沉积的方法一体成型,便于简化工艺,提高生产效率。在形成所述通孔240后,通过沉积所述电路层230可以填充所述通孔240,进而使得所述电路层230和所述导电层241一体成型。在一个实施例中,所述第一开口214为矩形,所述通孔240的横截面为圆形,所述圆形的圆周的任意点到所述矩形的任意边的距离大于2μm,可以避免所述信号电路与所述第一电极层211发生短路。
本申请还提供一种显示面板。所述显示面板包括所述的驱动基板10、多个第一像素单元和多个第二像素单元。所述多个第一像素单元设置于所述驱动基板10,并与所述第一像素驱动单元200一一对应电连接。所述多个第二像素单元设置于所述驱动基板10,并与所述第二像素驱动单元400一一对应电连接。所述第一像素驱动单元200的表面可以形成所述第一像素单元。所述第二像素驱动单元400的表面可以形成所述第二像素单元。通过调节所述第一像素驱动单元200的电容负载,可以使得所述异形显示区的扫描线的电容负载和所述正常显示区的扫描线的电容负载趋于相同。因此所述显示面板的异形显示区和正常显示区的光强趋于一致,可以提高观感。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种驱动基板,其特征在于,包括:
基底,所述基底包括异形区和正常区;
多个第一像素驱动单元,位于所述异形区,包括第一储存电容,所述第一储存电容包括依次设置的第一电极层、第一介质层和第二电极层,所述第一电极层和所述第二电极层的正对面积为第一电容面积;
多个第二像素驱动单元,位于所述正常区,包括第二储存电容,所述第二储存电容包括依次设置的第三电极层、第二介质层和第四电极层,所述第三电极层和所述第四电极层的正对面积为第二电容面积,所述第二电容面积小于所述第一电容面积。
2.如权利要求1所述的驱动基板,其特征在于,所述第二电极层设置有第一开口,所述第四电极层设置有第二开口,所述第二开口的开口面积大于所述第一开口的开口面积。
3.如权利要求2所述的驱动基板,其特征在于,所述第一开口设置于所述第二电极层的中间位置。
4.如权利要求2所述的驱动基板,其特征在于,所述第二电极层为矩形结构,所述矩形的一个角设置有切口,所述切口构成所述第一开口。
5.如权利要求2所述的驱动基板,其特征在于,所述第二电极层为矩形结构,在所述矩形结构的一边的中部设置有切口,所述切口构成所述第一开口。
6.如权利要求2所述的驱动基板,其特征在于,所述第一像素驱动单元还包括薄膜晶体管,所述薄膜晶体管包括:
有源层,设置于所述基底的表面;
第一绝缘层,设置于所述有源层远离所述基底的一侧,所述第一电极层设置于所述第一绝缘层远离所述基底的一侧,所述第一电极层构成所述薄膜晶体管的栅极。
7.如权利要求6所述的驱动基板,其特征在于,所述第二电极层远离所述基底的一侧设置有第二绝缘层,所述第二绝缘层远离所述基底的一侧设置有电路层;在所述第一开口的位置设置有贯穿所述第二绝缘层和所述第一介质层的通孔,在所述通孔中设置导电层,通过所述导电层连接所述电路层和所述第一电极层。
8.如权利要求7所述的驱动基板,其特征在于,所述导电层和所述电路层一体成型。
9.如权利要求7所述的驱动基板,其特征在于,所述第一开口在所述基底的垂直投影为矩形,所述通孔在所述基底的投影为圆形,所述圆形的圆周上的任意点到所述矩形的任意边的距离大于2μm。
10.一种显示面板,其特征在于,
包括权利要1-9任一项所述的驱动基板;
多个第一像素单元,设置于所述驱动基板,与所述第一像素驱动单元一一对应电连接;
多个第二像素单元,设置于所述驱动基板,与所述第二像素驱动单元一一对应电连接。
CN201820709451.6U 2018-05-14 2018-05-14 驱动基板和显示面板 Active CN208271545U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820709451.6U CN208271545U (zh) 2018-05-14 2018-05-14 驱动基板和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820709451.6U CN208271545U (zh) 2018-05-14 2018-05-14 驱动基板和显示面板

Publications (1)

Publication Number Publication Date
CN208271545U true CN208271545U (zh) 2018-12-21

Family

ID=64682552

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820709451.6U Active CN208271545U (zh) 2018-05-14 2018-05-14 驱动基板和显示面板

Country Status (1)

Country Link
CN (1) CN208271545U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110085644A (zh) * 2019-04-30 2019-08-02 京东方科技集团股份有限公司 有机发光二极管显示面板及其制造方法、显示设备
WO2021168738A1 (zh) * 2020-02-27 2021-09-02 京东方科技集团股份有限公司 显示基板及其制备方法、走线负载的补偿方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110085644A (zh) * 2019-04-30 2019-08-02 京东方科技集团股份有限公司 有机发光二极管显示面板及其制造方法、显示设备
CN110085644B (zh) * 2019-04-30 2022-05-03 京东方科技集团股份有限公司 有机发光二极管显示面板及其制造方法、显示设备
WO2021168738A1 (zh) * 2020-02-27 2021-09-02 京东方科技集团股份有限公司 显示基板及其制备方法、走线负载的补偿方法
US11910670B2 (en) 2020-02-27 2024-02-20 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and manufacturing method thereof, and compensating method for wire load

Similar Documents

Publication Publication Date Title
CN105892175B (zh) 显示面板和显示装置
CN105321955B (zh) 薄膜晶体管基板
CN106019750A (zh) 一种液晶显示面板及显示装置
CN108010945A (zh) 显示面板和显示装置
CN108828845A (zh) 反射式显示面板和显示装置
TWI689908B (zh) 顯示裝置
CN105511146B (zh) 一种集成触控显示面板
CN110503911A (zh) 显示面板及电子设备
CN106449652B (zh) 阵列基板及其制造方法、显示面板和显示设备
CN108957877A (zh) 透镜结构及其制造方法和操作方法、电子装置
CN104503159B (zh) 液晶面板及其制备方法
CN104076551B (zh) 一种彩膜基板及其制备方法、显示面板、显示装置
CN108878453A (zh) 一种阵列基板、显示面板及显示装置
CN106775124A (zh) 一种触控显示面板及显示装置
CN108630735A (zh) 驱动基板和显示面板
CN208271545U (zh) 驱动基板和显示面板
CN107229163A (zh) 宽窄视角可切换的液晶显示装置及驱动方法
CN106298809B (zh) 薄膜晶体管阵列基板及其制作方法、液晶显示装置
CN106959784B (zh) 一种触控显示面板及触控显示装置
CN109766024A (zh) 一种触控面板及显示装置
CN105759515B (zh) 液晶显示装置及其驱动方法
CN114200698A (zh) 显示面板及显示装置
CN105629556A (zh) 光阀及显示装置
CN209103795U (zh) 阵列基板以及显示面板
CN105954938B (zh) 一种阵列基板以及显示面板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant