CN207589023U - 一种应用于图像采集模块的数据处理系统 - Google Patents

一种应用于图像采集模块的数据处理系统 Download PDF

Info

Publication number
CN207589023U
CN207589023U CN201721701191.XU CN201721701191U CN207589023U CN 207589023 U CN207589023 U CN 207589023U CN 201721701191 U CN201721701191 U CN 201721701191U CN 207589023 U CN207589023 U CN 207589023U
Authority
CN
China
Prior art keywords
processor
fifo memory
flash
data processing
processing system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721701191.XU
Other languages
English (en)
Inventor
程常清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Aite Science And Technology Co
Original Assignee
Chengdu Aite Science And Technology Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Aite Science And Technology Co filed Critical Chengdu Aite Science And Technology Co
Priority to CN201721701191.XU priority Critical patent/CN207589023U/zh
Application granted granted Critical
Publication of CN207589023U publication Critical patent/CN207589023U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Image Processing (AREA)

Abstract

本实用新型公开了一种应用于图像采集模块的数据处理系统,包括采集装置和处理器单元,所述处理器单元包括相互连接的DSP处理器和FPGA处理器,所述采集装置分别与DSP处理器和FPGA处理器连接,所述DSP处理器连接有FIFO存储器和FLASH闪存单元,所述FPGA处理器与FIFO存储器和FLASH闪存单元连接,所述FPGA处理器连接有串行总线控制器,所述FIFO存储器包括第一FIFO存储器和第二FIFO存储器,所述DSP处理器通过连接第一FIFO存储器和第二FIFO存储器与串行总线控制器连接,所述FPGA处理器分别与第一FIFO存储器和第二FIFO存储器连接,本实用新型既可以提高采集数据的效率,还可以进行多线路的扩展,具有结构简单、可靠性高、功耗较低的特点。

Description

一种应用于图像采集模块的数据处理系统
技术领域
本实用新型涉及网络安全领域,具体的说,是一种应用于图像采集模块的数据处理系统。
背景技术
随着信息时代的加速到来,当今世界进入数字化信息的时代,更重形式的信息以数字化方式存储于各种媒介中,而且越来越多的信息开始由传统的模拟存储和处理方式向数字化存储和处理方式转变,图像信息作为人类最重要的信息源之一,图像采集技术和改善图像质量的图像处理技术也开始向数字化方向转变,在数字计算机问世之前,图像处理的共同特点就是把图像信息用传统的模拟方式来处理,从第一台数字计算机问世以来,随着计算机技术的发展与成熟,数字图像采集处理成为了一个迅速发展的学科。
图像采集系统是视频处理系统的子部分,为视频处理系统中的其他部分提供充分的支持,其性能好坏直接关系到后续处理能否正确高效,近年来,用于图像采集的CCD传感器与CMOS传感器得到了极大的发展,为图像的高分辨率显示提供了可能,同时,随着图像处理技术、压缩编码技术的快速发展和完善,各类用于视频处理的芯片不断出现。
近年来,随着计算机和其他各有关领域的迅速发展,例如在图像表现、多媒体处理技术等方面的发展,数字图像处理已经从一个专门的研究领域变成科学研究和人机界面中的一种普遍应用的工具。而随着一些生产和科研领域对图像的要求越来越高,所需图像处理的数据量也越来越大,有时需要多个处理设备同时进行测试,各处理设备之间又需要进行数据交换,而且数据领域也越来越广泛,考虑到采集到的图像数据需要在保证处理质量的前提下快速处理的因素,需要对数据处理系统作进一步改进。
实用新型内容
本实用新型的目的在于提供一种应用于图像采集模块的数据处理系统,不仅可以提高采集数据的效率,还可以进行多线路的扩展,且结构简单、可靠性高。
本实用新型通过下述技术方案实现:一种应用于图像采集模块的数据处理系统,包括采集装置和处理器单元,所述处理器单元包括相互连接的DSP处理器和FPGA处理器,所述采集装置分别与DSP处理器和FPGA处理器连接,所述DSP处理器连接有FIFO存储器和FLASH闪存单元,所述FPGA处理器与FIFO存储器和FLASH闪存单元连接,所述FPGA处理器连接有串行总线控制器,系统开始工作时,采集装置采集图像数据,图像数据在A/D转换器内完成A/D转换,经过A/D转换的图像数据存储至先入先出存储器,由FPGA处理器向DSP处理器发送出中断信号,由DSP处理器在先入先出存储器中读取数据进行编码压缩处理,在通过串行总线控制器传输至PC机,完成数据处理。
进一步的为更好地实现本实用新型,特别采用下述设置结构:所述FIFO存储器包括第一FIFO存储器和第二FIFO存储器,所述DSP处理器通过连接第一FIFO存储器和第二FIFO存储器与串行总线控制器连接,所述FPGA处理器分别与第一FIFO存储器和第二FIFO存储器连接,所述第一FIFO存储器和第二FIFO存储器均作为DSP处理器和FPGA处理器与串行总线控制器进行数据传输的数据交换器件。
进一步的为更好地实现本实用新型,特别采用下述设置结构:所述采集装置连接有放大电路,所述DSP处理器通过先入先出存储器连接有A/D转换器,所述A/D转换器与放大电路连接,所述FPGA处理器与先入先出存储器和A/D转换器相互连接,其中采集装置在采集到图像数据时,由放大电路对其进行放大处理,然后传输至A/D转换器进行A/D转换,在完成A/D转换后经过先入先出存储器传输至DSP处理器,由DSP处理器完成进一步的数据处理。
进一步的为更好地实现本实用新型,特别采用下述设置结构:所述FLASH闪存单元包括第一FLASH闪存和第二FLASH闪存,所述DSP处理器与第一FLASH闪存连接,所述FPGA处理器与第二FLASH闪存连接,第一FLASH闪存和第二FLASH闪存分别作用于DSP处理器和FPGA处理器启动处理系统。
进一步的为更好地实现本实用新型,特别采用下述设置结构:所述DSP处理器还连接有晶振和数据存储器,所述晶振连接有复位电路,其中晶振体提供采集数据处理系统的同步时钟,保证DSP处理器的运行速度。
进一步的为更好地实现本实用新型,特别采用下述设置结构:所述串行总线控制器与PC机相互连接,所述串行总线控制器采用USB控制器,串行总行控制器作为数据传输介质向PC机传输完成处理的图像数据信号。
进一步的为更好地实现本实用新型,特别采用下述设置结构:所述DSP处理器采用TMS320VC33,具有结构简单,运行速度快且功耗较低的特点。
本实用新型与现有技术相比,具有以下优点及有益效果:
本实用新型通过TMS320VC33结合FPGA处理器实现一种图像采集数据的快速处理系统,系统结构简单,可进行多个线路扩展使用,可靠性高,较普通的数据处理系统功耗大大降低,且具有较强的通用性。
附图说明
图1为本实用新型的结构示意图。
具体实施方式
下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例1:
如图1所示,一种应用于图像采集模块的数据处理系统,包括采集装置和处理器单元,所述处理器单元包括相互连接的DSP处理器和FPGA处理器,所述采集装置分别与DSP处理器和FPGA处理器连接,所述DSP处理器连接有FIFO存储器和FLASH闪存单元,所述FPGA处理器与FIFO存储器和FLASH闪存单元连接,所述FPGA处理器连接有串行总线控制器,系统开始工作时,采集装置采集图像数据,图像数据在A/D转换器内完成A/D转换,经过A/D转换的图像数据存储至先入先出存储器,由FPGA处理器向DSP处理器发送出中断信号,由DSP处理器在先入先出存储器中读取数据进行编码压缩处理,在通过串行总线控制器传输至PC机,完成数据处理。
实施例2:
本实施例是在上述实施例的基础上进一步优化,如图1所示,进一步的为更好地实现本实用新型,特别采用下述设置结构:所述FIFO存储器包括第一FIFO存储器和第二FIFO存储器,所述DSP处理器通过连接第一FIFO存储器和第二FIFO存储器与串行总线控制器连接,所述FPGA处理器分别与第一FIFO存储器和第二FIFO存储器连接,所述第一FIFO存储器和第二FIFO存储器均作为DSP处理器和FPGA处理器与串行总线控制器进行数据传输的数据交换器件。
实施例3:
本实施例是在上述实施例的基础上进一步优化,如图1所示,进一步的为更好地实现本实用新型,特别采用下述设置结构:所述采集装置连接有放大电路,所述DSP处理器通过先入先出存储器连接有A/D转换器,所述A/D转换器与放大电路连接,所述FPGA处理器与先入先出存储器和A/D转换器相互连接,其中采集装置在采集到图像数据时,由放大电路对其进行放大处理,然后传输至A/D转换器进行A/D转换,在完成A/D转换后经过先入先出存储器传输至DSP处理器,由DSP处理器完成进一步的数据处理。
实施例4:
本实施例是在上述实施例的基础上进一步优化,如图1所示,进一步的为更好地实现本实用新型,特别采用下述设置结构:所述FLASH闪存单元包括第一FLASH闪存和第二FLASH闪存,所述DSP处理器与第一FLASH闪存连接,所述FPGA处理器与第二FLASH闪存连接,第一FLASH闪存和第二FLASH闪存分别作用于DSP处理器和FPGA处理器启动处理系统。
实施例5:
本实施例是在上述实施例的基础上进一步优化,如图1所示,进一步的为更好地实现本实用新型,特别采用下述设置结构:所述DSP处理器还连接有晶振和数据存储器,所述晶振连接有复位电路,其中晶振体提供采集数据处理系统的同步时钟,保证DSP处理器的运行速度。
实施例6:
本实施例是在上述实施例的基础上进一步优化,如图1所示,进一步的为更好地实现本实用新型,特别采用下述设置结构:所述串行总线控制器与PC机相互连接,所述串行总线控制器采用USB控制器,串行总行控制器作为数据传输介质向PC机传输完成处理的图像数据信号;所述DSP处理器采用TMS320VC33,具有结构简单,运行速度快且功耗较低的特点;当采集装置开始采集图像数据,采集到的图像数据经过放大电路处理后传输至A/D转换器内完成A/D转换,经过A/D转换的图像数据传输至先入先出存储器,由FPGA处理器向TMS320VC33发送出中断信号,由TMS320VC33将在先入先出存储器中读取的数据进行编码压缩处理,然后通过FIFO存储器单元与串行总线控制器进行传输,最后通过串行总线控制器传输至PC机。
以上所述,仅是本实用新型的较佳实施例,并非对本实用新型做任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本实用新型的保护范围之内。

Claims (7)

1.一种应用于图像采集模块的数据处理系统,其特征在于:包括采集装置和处理器单元,所述处理器单元包括相互连接的DSP处理器和FPGA处理器,所述采集装置分别与DSP处理器和FPGA处理器连接,所述DSP处理器连接有FIFO存储器和FLASH闪存单元,所述FPGA处理器与FIFO存储器和FLASH闪存单元连接,所述FPGA处理器连接有串行总线控制器。
2.根据权利要求1所述的一种应用于图像采集模块的数据处理系统,其特征在于:所述FIFO存储器包括第一FIFO存储器和第二FIFO存储器,所述DSP处理器通过连接第一FIFO存储器和第二FIFO存储器与串行总线控制器连接,所述FPGA处理器分别与第一FIFO存储器和第二FIFO存储器连接。
3.根据权利要求1或2所述的一种应用于图像采集模块的数据处理系统,其特征在于:所述采集装置连接有放大电路,所述DSP处理器通过先入先出存储器连接有A/D转换器,所述A/D转换器与放大电路连接,所述FPGA处理器与先入先出存储器和A/D转换器相互连接。
4.根据权利要求3所述的一种应用于图像采集模块的数据处理系统,其特征在于:所述FLASH闪存单元包括第一FLASH闪存和第二FLASH闪存,所述DSP处理器与第一FLASH闪存连接,所述FPGA处理器与第二FLASH闪存连接。
5.根据权利要求4所述的一种应用于图像采集模块的数据处理系统,其特征在于:所述DSP处理器还连接有晶振和数据存储器,所述晶振连接有复位电路。
6.根据权利要求5所述的一种应用于图像采集模块的数据处理系统,其特征在于:所述串行总线控制器与PC机相互连接,所述串行总线控制器采用USB控制器。
7.根据权利要求5所述的一种应用于图像采集模块的数据处理系统,其特征在于:所述DSP处理器采用TMS320VC33。
CN201721701191.XU 2017-12-08 2017-12-08 一种应用于图像采集模块的数据处理系统 Active CN207589023U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721701191.XU CN207589023U (zh) 2017-12-08 2017-12-08 一种应用于图像采集模块的数据处理系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721701191.XU CN207589023U (zh) 2017-12-08 2017-12-08 一种应用于图像采集模块的数据处理系统

Publications (1)

Publication Number Publication Date
CN207589023U true CN207589023U (zh) 2018-07-06

Family

ID=62736733

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721701191.XU Active CN207589023U (zh) 2017-12-08 2017-12-08 一种应用于图像采集模块的数据处理系统

Country Status (1)

Country Link
CN (1) CN207589023U (zh)

Similar Documents

Publication Publication Date Title
CN102572393A (zh) 一种基于fpga与dsp的无线视频采集装置
CN106713804A (zh) 一种三通道图像传输接口转换装置及方法
CN106454023B (zh) Usb3.0cmos线阵工业相机
CN103780819B (zh) 一种智能工业相机
CN110941577A (zh) 基于fpga的sata接口链路层功能实现方法
CN206932317U (zh) 一种基于无线网络通信的工业相机
CN201608779U (zh) 一种便携式可见光ccd成像系统
CN107911610A (zh) 一种应用于图像采集模块的数据处理系统
CN207589023U (zh) 一种应用于图像采集模块的数据处理系统
CN203773270U (zh) 基于fpga的x光检测设备的多路数据采集装置
CN201957164U (zh) 摄像机图像传输装置
CN202679478U (zh) 数字图像采集与处理平台
CN207399413U (zh) 基于FPGA的Camera Link接口的非标准视频协议传输系统
CN216313299U (zh) 一种音视频实时存储与直播装置
CN108845516A (zh) 一种信息采集及数据智能转换装置
CN108200357A (zh) 基于多个dsp处理器的视频信号处理系统
CN208461947U (zh) 基于多个dsp处理器的视频信号处理系统
CN103565476B (zh) 医疗超声整帧图像传输系统
CN202077148U (zh) 基于soc的mjpeg视频编解码系统
CN203219452U (zh) 一种基于云计算构架的图像处理平台
CN106385556A (zh) 一种箭载ccd图像采集压缩系统
CN202713470U (zh) 一种高速图像采集装置
CN201919092U (zh) 多路数字图像或数字视频采集装置
CN102469290A (zh) 摄像机图像传输装置
CN207099244U (zh) 一种支持多路pal视频采集、压缩及传输的计算机装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant