CN206224290U - 一种基于dds的高分辨率信号发生器 - Google Patents

一种基于dds的高分辨率信号发生器 Download PDF

Info

Publication number
CN206224290U
CN206224290U CN201621309084.8U CN201621309084U CN206224290U CN 206224290 U CN206224290 U CN 206224290U CN 201621309084 U CN201621309084 U CN 201621309084U CN 206224290 U CN206224290 U CN 206224290U
Authority
CN
China
Prior art keywords
dds
module
signal generator
memory
chip microcomputer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201621309084.8U
Other languages
English (en)
Inventor
水晓敏
马正源
盛迎接
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HEFEI DINGCHI INSTRUMENT CO Ltd
Original Assignee
HEFEI DINGCHI INSTRUMENT CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HEFEI DINGCHI INSTRUMENT CO Ltd filed Critical HEFEI DINGCHI INSTRUMENT CO Ltd
Priority to CN201621309084.8U priority Critical patent/CN206224290U/zh
Application granted granted Critical
Publication of CN206224290U publication Critical patent/CN206224290U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本实用新型公开了一种基于DDS的高分辨率信号发生器。包括FPGA模块上集成有微处理器、PLL时钟、单片机扩展接口、存储器ROM和DDS组件模块;FLASH存储器和SDRAM存储器均用于存储输入信号,并将DDS组件模块处理后得到的输入信号的输出数据存入存储器ROM,从存储器ROM中读取函数ROM表中的数据,处理后将数据发送至DAC转换模块得到波形信号输出。本实用新型通过在FPGA的片上集成DDS组件、单片机扩展接口和PLL,得到较高的频率分辨率、较宽的频率带宽,提高波形频率的稳定性;实现宽带扫频信号输出,具有相位噪声低,杂散抑制好,跳频速度快;用于接入不同控制类型的单片机作为控制器件,使得该信号发生器具有高度的开发性。

Description

一种基于DDS的高分辨率信号发生器
技术领域
本实用新型属于信号发生器技术领域,特别是涉及一种基于DDS的高分辨率信号发生器。
背景技术
信号源作为一种基本电子设备无论是在教学、科研还是在部队技术保障中,都有着广泛的使用。信号源作为一种通用电子测试仪器是我军进行高科技战争不可缺少的一种测试仪器。因此,从理论到工程对信号的发生进行深入研究,不论是从教学科研角度,还是从部队技术保障服务角度出发都有着积极的意义。随着科学技术的发展和测量技术的进步,对信号源的要求越来越高,普通的信号发生器已无法满足目前日益发展的数字技术领域科研和教学的需要DDS技术是一种新兴的频率合成技术,要求具有频率分辨率极高、频率切换速度快、切换相位连续、输出信号相位噪声低、可编程、全数字化易于集成、体积小、重量轻等优点。
实用新型内容
本实用新型的目的在于提供一种基于DDS的高分辨率信号发生器,通过利用在FPGA的片上可编程系统,在FPGA的片上集成DDS组件和PLL,实现宽带扫频信号输出,并且在FPGA的片上集成单片机扩展接口,用于接入不同控制类型的单片机作为控制器件,使得该信号发生器具有高度的开发性。
本实用新型是通过以下技术方案实现的:
本实用新型为一种基于DDS的高分辨率信号发生器,包括FPGA模块上集成有微处理器、PLL时钟、单片机扩展接口、存储器ROM和DDS组件模块;
其中,所述单片机扩展接口用于外接单片机;PLL时钟实现基准时钟的分频和倍频,使系统时钟更加稳定精确为SDROM和DDS电路提供基准时钟;
其中,所述DDS组件模块包括DDS、LPF、AMP、PD、LF和VOC;所述DDS的输入信号依次通过LPF、AMP、LPF、PD、LF和VOC得到输入信号的输出数据;LPF和AMP组成低通滤波器,通过LPF输出一个较纯净的波信号;存储器ROM中的查询表用于实现从相位累加器输出的相位值带幅度值的转换,然后送到DAC转换模块将幅度值的数字量转变为模拟量。
所述FPGA模块连接有FLASH存储器、SDRAM存储器、USB通信模块、显示模块、电源模块、JTAG接口、DAC转换模块和输入模块;
其中,所述FLASH存储器和SDRAM存储器均用于存储输入信号,并将DDS组件模块处理后得到的输入信号的输出数据存入存储器ROM,从存储器ROM中读取函数ROM表中的数据,处理后将数据发送至DAC转换模块得到波形信号输出。
进一步地,所述USB通信模块用于信号发生器的FLASH存储器和SDRAM存储器上的数据读取。
进一步地,所述显示模块用于显示信号发生器的输出数据的波形图。
进一步地,所述输入模块为键盘或触摸屏。
本实用新型具有以下有益效果:
本实用新型通过利用在FPGA的片上可编程系统,充分利用软逻辑,可以得到较高的频率分辨率、较宽的频率带宽,提高波形频率的稳定性;在FPGA的片上集成DDS组件和PLL,实现宽带扫频信号输出,具有相位噪声低,杂散抑制好,跳频速度快;并且在FPGA的片上集成单片机扩展接口,用于接入不同控制类型的单片机作为控制器件,使得该信号发生器具有高度的开发性。
当然,实施本实用新型的任一产品并不一定需要同时达到以上所述的所有优点。
附图说明
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例描述所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型的一种基于DDS的高分辨率信号发生器的系统图;
图2为DDS组件模块的系统图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
请参阅图1和图2所示,本实用新型为一种基于DDS的高分辨率信号发生器,包括FPGA模块上集成有微处理器、PLL时钟、单片机扩展接口、存储器ROM和DDS组件模块;
其中,单片机扩展接口用于外接单片机;PLL时钟实现基准时钟的分频和倍频,使系统时钟更加稳定精确为SDROM和DDS电路提供基准时钟;
其中,DDS组件模块包括DDS、LPF、AMP、PD、LF和VOC;所述DDS的输入信号依次通过LPF、AMP、LPF、PD、LF和VOC得到输入信号的输出数据;LPF和AMP组成低通滤波器,采用HMC478放大器,通过LPF输出一个较纯净的波信号;存储器ROM中的查询表用于实现从相位累加器输出的相位值带幅度值的转换,然后送到DAC转换模块将幅度值的数字量转变为模拟量。
DDS选用AD9852芯片,PD选用ADF4113鉴相芯片。
FPGA模块连接有FLASH存储器、SDRAM存储器、USB通信模块、显示模块、电源模块、JTAG接口、DAC转换模块和输入模块;
其中,FLASH存储器和SDRAM存储器均用于存储输入信号,并将DDS组件模块处理后得到的输入信号的输出数据存入存储器ROM,从存储器ROM中读取函数ROM表中的数据,处理后将数据发送至DAC转换模块得到波形信号输出。
其中,USB通信模块用于信号发生器的FLASH存储器和SDRAM存储器上的数据读取。
其中,显示模块用于显示信号发生器的输出数据的波形图。
其中,输入模块为键盘或触摸屏。
当单片机扩展接口上未接入单片机时,FPGA模块上的微处理器作用于DDS组件模块;
当FPGA模块上的微处理器监视到单片机扩展接口上接入单片机,单片机向微处理器发出终止微处理器工作的命令,通过单片机作用于DDS组件模块,实现对该发生器的扩展和开发。
LPF,是“Low Pass Filter”的缩写,意为“低通滤波器”。就是让低频信号通过,阻止高频信号通过。
PLL(Phase Locked Loop):为锁相回路或锁相环,用来统一整合时脉讯号,使高频器件正常工作,如内存的存取资料等。
鉴相器(phasedetector,PD),是能够鉴别出输入信号的相差的器件,是使输出电压与两个输入信号之间的相位差有确定关系的电路。
以上公开的本实用新型优选实施例只是用于帮助阐述本实用新型。优选实施例并没有详尽叙述所有的细节,也不限制该实用新型仅为所述的具体实施方式。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本实用新型的原理和实际应用,从而使所属技术领域技术人员能很好地理解和利用本实用新型。本实用新型仅受权利要求书及其全部范围和等效物的限制。

Claims (4)

1.一种基于DDS的高分辨率信号发生器,包括FPGA模块,其特征在于:所述FPGA模块上集成有微处理器、PLL时钟、单片机扩展接口、存储器ROM和DDS组件模块;
其中,所述单片机扩展接口用于外接单片机;
其中,所述DDS组件模块包括DDS、LPF、AMP、PD、LF和VOC;所述DDS的输入信号依次通过LPF、AMP、LPF、PD、LF和VOC得到输入信号的输出数据;
所述FPGA模块连接有FLASH存储器、SDRAM存储器、USB通信模块、显示模块、电源模块、JTAG接口、DAC转换模块和输入模块;
其中,所述FLASH存储器和SDRAM存储器均用于存储输入信号,并将DDS组件模块处理后得到的输入信号的输出数据存入存储器ROM,从存储器ROM中读取函数ROM表中的数据,处理后将数据发送至DAC转换模块得到波形信号输出。
2.根据权利要求1所述的一种基于DDS的高分辨率信号发生器,其特征在于,所述USB通信模块用于信号发生器的FLASH存储器和SDRAM存储器上的数据读取。
3.根据权利要求1所述的一种基于DDS的高分辨率信号发生器,其特征在于,所述显示模块用于显示信号发生器的输出数据的波形图。
4.根据权利要求1所述的一种基于DDS的高分辨率信号发生器,其特征在于,所述输入模块为键盘或触摸屏。
CN201621309084.8U 2016-12-01 2016-12-01 一种基于dds的高分辨率信号发生器 Expired - Fee Related CN206224290U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621309084.8U CN206224290U (zh) 2016-12-01 2016-12-01 一种基于dds的高分辨率信号发生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621309084.8U CN206224290U (zh) 2016-12-01 2016-12-01 一种基于dds的高分辨率信号发生器

Publications (1)

Publication Number Publication Date
CN206224290U true CN206224290U (zh) 2017-06-06

Family

ID=58783843

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621309084.8U Expired - Fee Related CN206224290U (zh) 2016-12-01 2016-12-01 一种基于dds的高分辨率信号发生器

Country Status (1)

Country Link
CN (1) CN206224290U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106647927A (zh) * 2016-12-01 2017-05-10 合肥鼎驰仪器有限公司 一种基于dds的高分辨率信号发生器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106647927A (zh) * 2016-12-01 2017-05-10 合肥鼎驰仪器有限公司 一种基于dds的高分辨率信号发生器

Similar Documents

Publication Publication Date Title
CN105187060B (zh) 一种低相位噪声的锁相环电路及其实现方法
KR101664634B1 (ko) 주파수 신호 생성 시스템 및 디스플레이 장치
CN102201819B (zh) 采用cpld设计的dds短波发射机用频率合成源
CN105049035B (zh) 一种多模式小型化低相噪宽带点频合成电路及方法
CN102916679A (zh) 提供精准低频时钟信号的电路及其控制方法
CN104485951A (zh) 带锁相环(pll)的频率合成源电路及控制方法
CN108037332B (zh) 多通道参考时钟发生模块
CN205356307U (zh) 一种短波接收机的频率合成器
CN206224290U (zh) 一种基于dds的高分辨率信号发生器
CN105445512A (zh) 一种多路同步信号输出装置及方法
CN102340308B (zh) 一种小数分频频率合成器
CN1770634B (zh) 时钟锁相环装置
CN110297112A (zh) 一种程控功率源
CN203377864U (zh) 直接数字频率合成器
CN203457138U (zh) 一种频率综合器
CN202957807U (zh) 一种消除电源噪声的模数转换集成电路的处理装置
CN106647927A (zh) 一种基于dds的高分辨率信号发生器
CN202978896U (zh) 组合宽带快速跳频源
CN103595373A (zh) 一种九分量混合信号发生器及九分量混合信号发生方法
CN205210137U (zh) 一种多路同步信号输出装置
CN108092689A (zh) 一种参考源自动切换装置
CN201290105Y (zh) 高抑制频段选择器
CN205070990U (zh) 用于无线电综合测量仪射频本振电路的晶振分频电路
CN103001638B (zh) 一种消除电源噪声的模数转换集成电路的处理方法和装置
CN103312324B (zh) 短波段信号的生成方法及系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170606

Termination date: 20181201