CN205725785U - 一种并行数据同步采集装置 - Google Patents

一种并行数据同步采集装置 Download PDF

Info

Publication number
CN205725785U
CN205725785U CN201620649787.9U CN201620649787U CN205725785U CN 205725785 U CN205725785 U CN 205725785U CN 201620649787 U CN201620649787 U CN 201620649787U CN 205725785 U CN205725785 U CN 205725785U
Authority
CN
China
Prior art keywords
stone
output
clock
gathers
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620649787.9U
Other languages
English (en)
Inventor
董彦良
张卯瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Harbin Sprightly Electromechanical Technology Co Ltd
Original Assignee
Harbin Sprightly Electromechanical Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Harbin Sprightly Electromechanical Technology Co Ltd filed Critical Harbin Sprightly Electromechanical Technology Co Ltd
Priority to CN201620649787.9U priority Critical patent/CN205725785U/zh
Application granted granted Critical
Publication of CN205725785U publication Critical patent/CN205725785U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

一种并行数据同步采集装置,包括时钟单元、至少两个采集硬核和采集控制单元,所述时钟单元的第一输出端分别与所述至少两个采集硬核的时钟输入端和所述采集控制单元的时钟输入端相连,所述至少两个采集硬核的状态反馈输出端均与采集控制单元的采集状态输入端相连。本实用新型以同一时钟源作为定时通过多个采集硬核实现数据的同步采集,做到了硬件级别的完全同步,保证了稳定的采集时间,提高了数据同步性,从而提高了数据的传输效率和准确性。

Description

一种并行数据同步采集装置
技术领域
本实用新型涉及一种并行数据同步采集装置,属于全双工同步通信技术领域。
背景技术
在数据采集领域有多种用于采集的通讯协议,随着科技的发展BISS(Bidirectional Synchronous Serial,双向同步串行接口)-C协议以其开放性、便捷性、高速性以及稳定性逐渐成为主流。目前在BISS-C协议采集板卡中,多数采用高速串行同步方案,即在一个定时周期内对多个通道进行顺序采集,进而得到相对同步数据。现阶段界定实时控制系统的周期为1ms,采用高速串行同步方案的采集周期多为200μs,故在200μs内需顺序采集5个传感器数据,由于每两数据间存在着至少一个传感器到板卡间的采集时差,故对于定时周期就是200μs的控制系统来说,采集数据占去了全部的时间,其无法进行其他的工作,并且导致各通道采集的数据同步性差,进而影响数据的传输效率和准确性。
实用新型内容
本实用新型提供了一种并行数据同步采集装置,以解决现有的高速串行同步方案导致的数据同步性差的问题,为此本实用新型采用如下的技术方案:
一种并行数据同步采集装置,包括时钟单元、至少两个采集硬核和采集控制单元,所述时钟单元的第一输出端分别与所述至少两个采集硬核的时钟输入端和所述采集控制单元的时钟输入端相连,所述至少两个采集硬核的状态反馈输出端均与采集控制单元的采集状态输入端相连。
本实用新型所述的并行数据同步采集装置以同一时钟源作为定时通过多个采集硬核实现数据的同步采集,做到了硬件级别的完全同步,保证了稳定的采集时间,提高了数据同步性,从而提高了数据的传输效率和准确性。
附图说明
图1为本实用新型实施例所述的一并行数据同步采集装置的结构示意图;
图2为本实用新型实施例所述的一并行数据同步采集装置中一路BISS-C采集硬核的结构示意图;
图3应为各BISS-C采集硬核的协调、调度、控制单元结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本具体实施方式提供了一种并行数据同步采集装置,如图1所示,包括:
时钟单元110、至少两个采集硬核120和采集控制单元130,所述时钟单元110的第一输出端分别与所述至少两个采集硬核120的时钟输入端和所述采集控制单元130的时钟输入端相连。控制单元130输出控制信号给采集硬核120的输入端,120反馈数据采集状态给控制单元130。
具体地,时钟单元110为通过时钟发生器产生的基准时钟信号的单元,本发明实施例不对其具体型号进行限定,只要可以输出基准时钟信号即可。
进一步地,采集硬核120为BISS-C(双向同步串行接口)采集硬核,每路BISS-C采集硬核的结构示意图如图2所示,每路BISS-C采集硬核分别包括同步接收信号的开始信号端口start、时钟输入端mclk、复位信号端口rst、延迟时钟信号端口clk和busy信号输出端busy。
本具体实施方式还提供了一种并行数据同步采集控制装置130,如图3所示,包括:五路采集硬核310、每路采集硬核的busy信号输出端busy1、busy2、busy3、busy4和busy5,每路采集硬核的busy信号输出端均为或非门320的输入端,所述或非门320的输出端snrdtrdy与采集控制单元330的数据输入端相连,其中采集控制单元330包括D触发器3301、低电平触发器3302和复位计时器3303,或非门320的输出端与D触发器3301的输入端相连,D触发器3301的输出端与PCIE(外设部件快速互联标准,Peripheral Component InterconnectExpress)总线发送的采集信号端snrsen均为与门3304的输入端,与门3304的输出端与低电平触发器3302的第一输入端相连,低电平触发器3302的输出端与复位计时器3303的输入端相连,复位计时器3303的输出端与低电平触发器3302的第二输入端相连。D触发器3301可以是两个串联的D触发器。作为可选的,PCIE总线发送的采集信号是用户程序根据系统需求或用户要求发送给PCIE总线的。
如图2所示的并行数据同步采集装置的工作原理如下:
两个D触发器3301将busy信号输出端进行或非处理后的信号延迟两个时钟的触发信号该触发信号需与用户程序发来的使能信号进行与处理,故如果用户程序发来的使能信号为0,则无论触发信号是多少均无法触发,如果用户程序发来的使能信号为1,则低电平触发器3302(inst23)控制权交由五路采集硬核310的busy信号进行或非处理后延迟两个时钟的触发信号来控制,当五路采集硬核310的busy信号中有一路为1时,snrdtrdy信号就为0,即进入inst23的时钟信号时钟为0。其中,snrdtrdy信号是为了协调start信号,当五路采集硬核310在采集过程中不发送start信号,当五路采集硬核310进入等待开始命令后,即全部busy信号为0时,snrdtrdy输出为1,才会发送start信号。
五路采集硬核310内新的一次采集开始,首先SLO连续3个定时周期为高电平后,检测start信号,如果start信号为1则进行后续读取操作,如果start信号为0则继续等待start命令,在等待start命令时的状态为resetst状态,在该状态时busy信号输出为0;离开该状态输出为1,即忙时为1,空闲时为0。
当五路采集硬核310的busy信号全部为0时,经过或非处理后输出信号snrdtrdy为1,只要有一路处在忙的状态其输出就为0,经过两个D触发器3301后,跟snrsen信号进行与处理;inst23检测到输入时钟信号上升沿后输出start信号为1,五路采集硬核310接收到start信号为1后,同时开始进行后续该周期的采集任务。其中,snrsen信号为用户程序经由PCIE总线发送的开始采集信号,当snrsen信号为1时表示正在采集,当snrsen信号为0时后续采集回路没有使能信号;Start信号是发送给五路采集硬核310的使能信号,复位计时器3303(ipm_counter9)用来触发inst23的复位信号,每次发出一个start信号后计数器开始计数。
inst23的CLRN信号为低电平触发,所以Rst为0时将复位start变为0。
当ipm_counter9到达计时时间后两个D触发器3301复位,start信号变为0。如此循环进行采集。
当五路采集硬核310全部进入等待start状态后经过上述步骤同时获得start信号,五路采集硬核310再以完全相同的方式,同样的时钟对数据进行采集,这样就实现了五路BISS信号采集硬件级同步。
图3中的inst22、inst26、inst30、inst31和inst32均为保护性器件,例如,非门、或门等。
以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型实施例揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利要求的保护范围为准。

Claims (5)

1.一种并行数据同步采集装置,其特征在于,包括时钟单元、至少两路采集硬核和采集控制单元,所述时钟单元的第一输出端分别与所述至少两路采集硬核的时钟输入端和所述采集控制单元的时钟输入端相连,所述至少两个采集硬核的状态反馈输出端均与采集控制单元的采集状态输入端相连。
2.根据权利要求1所述的并行数据同步采集装置,其特征在于,所述采集硬核为双向同步串行接口BISS-C采集硬核,每路BISS-C采集硬核分别包括同步接收信号的开始信号端口、复位信号端口和延迟时钟信号端口。
3.根据权利要求2所述的并行数据同步采集装置,其特征在于,每路BISS-C采集硬核的busy信号输出端均与采集控制单元中的或非门的输入端相连。
4.根据权利要求3所述的并行数据同步采集装置,其特征在于,所述采集控制单元包括D触发器、低电平触发器和复位计时器,或非门的输出端与D触发器的输入端相连,D触发器的输出端与外设部件快速互联标准PCIE总线发送的采集信号端均为与门的输入端,与门的输出端与低电平触发器的第一输入端相连,低电平触发器的输出端与复位计时器的输入端相连,复位计时器的输出端与低电平触发器的第二输入端相连。
5.根据权利要求4所述的并行数据同步采集装置,其特征在于,所述D触发器是两个串联的D触发器。
CN201620649787.9U 2016-06-27 2016-06-27 一种并行数据同步采集装置 Active CN205725785U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620649787.9U CN205725785U (zh) 2016-06-27 2016-06-27 一种并行数据同步采集装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620649787.9U CN205725785U (zh) 2016-06-27 2016-06-27 一种并行数据同步采集装置

Publications (1)

Publication Number Publication Date
CN205725785U true CN205725785U (zh) 2016-11-23

Family

ID=57317862

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620649787.9U Active CN205725785U (zh) 2016-06-27 2016-06-27 一种并行数据同步采集装置

Country Status (1)

Country Link
CN (1) CN205725785U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106027192A (zh) * 2016-06-27 2016-10-12 哈尔滨明快机电科技有限公司 一种并行数据同步采集装置
CN114546926A (zh) * 2020-11-24 2022-05-27 北京灵汐科技有限公司 核心簇同步、控制方法、数据处理方法、核心、设备、介质

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106027192A (zh) * 2016-06-27 2016-10-12 哈尔滨明快机电科技有限公司 一种并行数据同步采集装置
CN114546926A (zh) * 2020-11-24 2022-05-27 北京灵汐科技有限公司 核心簇同步、控制方法、数据处理方法、核心、设备、介质
CN114546926B (zh) * 2020-11-24 2023-08-08 北京灵汐科技有限公司 核心簇同步、控制方法、数据处理方法、核心、设备、介质

Similar Documents

Publication Publication Date Title
CN202870808U (zh) 一种spi串口模块的fpga实现装置
CN102023956B (zh) 集成电路芯片中串行外设从器件接口结构及数据读写方法
CN104020691A (zh) 适用于多总线协议、多扩展接口的信号采集板卡
CN102128979B (zh) 等精度测频电路及其测频方法
CN102722462A (zh) 一种同步通信装置及其控制方法
CN205725785U (zh) 一种并行数据同步采集装置
CN109656856A (zh) 利用fpga实现非复用总线与复用总线互联装置及方法
CN102346453A (zh) 基于工业以太网的模拟量数据采集模块
CN103077142A (zh) 一种简易的总线传输协议的通信方法
CN205004841U (zh) 智能变电设备及其数据传输系统
CN106027192B (zh) 一种并行数据同步采集装置
CN103064477B (zh) 一种服务器主板设计方法
CN201600694U (zh) 一种模块化结构的采集卡
CN202177816U (zh) 一种基于工业以太网的模拟量数据采集模块
CN109669892A (zh) 一种基于fpga的mcbsp接口电路
CN205195718U (zh) 基于fpga的嵌入式网络同步系统
CN105389155A (zh) 一种利用spi接口实现tdm音频数据接收的方法及系统
CN203466819U (zh) 一种基于fpga的简易符合系统
CN202119834U (zh) 等精度测频电路
CN202093391U (zh) 多功能数字信号输入卡件
CN203376748U (zh) 单总线接收逻辑结构
CN205428192U (zh) 一种数字化数据采集器
CN110011778A (zh) 基于rs485网络中系统同步采样方法
CN106788850B (zh) 一种基于1588v1协议的时钟透传方法
CN203149376U (zh) 一种基于现场总线16路开关量测控传输器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant