CN205428988U - 一种csp封装芯片结构 - Google Patents
一种csp封装芯片结构 Download PDFInfo
- Publication number
- CN205428988U CN205428988U CN201620205188.8U CN201620205188U CN205428988U CN 205428988 U CN205428988 U CN 205428988U CN 201620205188 U CN201620205188 U CN 201620205188U CN 205428988 U CN205428988 U CN 205428988U
- Authority
- CN
- China
- Prior art keywords
- layer
- gan
- electrode
- slope
- conductive layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Abstract
本实用新型公开一种CSP封装芯片结构,包括外延层、导电层、P电极、N电极和基板;外延层由依次形成的N‑GaN、有源发光层及P‑GaN构成;导电层形成在P‑GaN上,导电层上形成P电极;有源发光层及P‑GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延伸至导电层表面;N‑GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P‑GaN及导电层绝缘;P电极及N电极分别与基板键合。本实用新型可以进一步减少发光面积损失,进一步提高发光效率,从而在同等芯片面积下增加芯片发光层面积。
Description
技术领域
本实用新型涉及LED技术领域,尤其是指一种CSP封装芯片结构。
背景技术
现有技术中,GaN基发光二极管结构分为正装结构、垂直结构以及正装结构。其中,正装结构芯片通过干法蚀刻的方式裸露N型氮化镓层,然后在P型氮化镓上形成透明导电层,最后使用镍金等金属制作P/N电极,形成电流通路发光;垂直结构芯片通过使用导电沉底或者衬底转移等方式形成导电的沉底层,使P/N电极分别位于芯片上下两个面;倒装结构芯片制作流程与正装类似,只是透明导电层由反射金属层或者透明导电层加反射层形成,光由芯片的蓝宝石衬底面出射。
随着LED芯片功率的上升,对于芯片的散热需求越来越高,倒装结构逐渐成为功率型芯片的主流结构。芯片结构中影响芯片发光效率的主因是芯片发光层的面积在整个芯片面积上的占比。倒装芯片结构都需要使用干法蚀刻的方式蚀刻裸露出N型氮化镓,不可避免的造成芯片发光面积损失。现有技术中公开利用N型氮化镓侧壁制作N电极接触金属,但都未提出明确可控面积的侧壁绝缘层制作方法。
公开号为CN104269471A公开一种全角度侧壁反射电极的LED芯片及其制作方法。其全角度侧壁反射电极的LED芯片的P-GaN和量子阱层的侧壁设有斜坡,在斜坡上形成钝化层,接着在斜坡上形成N电极,N电极同时和N-GaN平面接触。其N电极焊盘直接形成于P-GaN和钝化层之上,虽然可以部分减小发光面积的损失,然而,N电极同时与N-GaN平面接触,依然损失部分发光面积,发光效率有待进一步提高。
实用新型内容
本实用新型的目的在于提供一种CSP封装芯片结构,以进一步减少发光面积损失,进一步提高发光效率,从而在同等芯片面积下增加芯片发光层面积。
为达成上述目的,本实用新型的解决方案为:
一种CSP封装芯片结构,包括外延层、导电层、P电极、N电极和基板;外延层由依次形成的N-GaN、有源发光层及P-GaN构成;导电层形成在P-GaN上,导电层上形成P电极;有源发光层及P-GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延伸至导电层表面;N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P-GaN及导电层绝缘;P电极及N电极分别与基板键合。
进一步,在N-GaN上形成荧光粉层。
进一步,所述导电层为金属反射层。
进一步,所述金属反射层上形成金属基膜层,P电极形成在金属基膜层上。
进一步,所述金属基薄膜层为银、铝或金,设置为单层或多层结构。
进一步,所述金属反射层为银、钛、铝、铬、铟、锡、金及其合金,设置为单层或多层结构。
进一步,所述导电层为透明导电层。
一种CSP封装芯片结构制作方法,包括以下步骤:
一,提供衬底;
二,在衬底上形成外延层,外延层依次由N-GaN、有源发光层及P-GaN构成;
三,蚀刻有源发光层和P-GaN的外侧壁形成第一斜坡;
四,在P-GaN上形成导电层;
五,在第一斜坡上形成绝缘层并部分延伸至导电层表面;
六,蚀刻N-GaN外侧壁形成第二斜坡,在第二斜坡上形成N电极,在导电层上形成P电极;
七,将N电极与P电极与基板键合;
八,激光剥离衬底;
九,切割成独立器件。
进一步,还包括激光剥离衬底后在N-GaN上喷涂荧光粉及保护胶层。
进一步,所述导电层为金属反射层。
进一步,在绝缘层延伸至导电层表面部分蚀刻图形,绝缘层蚀刻图形部分上形成金属基膜层,金属基膜层与金属反射层电连接;然后在金属基膜层上形成二次布线绝缘层并部分裸露金属基膜层,P电极形成在裸露的金属基膜层上。
进一步,所述导电层为透明导电层。
采用上述方案后,本实用新型N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P-GaN及导电层绝缘,使得N电极无需与N-GaN平面接触,而是形成在N-GaN外侧壁的斜坡上,进一步减少发光面积损失,提高发光效率,从而在同等芯片面积下增加芯片发光层面积。
同时,本实用新型CSP封装芯片结构制作方法中,一次蚀刻在有源发光层和P-GaN的外侧壁形成第一斜坡,在第一斜坡上形成绝缘层,通过控制第一斜坡的倾斜角度,使得侧壁绝缘层的面积可以控制;二次蚀刻在N-GaN外侧壁形成第二斜坡,在第二斜坡上形成N电极,通过控制第二斜坡的倾斜角度,使得可以控制N-GaN第二斜坡的面积,实现芯片电压优化。
附图说明
图1是本实用新型实施例一的结构示意图;
图2a至图2g是本实用新型实施例一的制作工艺图;
图3是本实用新型实施例一的结构示意图;
图4a至图4k是本实用新型实施例一的制作工艺图。
标号说明
衬底1 外延层2
N-GaN 21 第二斜坡211
N欧姆接触金属212 荧光粉及保护胶层213
有源发光层22 P-GaN 23
第一斜坡24 导电层3
金属反射层31 绝缘层4
N电极51 P电极52
基板6 金属基膜层7
二次布线绝缘层8。
具体实施方式
以下结合附图及具体实施例对本实用新型做详细描述。
参阅图1至图2g所示,本实用新型揭示的一种CSP封装芯片结构实施例一,包括外延层2、导电层3、绝缘层4、N电极51、P电极52和基板6。
如图1所示,外延层2由依次形成的N-GaN 21、有源发光层22及P-GaN 23构成。导电层3形成在P-GaN 23上,导电层3上形成P电极52;本实施例中,所述导电层3为金属反射层31,形成倒装芯片。所述金属反射层31为银、钛、铝、铬、铟、锡、金及其合金,设置为单层或多层结构。
有源发光层22及P-GaN 23的外侧壁上形成第一斜坡24,第一斜坡24上形成绝缘层4,绝缘层4部分延伸至导电层3表面。N-GaN 21的外侧壁形成第二斜坡211,N电极51形成在第二斜坡211上并借助绝缘层4与有源发光层22、P-GaN 23及导电层3绝缘,N电极51借助N欧姆接触金属212与N-GaN 21连接。P电极52及N电极51分别与基板6键合。在N-GaN 21上喷涂荧光粉及保护胶层213。
一种CSP封装芯片结构制作方法,包括以下步骤:
一,提供衬底1,可以为蓝宝石衬底。
二,如图2a所示,在衬底1上形成外延层2,外延层2依次由N-GaN 21、有源发光层22及P-GaN 23构成。
三,如图2b所示,蚀刻有源发光层22和P-GaN 23的外侧壁形成第一斜坡24。
四,如图2c所示,在P-GaN 23上形成导电层3,本实施例中,所述导电层3为金属反射层31。
五,如图2d所示,在第一斜坡24上形成绝缘层4并部分延伸至导电层3表面。
六,如图2e所示,蚀刻N-GaN 21外侧壁形成第二斜坡211,并在第二斜坡211上形成N欧姆接触金属212,如图2f所示,在第二斜坡211上形成N电极51,N电极51借助N欧姆接触金属212与N-GaN 21连接,在导电层3上形成P电极52,如图2g所示。
七,如图1所示,将N电极51与P电极52与基板6键合。
八,激光剥离衬底1;本实施例中,还包括激光剥离衬底1后在N-GaN 21上喷涂荧光粉及保护胶层213。
九,切割成独立器件,如图1所示。
如图3至图4k所示,本实用新型揭示的一种CSP封装芯片结构实施例二,包括外延层2、导电层3、绝缘层4、N电极51、P电极52和基板6。
外延层2由依次形成的N-GaN 21、有源发光层22及P-GaN 23构成。导电层3形成在P-GaN 23上,本实施例中,所述导电层3为金属反射层31,形成倒装芯片。
有源发光层22及P-GaN 23的外侧壁上形成第一斜坡24,第一斜坡24上形成绝缘层4,绝缘层4部分延伸至导电层3表面;在绝缘层4延伸至导电层3表面部分蚀刻图形,绝缘层4蚀刻图形部分上形成金属基膜层7,金属基膜层7与金属反射层31电连接;然后在金属基膜层7上形成二次布线绝缘层8并部分裸露金属基膜层7,P电极52形成在裸露的金属基膜层7上。金属基薄膜层7为银、铝或金,设置为单层或多层结构。
N-GaN21的外侧壁形成第二斜坡211,N电极51形成在第二斜坡211上并借助绝缘层4和二次布线绝缘层8与有源发光层22、P-GaN 23及导电层3绝缘。P电极52及N电极51分别与基板6键合。同时在N-GaN 21上喷涂荧光粉及保护胶层213。
一种一种CSP封装芯片结构制作方法,包括以下步骤:
一,提供衬底1。
二,如图4a所示,在衬底1上形成外延层2,外延层2依次由N-GaN 21、有源发光层22及P-GaN 23构成。
三,如图4b所示,蚀刻有源发光层22和P-GaN 23的外侧壁形成第一斜坡24。
四,如图4c所示,在P-GaN 23上形成导电层3;本实施例中,所述导电层3为金属反射层31。
五,如图4d所示,在第一斜坡24上形成绝缘层4并部分延伸至导电层3表面;在绝缘层4延伸至导电层3表面部分蚀刻图形,绝缘层4蚀刻图形部分上形成金属基膜层7,如图4e所示,金属基膜层7与金属反射层31电连接;如图4f所示,然后在金属基膜层7上形成二次布线绝缘层8并部分裸露金属基膜层7,P电极52形成在裸露的金属基膜层7上。
六,如图4g所示,蚀刻N-GaN 21外侧壁形成第二斜坡211,在第二斜坡211上形成N电极51,N电极51借助N欧姆接触金属212与N-GaN 21连接,在导电层3上形成P电极52。
七,如图4h所示,将N电极51与P电极52与基板6键合。
八,如图4i所示,激光剥离衬底1;本实施例中,还包括激光剥离衬底1后在N-GaN21上喷涂荧光粉及保护胶层213。
九,切割成独立器件,如图4k及图3所示。
上述实施例一和实施例二的导电层3为金属反射层31,所述导电层3也可以为透明导电层,形成正装芯片。
以上所述仅为本实用新型的优选实施例,并非对本案设计的限制,凡依本案的设计关键所做的等同变化,均落入本案的保护范围。
Claims (5)
1.一种CSP封装芯片结构,其特征在于:包括外延层、导电层、P电极、N电极和基板;外延层由依次形成的N-GaN、有源发光层及P-GaN构成;导电层形成在P-GaN上,导电层上形成P电极;有源发光层及P-GaN的外侧壁上形成第一斜坡,第一斜坡上形成绝缘层,绝缘层部分延伸至导电层表面;N-GaN的外侧壁形成第二斜坡,N电极形成在第二斜坡上并借助绝缘层与有源发光层、P-GaN及导电层绝缘;P电极及N电极分别与基板键合。
2.如权利要求1所述的一种CSP封装芯片结构,其特征在于:在N-GaN上形成荧光粉层。
3.如权利要求1所述的一种CSP封装芯片结构,其特征在于:所述导电层为金属反射层。
4.如权利要求3所述的一种CSP封装芯片结构,其特征在于:所述金属反射层上形成金属基膜层,P电极形成在金属基膜层上。
5.如权利要求1所述的一种CSP封装芯片结构,其特征在于:所述导电层为透明导电层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620205188.8U CN205428988U (zh) | 2016-03-17 | 2016-03-17 | 一种csp封装芯片结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620205188.8U CN205428988U (zh) | 2016-03-17 | 2016-03-17 | 一种csp封装芯片结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205428988U true CN205428988U (zh) | 2016-08-03 |
Family
ID=56547445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620205188.8U Active CN205428988U (zh) | 2016-03-17 | 2016-03-17 | 一种csp封装芯片结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205428988U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105633240A (zh) * | 2016-03-17 | 2016-06-01 | 厦门乾照光电股份有限公司 | 一种csp封装芯片结构及制作方法 |
-
2016
- 2016-03-17 CN CN201620205188.8U patent/CN205428988U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105633240A (zh) * | 2016-03-17 | 2016-06-01 | 厦门乾照光电股份有限公司 | 一种csp封装芯片结构及制作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102683534B (zh) | 垂直式交流发光二极管器件及其制作方法 | |
CN102074629B (zh) | 具有夹心式电流阻挡结构的发光二极管 | |
US9190569B2 (en) | Flip-chip light emitting diode and fabrication method | |
US20140291708A1 (en) | Alternating Current Vertical Light Emitting Element and Manufacturing Method Thereof | |
CN104409585B (zh) | 一种垂直led结构及其制作方法 | |
CN103378244A (zh) | 发光二极管器件及其制造方法 | |
CN103066195A (zh) | 应用石墨烯作为导热层的倒装结构发光二极管 | |
CN102447016A (zh) | 发光二极管结构及其制作方法 | |
US20190115511A1 (en) | Light Emitting Diode and Fabrication Method Thereof | |
CN106981550B (zh) | 一种易封装易散热倒装高压led芯片 | |
CN106784173B (zh) | 具有电容结构的led芯片及其制备方法 | |
CN107845711A (zh) | 提升电流扩展均匀性的led倒装芯片及其制作方法 | |
CN105633240B (zh) | 一种csp封装芯片结构及制作方法 | |
CN107068831A (zh) | 发光装置 | |
CN116779634B (zh) | 一种高压倒装结构的紫外led芯片及其制作方法 | |
CN110021691A (zh) | 一种半导体发光器件 | |
CN205428988U (zh) | 一种csp封装芯片结构 | |
CN202855792U (zh) | 覆晶式的发光二极管 | |
CN102569586A (zh) | 整面压合式倒装led及其制备方法 | |
CN109244208B (zh) | 一种高压led芯片及其制作方法 | |
CN105655458B (zh) | 一种增加发光面积led芯片结构及制作方法 | |
CN205428987U (zh) | 一种增加发光面积led芯片结构 | |
CN102569583B (zh) | 基于陶瓷基板的发光器件及其制造方法 | |
CN106206902B (zh) | 发光二极管芯片 | |
CN106299073B (zh) | 发光二极管晶圆及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |