CN204945920U - 一种兼容不同类型计算节点pcie热插拔的io扩展板 - Google Patents

一种兼容不同类型计算节点pcie热插拔的io扩展板 Download PDF

Info

Publication number
CN204945920U
CN204945920U CN201520756102.6U CN201520756102U CN204945920U CN 204945920 U CN204945920 U CN 204945920U CN 201520756102 U CN201520756102 U CN 201520756102U CN 204945920 U CN204945920 U CN 204945920U
Authority
CN
China
Prior art keywords
bus
expansion board
cmos device
pcie
computing node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520756102.6U
Other languages
English (en)
Inventor
赵现普
姜开永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201520756102.6U priority Critical patent/CN204945920U/zh
Application granted granted Critical
Publication of CN204945920U publication Critical patent/CN204945920U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stored Programmes (AREA)

Abstract

本实用新型公开了一种兼容不同类型计算节点PCIE热插拔的IO扩展板,属于IO扩展板,本实用新型要解决的技术问题为如何能够使PCIE热插拔操作的IO扩展板满足不同计算节点的需求。技术方案为:其结构包括设置在IO扩展板的总线一、总线二、CMOS器件一、CMOS器件二、PCIE插槽一、PCIE插槽二、控制器一和控制器二,总线一连接CMOS器件一,CMOS器件一通过线缆连接控制器一和PCIE插槽一;还包括总线三和多路选择器,所述多路选择器上设置有输入端一、输入端二、信号控制端和输出端,总线一还有一路连接至输入端一;总线三连接至输入端二;信号控制端引出信号采集端;输出端连接至总线二。

Description

一种兼容不同类型计算节点PCIE热插拔的IO扩展板
技术领域
本实用新型涉及一种IO扩展板,具体地说是一种兼容不同类型计算节点PCIE热插拔的IO扩展板。
背景技术
刀片服务器(准确的说应叫做刀片式服务器bladeserver)是指在标准高度的机架式机箱内可插装多个卡式的服务器单元,实现高可用和高密度。是一种HAHD(HighAvailabilityHighDensity,高可用高密度)的低成本服务器平台,是专门为特殊应用行业和高密度计算机环境设计的,其主要结构为一大型主体机箱,内部可插上许多“刀片”,其中每一块"刀片"实际上就是一块系统主板。它们可以通过"板载"硬盘启动自己的操作系统,如WindowsNT/2000、Linux等,类似于一个个独立的服务器,在这种模式下,每一块母板运行自己的系统,服务于指定的不同用户群,相互之间没有关联。不过,管理员可以使用系统软件将这些母板集合成一个服务器集群。在集群模式下,所有的母板可以连接起来提供高速的网络环境,并同时共享资源,为相同的用户群服务。在集群中插入新的"刀片",就可以提高整体性能。而由于每块"刀片"都是热插拔的,所以,系统可以轻松地进行替换,并且将维护时间减少到最小。
刀片服务器灵活性大,可根据需求搭配不同的计算节点,但不同的计算节点对IO扩展板的设计不尽相同:类型一计算节点可能从同一颗CPU扩展出两个支持热插拔的PCIE插槽,两个PCIE插槽热插拔均由同一颗CPU的总线控制;类型二计算节点可能分别从两颗CPU扩展出两个支持热插拔的PCIE插槽,两个PCIE插槽热插拔也分别由两颗CPU上的两组总线来控制;由于计算节点不同,故需要不同的IO扩展板,使用不便且成本较高。如何能够使PCIE热插拔操作的IO扩展板满足不同计算节点的需求是目前急需解决的技术问题。
发明内容
本实用新型的技术任务是提供一种兼容不同类型计算节点PCIE热插拔的IO扩展板,来解决如何能够使PCIE热插拔操作的IO扩展板满足不同计算节点的需求的问题。
本实用新型解决其技术问题所采用的技术方案是:一种兼容不同类型计算节点PCIE热插拔的IO扩展板,包括设置在IO扩展板的总线一、总线二、CMOS器件一、CMOS器件二、PCIE插槽一、PCIE插槽二、控制器一和控制器二,总线一连接CMOS器件一,CMOS器件一通过线缆连接控制器一和PCIE插槽一,控制器一与PCIE插槽一通过线缆连接;总线二连接CMOS器件二,CMOS器件二通过线缆连接控制器二和PCIE插槽二,控制器二与PCIE插槽二通过线缆连接;其特征在于:还包括总线三和多路选择器,所述多路选择器上设置有输入端一、输入端二、信号控制端和输出端,总线一还有一路连接至输入端一;总线三连接至输入端二;信号控制端引出信号采集端;输出端连接至总线二。
作为优选,所述信号控制端分为两路,一路引出信号采集端,另一路上设置有电阻;防止信号采集端采集到高频信号时,发生短路问题。
作为优选,所述多路选择器为2选1多路选择器。
作为优选,所述CMOS器件一和CMOS器件二的型号均为PCA9555。
其中,PCA9555由两个8位配置(输入或输出选择)、输入、输出和极性反转(高电平有效或低电平有效操作)寄存器组成。系统主器件可通过写入I/O配置位将I/O用作输入或输出。每个输入或输出的数据保留在对应的输入或输出寄存器中。通过极性反转寄存器可反转读取寄存器的极性。系统主器件可读取所有寄存器。
本实用新型的一种兼容不同类型计算节点PCIE热插拔的IO扩展板和现有技术相比,具有以下有益效果:
1、通过多路选择器对其中一个PCIE插槽的总线来源进行选择,实现同一IO扩展板对不同类型计算节点的PCIE插槽热插拔操作的兼容,节省了人力物力成本,同时增强了服务器的简单易用性;
2、通过多路选择器从信号采集端接受的信号的高低,来控制总线二是与总线一连通还是与总线三连通,进而来兼容不同类型计算节点的PCIE插槽热插拔操作,实用方便,操作简单。
本实用新型具有设计合理、结构简单、使用方便、一物多用的特点,因而,具有很好的推广使用价值。
附图说明
下面结合附图对本实用新型进一步说明。
附图1为一种兼容不同类型计算节点PCIE热插拔的IO扩展板的结构示意图;
附图2为实施例2的结构示意图;
附图3为实施例3的结构示意图。
图中:1、IO扩展板,2、总线一,3、总线三,4、总线二,5、多路选择器,6、输入端一,7、输入端二,8、信号控制端,9、输出端,10、信号采集端,11、电阻,12、CMOS器件一,13、CMOS器件二,14、控制器一,15、控制器二,16、PCIE插槽一,17、PCIE插槽二,18、CPU一,19、CPU二,20、线缆。
具体实施方式
下面结合附图和具体实施例对本实用新型作进一步说明。
  实施例1:
如附图1所示,本实用新型的一种兼容不同类型计算节点PCIE热插拔的IO扩展板,其结构包括设置在IO扩展板1的总线一2、总线二4、总线三3、多路选择器5、CMOS器件一12、CMOS器件二13、PCIE插槽一16、PCIE插槽二17、控制器一14和控制器二15,多路选择器5为2选1多路选择器。多路选择器5上设置有输入端一6、输入端二7、信号控制端8和输出端9,总线一2分为两路,一路连接至输入端一6,总线三3连接至输入端二7,信号控制端8分为两路,一路引出信号采集端10,另一路上设置有电阻11;输出端9连接至总线二4。总线一2的另一路与CMOS器件一12连通,CMOS器件一12通过线缆连接控制器一14和PCIE插槽一16,控制器一14与PCIE插槽一16通过线缆连接;总线二4连接CMOS器件二13,CMOS器件二13通过线缆连接控制器二15和PCIE插槽二17,控制器二15与PCIE插槽二17通过线缆连接,CMOS器件一12和CMOS器件二13的型号均为PCA9555。
具体工作过程:通过多路选择器5的信号控制端8接受到的信号,控制连通的线路总线二4是与总线一2连通还是总线三3连通,进而判断计算节点的类型。具体为:信号采集端10传送给信号控制端8的信号为高频信号时,总线二4和总线三3连通。当信号采集端10传送给信号控制端8的信号为低频信号时,总线二4与总线一2连通。
实施例2:计算节点类型一
如附图2所示,将实施例1中的IO扩展板1的总线一2与CPU一18的总线连通,信号采集端10接地即可。信号采集端10接地,信号控制端8接受的信号为低频信号,此时总线二4与总线一2连通,便可实现从CPU一18扩展两个支持热插拔的PCIE插槽一16和PCIE插槽二17,PCIE插槽一16和PCIE插槽二17热插拔均有CPU一18的总线控制。
实施例3:计算节点类型二
如附图3所示,将实施例1中的IO扩展板1的总线一2与CPU一18的总线连通,总线三3与CPU二19的总线连通,信号采集端10连接至CPU二19的信号端。信号采集端10从CPU二19的信号端采集信号传送给信号控制端8,信号控制端8接受的信号为高频信号,此时总线二4与总线三3连通,便可实现从CPU一18和CPU二19扩展出的两个支持热插拔的PCIE插槽一16和PCIE插槽二17,PCIE插槽一16和PCIE插槽二17分别有CPU一18和CPU二19的总线控制。
通过上面具体实施方式,所述技术领域的技术人员可容易的实现本实用新型。但是应当理解,本实用新型并不限于上述的具体实施方式。在公开的实施方式的基础上,所述技术领域的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。

Claims (4)

1.一种兼容不同类型计算节点PCIE热插拔的IO扩展板,包括设置在IO扩展板的总线一、总线二、CMOS器件一、CMOS器件二、PCIE插槽一、PCIE插槽二、控制器一和控制器二,总线一连接CMOS器件一,CMOS器件一通过线缆连接控制器一和PCIE插槽一,控制器一与PCIE插槽一通过线缆连接;总线二连接CMOS器件二,CMOS器件二通过线缆连接控制器二和PCIE插槽二,控制器二与PCIE插槽二通过线缆连接;其特征在于:还包括总线三和多路选择器,所述多路选择器上设置有输入端一、输入端二、信号控制端和输出端,总线一还有一路连接至输入端一;总线三连接至输入端二;信号控制端引出信号采集端;输出端连接至总线二。
2.根据权利要求1所述的一种兼容不同类型计算节点PCIE热插拔的IO扩展板,其特征在于:所述信号控制端分为两路,一路引出信号采集端,另一路上设置有电阻。
3.根据权利要求1或2所述的一种兼容不同类型计算节点PCIE热插拔的IO扩展板,其特征在于:所述多路选择器为2选1多路选择器。
4.根据权利要求3所述的一种兼容不同类型计算节点PCIE热插拔的IO扩展板,其特征在于:所述CMOS器件一和CMOS器件二的型号均为PCA9555。
CN201520756102.6U 2015-09-28 2015-09-28 一种兼容不同类型计算节点pcie热插拔的io扩展板 Expired - Fee Related CN204945920U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520756102.6U CN204945920U (zh) 2015-09-28 2015-09-28 一种兼容不同类型计算节点pcie热插拔的io扩展板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520756102.6U CN204945920U (zh) 2015-09-28 2015-09-28 一种兼容不同类型计算节点pcie热插拔的io扩展板

Publications (1)

Publication Number Publication Date
CN204945920U true CN204945920U (zh) 2016-01-06

Family

ID=55013330

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520756102.6U Expired - Fee Related CN204945920U (zh) 2015-09-28 2015-09-28 一种兼容不同类型计算节点pcie热插拔的io扩展板

Country Status (1)

Country Link
CN (1) CN204945920U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107491408A (zh) * 2017-07-31 2017-12-19 郑州云海信息技术有限公司 一种计算型服务器节点
CN109582623A (zh) * 2018-11-21 2019-04-05 科大智能电气技术有限公司 一种能够实现多块不同类型扩展板级联的扩展板电路
WO2023273140A1 (zh) * 2021-06-28 2023-01-05 深圳市商汤科技有限公司 一种信号传输装置、方法、计算机设备及存储介质

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107491408A (zh) * 2017-07-31 2017-12-19 郑州云海信息技术有限公司 一种计算型服务器节点
CN107491408B (zh) * 2017-07-31 2023-09-15 郑州云海信息技术有限公司 一种计算型服务器节点
CN109582623A (zh) * 2018-11-21 2019-04-05 科大智能电气技术有限公司 一种能够实现多块不同类型扩展板级联的扩展板电路
CN109582623B (zh) * 2018-11-21 2022-02-18 科大智能电气技术有限公司 一种能够实现多块不同类型扩展板级联的扩展板电路
WO2023273140A1 (zh) * 2021-06-28 2023-01-05 深圳市商汤科技有限公司 一种信号传输装置、方法、计算机设备及存储介质

Similar Documents

Publication Publication Date Title
CN109613491B (zh) 一种基于fpga的高速信号采集存储及回放系统
CN102129274B (zh) 服务器、服务器组件及控制风扇转速方法
CN203241876U (zh) 一种自适应配置的pcie扩展箱
CN205193795U (zh) 一种可扩展的多功能接口系统
MX2012014354A (es) Sistemas y metodos para particion dinamica de compilacion multienlace.
CN204945920U (zh) 一种兼容不同类型计算节点pcie热插拔的io扩展板
CN204650401U (zh) 一种兼容nvme硬盘的硬盘背板
CN104267782A (zh) 一种低功耗的18盘位云盘节点装置
CN103246628A (zh) Smi接口管理方法及可编程逻辑器件
CN104202359A (zh) 一种基于刀片服务器的NVMe SSD虚拟化设计方法
CN109033009A (zh) 一种支持通用和机柜型服务器的电路板及系统
CN203812171U (zh) 一种arm架构下的内容分发网络(cdn)服务器
CN203133718U (zh) 一种刀片服务器背板
CN104460857A (zh) 一种高速外设部件互连标准卡及其使用方法和装置
CN103942013A (zh) 一种arm平台下高速读写与大容量存储系统及其工作方法
CN208848136U (zh) 一种m.2硬盘扩展卡
CN208752617U (zh) 一种支持8盘位的l型2u存储服务器
CN203825610U (zh) 一种arm平台下高速读写与大容量存储系统
CN103869883B (zh) 一种扩展主板及扩展系统
CN204374865U (zh) 加固服务器
CN105630400A (zh) 高速海量数据存储系统
CN104601729A (zh) 一种采用NVMe实现高性能云存储的方法
CN205229915U (zh) 一种用于融合架构支持nvme存储的刀片服务器架构
CN204406395U (zh) 一种cpci架构的高速通讯互联系统
CN208969572U (zh) 一种pc104+/pc104加固计算机主板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160106

Termination date: 20180928

CF01 Termination of patent right due to non-payment of annual fee