MX2012014354A - Sistemas y metodos para particion dinamica de compilacion multienlace. - Google Patents

Sistemas y metodos para particion dinamica de compilacion multienlace.

Info

Publication number
MX2012014354A
MX2012014354A MX2012014354A MX2012014354A MX2012014354A MX 2012014354 A MX2012014354 A MX 2012014354A MX 2012014354 A MX2012014354 A MX 2012014354A MX 2012014354 A MX2012014354 A MX 2012014354A MX 2012014354 A MX2012014354 A MX 2012014354A
Authority
MX
Mexico
Prior art keywords
processing unit
interface
dynamic
storage
dvi
Prior art date
Application number
MX2012014354A
Other languages
English (en)
Inventor
Jason A Sullivan
Original Assignee
Jason A Sullivan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jason A Sullivan filed Critical Jason A Sullivan
Publication of MX2012014354A publication Critical patent/MX2012014354A/es

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Digital Computer Display Output (AREA)
  • Information Transfer Systems (AREA)
  • Power Sources (AREA)

Abstract

La presente invención describe sistemas y métodos para la participación dinámica de compilación multienlace. En particular algunas modalidades de la presente invención se refieren a sistemas y métodos para conectar una unidad de procesamiento informático a un motor de video mediante el uso de una amplia gama de conectores de monitores de video La presente invención se refiere además a una interfaz dinámica que incorpora tecnologías de USB, PCI-expres, SATA, I2c y bus de gestión de potencia (PMBus) Asi mismo algunas modalidades de la presente invención se refieren a un sistema de almacenamiento dinámico de conexión abierta, mediante el cual la capacidad de almacenam9iento de una unida de procesamiento aumenta acoplando componente de almacenamiento adicionales a la unidad de procesamiento a través de un conector de interfaz dinámica que se conecta de forma interpuesta. Algunas implementaciones de la invención se refieren además a un agrupamiento personalizable de pistas conductoras de PCIe para proporcionar una asignación flexible de las pistas conductoras para personalizar la característica del conjunto de la placa, al mismo tiempo que se reduce el consumo de energía mejorando el ancho de banda y la velocidad del dispositivo, reduciendo el coste del dispositivo y proporcionando arquitectura de transmisión de datos en serie para proporcionar múltiples buses.

Description

SISTEMAS Y METODOS PARA PARTICION DINAMICA DE COMPILACION MULTIENLACE CAMPO DE LA INVENCIÓN La presente invención se refiere a varios sistemas y métodos para la partición dinámica de compilación multienlace. En particular, algunas implementaciones de la presente invención se refieren a sistemas y métodos para conectar una unidad de procesamiento informático a un monitor de vídeo mediante el uso de una amplia gama de conectores de monitores de vídeo. La presente invención se refiere, además, a una interfaz dinámica que incorpora las tecnologías de USB, PCI-express, SATA, IC y bus de gestión de potencia (PMBus) . Asimismo, algunas implementaciones de la presente invención se refieren a un sistema de almacenamiento dinámico de conexión abierta, en donde la capacidad de almacenamiento de una unidad de procesamiento se aumenta acoplando componentes de almacenamiento adicionales a la unidad de procesamiento mediante un conector de interfaz dinámica que se conecta de forma interpuesta. Algunas implementaciones de la invención se refieren, además, a un agrupamiento personalizable de pistas conductoras PCIe para proporcionar una asignación flexible de las pistas conductoras para personalizar la característica del conjunto de la placa, mientras se reduce el consumo de energía, mejorando el ancho de banda y la REF: 237816 velocidad del dispositivo, reduciendo el coste del dispositivo y proporcionando arquitectura de transmisión de datos en serie para proporcionar múltiples buses.
ANTECEDENTES DE LA INVENCIÓN Se han producido avances tecnológicos con el transcurso de los años, con respecto a la tecnología relacionada con los ordenadores; por ejemplo, los sistemas de ordenadores utilizaron en su momento válvulas electrónicas de vacío. Las válvulas se sustituyeron con transistores. Se utilizaron núcleos magnéticos para la memoria. A partir de entonces, se utilizaron comúnmente tarjetas perforadas y cintas magnéticas. Se introdujeron los circuitos integrados y los sistemas operativos. Actualmente, se utilizan circuitos integrados de microprocesadores en los sistemas informáticos .
La evolución de las tecnologías relacionadas con los ordenadores ha incluido el desarrollo de varias especificaciones de interfaces para establecer la comunicación entre dispositivos y un controlador concentrador, tal como un ordenador personal. Las especificaciones de interfaces incluyen puertos en serie y en paralelo, SCSI, Bus Serie Universal (USB, por sus siglas en inglés) , Interconexión de Componentes Periféricos (PCI/PCI-X), PCI-express (PCIe) , PMBus, EIDE, SATA, IEEE 1394 e I2C. Las especificaciones de interfaces suelen incluir una clave física, en donde el puerto y el conector están acoplados para alinear los terminales y contactos necesarios.
Una especificación de interfaz se suele utilizar para conectar, de forma operable, un único dispositivo periférico a diversos componentes de ordenadores de un controlador concentrador a través de un subsistema de bus. Una vez realizada la conexión, la especificación de interfaz se ocupa impidiendo, de este modo, la comunicación adicional con un dispositivo periférico separado. Por lo tanto, la capacidad para acceder al controlador concentrador suele estar limitada por el número y diversidad de las especificaciones de interfaces operativamente conectadas al subsistema de bus.
Para algunos dispositivos, se puede utilizar una especificación de interfaz híbrida para proporcionar un puerto y/o conector que presente características físicas, con el fin de admitir un acoplamiento utilizable de una o más especificaciones de interfaces. A modo de ejemplo, algunos conectores híbridos incluyen configuraciones de contactos para permitir la conexión a un USB o a un puerto SATA. Por el contrario, algunos puertos híbridos incluyen una configuración de contactos para recibir un USB o un conector SATA. Sin embargo, ninguno de estos dispositivos híbridos permite el acceso simultáneo o la comunicación entre el dispositivo periférico y ambas especificaciones de USB y de SATA. Por el contrario, el acceso al subsistema de BUS está limitado a la especificación de USB o la especificación de SATA, dependiendo de la adaptación utilizable adecuada entre el puerto y el conector.
Algunos conectores de interfaz híbrida combinan una especificación de interfaz con una línea de . potencia, tal como el USB 2.0. Aún así, estos conectores solamente proporcionarán una especificación de interfaz única, con el fin de acceder al subsistema de BUS del controlador concentrador. Además, una vez que la especificación de interfaz esté ocupada por un dispositivo periférico, se excluye un acceso adicional al controlador concentrador por otro dispositivo periférico mediante la especificación ocupada .
De modo similar, los sistemas informáticos convencionales modernos utilizan ranuras de interconexión de Componentes Periféricos (PCI, por sus siglas en inglés) que son parte integrante de la arquitectura de un ordenador. El PCI ha sido una forma funcional y versátil de conectar tarjetas de sonido, vídeo y redes a una placa madre. La velocidad de las redes, procesadores, tarjetas de vídeo y tarjetas de sonido ha mejorado y se ha hecho más potente; PCI mantuvo su anchura fija de 32 bits y puede gestionar solamente 5 dispositivos a la vez. Por el contrario, la tecnología de PCIe ha avanzado más allá del estándar de PCI para proporcionar enlaces en serie punto a punto. Un par de estos enlaces forman una pista conductora y están agrupados en función del dispositivo, por lo que los usuarios ejecutan grupos relacionados de señales de PCIe a un conector. Exigir a los grupos que estén relacionados limita la flexibilidad para asignar pistas conductoras en función de las necesidades.
Aunque los ordenadores portátiles y personales convencionales suelen ser capaces de conectarse a uno o dos monitores que tengan conectores de presentación visual específicos, en numerosos casos, si un usuario desea capacidades de visualización adicionales, el usuario tiene que incorporar una tarjeta de vídeo insertable en su ordenador. A modo de ejemplo, cuando el usuario tiene un ordenador que comprende un tipo de conector de presentación visual y tiene un monitor de vídeo que requiere otro tipo de conector, el usuario podría necesitar instalar una tarjeta de vídeo insertable antes de poder conectar eléctricamente el ordenador al monitor. -A modo de ejemplo, cuando un usuario tiene un ordenador portátil que solamente incluye dos conectores de S-vídeo y el usuario desea conectar el ordenador portátil a un monitor que requiere un conector de HDMI, el usuario podría necesitar colocar una tarjeta insertable de HDMI en su ordenador portátil antes de poder conectar el ordenador al monitor de HDMI .
Aunque las tarjetas insertables han demostrado ser de utilidad para permitir que un sistema informático se conecte con un monitor de vídeo que · requiere un conector de monitor de vídeo que no estaba originalmente incluido en el sistema informático, algunas de las tarjetas presentan también inconvenientes operativos. A modo de ejemplo, algunas tarjetas de vídeo insertables pueden ser costosas, exigir a un usuario abrir el ordenador para insertar la tarjeta, ocupar un espacio real adicional en la carcasa · de un ordenador y/o de cualquier otro modo, ser inadecuadas para el uso .
Además, en el uso actual el término "almacenamiento" suele referirse a un almacenamiento masivo, tal como discos ópticos y formas de almacenamiento magnético tales como unidades de disco duro. Otras evoluciones de tecnologías relacionadas con ordenadores han incluido el desarrollo de la unidad de estado sólido (SSD, por sus siglas en inglés) . Una unidad SSD es un dispositivo de almacenamiento de datos que utiliza memoria de estado sólido para memorizar datos a largo plazo. Una unidad SSD emula, una interfaz de unidad de disco duro, por lo que la sustituye con facilidad en la mayoría de aplicaciones. Sin ningún componente móvil, las unidades SSD son menos frágiles que los discos duros y son también silenciosas. Puesto que no existen retardos mecánicos, las unidades SSD suelen disfrutar de bajo tiempo de acceso y latencia.
Todas las formas de memoria o almacenamiento tienen una capacidad de almacenamiento de datos limitada y por lo tanto, requieren una mejora constante o un mantenimiento para suprimir los datos indeseados para dejar libre espacio de almacenamiento. Una práctica común, entre los usuarios de ordenadores, es actualizar un dispositivo de almacenamiento con un nuevo dispositivo de almacenamiento que tenga una mayor capacidad de almacenamiento. Cuando se añade una nueva unidad de almacenamiento, la unidad de procesamiento reconoce la nueva unidad como un dispositivo de almacenamiento separado e independiente de la antigua unidad. A modo de ejemplo, si la antigua unidad de almacenamiento tiene una capacidad de 80 gigabytes y la nueva unidad de almacenamiento tiene una capacidad de almacenamiento de 320 gigabytes, la unidad de procesamiento reconoce dos unidades de almacenamiento separadas en lugar de combinar el almacenamiento para reconocer una sola unidad que tenga 400 gigabytes de almacenamiento. En consecuencia, el proceso de actualizar un dispositivo de almacenamiento suele implicar la transmisión de datos desde la antigua unidad a la nueva unidad. La antigua unidad se desecha entonces o se mantiene como una unidad secundaria o auxiliar, mientras que la nueva unidad sustituye la función de la antigua. Este proceso puede ser costoso, malgastar tiempo y dar lugar a una pérdida indeseada de datos importantes .
De este modo, aunque existen actualmente tecnologías que están configuradas para su uso en la comunicación de dispositivos periféricos, todavía existen retos operativos. En consecuencia, supondría una mejora en la técnica aumentar o incluso sustituir las técnicas actuales con otras técnicas.
SUMARIO DE LA INVENCIÓN La presente invención se refiere a varios sistemas y métodos para la partición dinámica de compilación multienlace. Un resumen de los diversos sistemas y métodos de la presente invención es el siguiente: Partición de vídeo dinámico multienlace Algunos aspectos de la presente invención se refieren a sistemas informáticos y métodos para conectar los sistemas a monitores de vídeo electrónicos. En particular, algunos aspectos de la presente invención se refieren a sistemas y métodos para conectar una unidad de procesamiento informático a un monitor de vídeo mediante el uso de una amplia gama de conectores de monitor de vídeo.
La implementación de algunas características de la presente invención tiene lugar en asociación con una unidad de procesamiento informático que incluye una primera placa de circuito impreso que comprende una unidad central de procesamiento. En algunas implementaciones no limitadoras, la primera placa se encamina para su conexión eléctrica con múltiples placas, tales como una placa de entrada/salida y/o una placa de suministro de energía eléctrica, donde cada una tiene una combinación o configuración diferente de uno o más conectores de monitores de vídeo. En las implementaciones, la unidad de procesamiento comprende información de BIOS para cada una de las diferentes combinaciones/configuraciones contempladas de conectores de monitor de vídeo . En consecuencia, cuando una placa de entrada/salida y/o una placa de suministro de energía eléctrica está conectada a la primera placa, la unidad de procesamiento informático es capaz de interrogar o de detectar automáticamente la placa añadida para determinar qué conectores de vídeo incluye esa placa. Al determinar el tipo de conectores de vídeo en la placa añadida, el sistema identifica la información de BIOS adecuada para los conectores y es capaz de realizar una o más visualizaciones electrónicas a través de los conectores.
La unidad de procesamiento informático descrita puede incluir cualquier tipo adecuado de conector de monitor de vídeo incluyendo, sin limitación, uno o más conectores DVI, VGA, S-vídeo, DisplayPort, HDMI, gráficos extendidos y/o otros conectores conocidos o nuevos que sean capaces de conectar eléctricamente la unidad de procesamiento a uno o más monitores de vídeo electrónicos. En algunas implementaciones no limitadoras, sin embargo, la unidad de procesamiento informático comprende un conector DVI y un conector DisplayPort. En algunas de las implementaciones, el conector DVI está configurado para proporcionar señales de DVI y de VGA a través del mismo conector DVI.
Cuando la unidad de procesamiento informático comprende uno o más conectores de monitores,- tales como un conector DVI y un conector DisplayPort, la unidad de procesamiento puede configurarse de cualquier manera adecuada para su conexión eléctrica a uno o más monitores de vídeo que requieran una diversidad de diferentes tipos de conectores de vídeo. En realidad, a modo de ejemplo no limitativo, la unidad de procesamiento informático utiliza uno o más adaptadores, tales como un adaptador del tipo denominado dongle, para la conexión de los conectores de presentación visual de la unidad de procesamiento (por ejemplo, conectores DVI y/o DisplayPort) a uno o más monitores electrónicos que requieren un tipo de conector de vídeo que sea diferente de un conector DVI o DisplayPort.
Aunque algunos de los métodos y procesos de la presente invención han demostrado ser de especial utilidad en el área de la conexión eléctrica de los ordenadores portátiles y ordenadores personales a monitores de vídeo a través de una amplia gama de conectores de presentación visual, los expertos en la técnica pueden apreciar que los métodos y procesos descritos pueden utilizarse en una diversidad de aplicaciones' distintas y en una diversidad de diferentes áreas de fabricación para conectar cualquier tipo adecuado de ordenador a cualquier tipo adecuado de monitor de vídeo, mediante el uso de cualquier tipo adecuado de conector de monitor de vídeo.
Partición de bus dinámico multienlace Algunos aspectos de la presente invención se refieren a una interfaz dinámica que incorpora múltiples tecnologías. En particular, al menos algunas implementaciones de la presente invención se refieren a una interfaz dinámica que incorpora tecnologías USB, PCI-express, SATA, I2C y bus de gestión de potencia (PMBus) . En algunas implementaciones, la interfaz dinámica se utiliza en combinación con una unidad de procesamiento que incluye un recinto no basado en periféricos, un proceso de enfriamiento (por ejemplo, enfriamiento por convección termodinámica, aire forzado y/o enfriamiento por líquido) , una configuración de placa de circuito optimizada, ratios optimizados de procesamiento y memoria y un plano posterior dinámico que proporciona una mayor flexibilidad y soporte para los periféricos y las aplicaciones .
En algunas implementaciones, se da a conocer una interfaz dinámica que incorpora' una pluralidad de tecnologías de ínterfaces, en donde la interfaz dinámica está, de forma directa y utilizable, conectada a un bus del sistema de una unidad de procesamiento. La interfaz dinámica incluye, además, un medio de conexión en donde la interfaz dinámica está operativamente conectada a uno o más dispositivos periféricos. Los uno o más dispositivos periféricos pueden incluir cualquier función deseada y. en general, requieren la comunicación con la unidad de procesamiento mediante el bus del sistema y una interfaz dinámica.
En algunas implementaciones , un dispositivo periférico incluye una pluralidad de ASIC, estando cada ASIC configurada para comunicarse con el bus del sistema a través de una tecnología de interfaz específica. En consecuencia, en algunas modalidades, un dispositivo periférico está configurado para incluir múltiples y diversos circuitos mediante los cuales se proporcione acceso al bus del sistema y funcionalidad al dispositivo periférico.
Partición de almacenamiento dinámico multienlace Algunos aspectos de la presente invención se refieren a un sistema y método para proporcionar una unidad de almacenamiento ampliable. En particular, algunos aspectos de la presente invención se refieren a un sistema de almacenamiento dinámico, de conexión abierta, mediante el que la capacidad de almacenamiento de una unidad de procesamiento se aumenta acoplando componentes de almacenamiento adicionales a la unidad de procesamiento mediante un conector de interfaz dinámica que se conecta de forma interpuesta.
En algunas implementaciones, se proporciona una unidad de almacenamiento dinámico que dispone de medios mediante los cuales es posible la ampliación de la capacidad de almacenamiento de la unidad. En algunas modalidades, se proporciona una unidad de procesamiento que dispone de una interfaz de almacenamiento dinámico para recibir, de forma dinámica, los módulos de almacenamiento. En otras modalidades, se proporciona una interfaz de almacenamiento periférico dinámico para la recepción dinámica de los dispositivos de almacenamiento periféricos, estando la interfaz de almacenamiento operativamente acoplada a un bus del sistema de la unidad de procesamiento.
Algunos aspectos de la presente invención proporcionan, además, un método mediante el cual una capacidad de almacenamiento de una unidad de procesamiento existente se amplía para obtener una mayor capacidad de almacenamiento añadiendo, de forma dinámica, módulos de almacenamiento a la unidad de procesamiento.
Partición de PCIE dinámico multienlace Además, algunos aspectos de la presente invención proporcionan flexibilidad al dividir y/o agrupar pistas conductoras no relacionadas en un único conector PCIe . Asimismo, algunos aspectos de la presente invención se refieren a un agrupamiento personalizable de pistas conductoras PCIe para proporcionar una asignación flexible de las pistas conductoras para personalizar la característica del conjunto de la placa, al mismo tiempo que se reduce el consumo de energía, mejorando el ancho de banda y la velocidad del dispositivo, reduciendo el coste del dispositivo y proporcionando múltiples buses.
En particular, algunas modalidades representativas de la presente invención mejoran con respecto a los ordenadores y los sistemas informáticos y métodos existentes y pueden, en algunos casos, utilizarse para superar uno o más problemas asociados o relacionados con los sistemas y métodos ya existentes.
De conformidad con la invención, tal . como aquí se materializa y describe en términos generales, algunos aspectos de la presente invención caracterizan un sistema informático personalizable sólido, que comprende: una placa madre que tiene un circuito integrado dispuesto en ella; una ranura PCIe conectada a la placa madre y una tarjeta acoplada a la ranura de PCIe; la iniciación del sistema BIOS en el circuito integrado; la determinación del número de pistas conductoras requeridas para los dispositivos en la tarjeta y la asignación de las pistas conductoras para los dispositivos para maximizar el rendimiento de la tarjeta.
Aunque algunos de los métodos y procesos de la presente invención han demostrado ser de especial utilidad en el área de las empresas de informática personal, los expertos en la técnica pueden apreciar que los métodos y procesos de la presente invención se pueden utilizar en una diversidad de diferentes aplicaciones y en una diversidad de diferentes áreas de fabricación para proporcionar empresas personalizables sólidas, que incluyen empresas para cualquier sector que utilice sistemas de control o sistemas de interfaces inteligentes y/o empresas que se benefician de la implementación de los dispositivos. A modo de ejemplo de las industrias se incluyen, sin limitación, las industrias del automóvil, las industrias de la aviónica, las industrias de control hidráulico, las industrias de control de audio/vídeo, la industria de telecomunicaciones, industrias médicas, industrias de aplicaciones especiales e industrias de dispositivos de consumo electrónicos. En consecuencia, los sistemas y métodos de la presente invención proporcionan potencia informática personalizable y flexible a los mercados, incluyendo mercados que hayan sido tradicionalmente abordados por técnicas informáticas actuales.
Algunos aspectos de la presente invención caracterizan, además, un método para introducir inteligencia en un objeto externo y para permitir funciones inteligentes en ese objeto. El método comprende: la obtención de un objeto externo; la conexión utilizable de una unidad de control de procesamiento al objeto externo y la iniciación de una o más funciones informáticas dentro de la unidad de control de procesamiento para hacer que el objeto externo realice funciones inteligentes .
Estas y . otras características y ventajas de la presente invención se establecerán o se harán más evidentes en la descripción dada a continuación y en las reivindicaciones adjuntas. Las características y ventajas pueden realizarse y obtenerse por medio de los instrumentos y combinaciones que se indican particularmente en las reivindicaciones adjuntas. Además, las características y ventajas de la invención se pueden aprender mediante la práctica de la invención o serán evidentes a partir de la descripción, según se establece a continuación.
BREVE DESCRIPCIÓN DE LAS FIGURAS Con el fin de establecer la manera en la que se obtienen las características antes citadas y otras características y ventajas de la presente invención, una descripción más particular de la invención se proporcionará por referencia a sus modalidades específicas, que se ilustran en las figuras adjuntas. . Teniendo en cuenta que las figuras ilustran solamente modalidades típicas de la presente invención y, por lo tanto, no han de considerarse como limitadores del alcance de la invención, la presente invención se describirá y explicará con mayor especificidad y detalle mediante el uso de lss figuras adjuntas, en las que: La Figura 1 ilustra un sistema representativo que proporciona un entorno operativo adecuado para uso de la presente invención; La Figura 2 ilustra un sistema informático conectado en red representativo para uso con modalidades representativas de la invención; La Figura 3 ilustra una modalidad representativa de una unidad de procesamiento informático; La Figura 4 es una vista esquemática de una unidad de procesamiento, una interfaz dinámica y un dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 5 es una vista esquemática de una interfaz dinámica y de un dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 6 es una vista esquemática de una interfaz dinámica y de un dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 7 es una vista esquemática de una interfaz dinámica y de un dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 8 es una vista esquemática de una interfaz dinámica, de un primer dispositivo periférico y de un segundo dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 9 es una vista esquemática de una unidad de procesamiento, de una interfaz dinámica y de un dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 10 es un diagrama de flujo de un método para el crecimiento dinámico de la capacidad de almacenamiento de una unidad de procesamiento de conformidad con una modalidad representativa de la presente invención; La Figura 11 es una vista en sección transversal de una interfaz dinámica y módulos de almacenamiento de conformidad con una modalidad representativa de la presente invención; La Figura 12 es una vista esquemática de una interfaz dinámica y de un dispositivo periférico de conformidad con una modalidad representativa de la presente invención; La Figura 13 es una vista esquemática de una interfaz dinámica, de un primer dispositivo periférico y de un segundo dispositivo periférico de conformidad con una modalidad representativa de la presente invención; Las Figuras 14A-14C, según se representa en las figuras 14A a 14C, es una vista esquemática de varias configuraciones de dispositivos de almacenamiento periféricos de conformidad con modalidades representativas de la presente invención; Las Figuras 15A-15D, según se representa en las figuras 15A a 15D, es una vista esquemática de varias configuraciones apiladas de dispositivos de almacenamiento periféricos de conformidad con modalidades representativas de la presente invención; La Figura 16 es un diagrama de flujo de un método para el crecimiento dinámico de la capacidad de almacenamiento de una unidad de procesamiento de conformidad con una modalidad representativa de la presente invención y La Figura 17 es una vista esquemática de un puente de PCIe representativo y las pistas conductoras correspondientes.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN La presente invención se refiere a varios sistemas y métodos para la partición dinámica de compilación multienlace.
Partición de vídeo dinámico multienlace Al menos algunas modalidades de la presente invención se refieren a sistemas informáticos y métodos para conectar los sistemas a monitores de vídeo electrónicos. En particular, la presente invención se refiere a sistemas y métodos para conectar una unidad de procesamiento informático a un monitor de vídeo mediante el uso de una amplia gama de conectores de monitores de vídeo.
En la descripción y en las reivindicaciones, el término monitor de vídeo electrónico y sus variantes pueden referirse a prácticamente cualquier unidad de presentación visual electrónica que pueda conectarse a un ordenador. Algunos ejemplos de monitores de vídeo electrónicos adecuados incluyen, sin limitación, monitores de ordenadores (esto es, pantallas LCD, TRC, plasma y otros tipos de pantallas de ordenadores) , aparatos de televisión, proyectores y otras unidades de presentación visual conocidas o nuevas.
Además, tal como aquí se utiliza, el término conector de monitor de vídeo puede referirse a cualquier mecanismo de conexión adecuado que sea capaz de conectar eléctricamente una unidad de procesamiento informático a un monitor de vídeo. Algunos ejemplos no limitativos de conectores de monitores adecuados incluyen los conectores DVI, VGA, S-vídeo, DisplayPort, HDMI, puertos de gráficos extendidos y otros conectores de presentación visual conocidos o nuevos.
La siguiente descripción de la presente invención se agrupa en dos subepígrafes , a saber: "Entorno operativo representativo" y "Partición de vídeo dinámico multienlace" . El uso de los subepígrafes es para comodidad del lector solamente y no ha de interpretarse como limitativa en ningún sentido.
La Figura 1 y la descripción correspondiente están previstas para proporcionar una descripción general de un entorno . operativo adecuado de conformidad con modalidades de la presente invención. Como se describirá más adelante, las modalidades de la presente invención abarcan el uso de una o más unidades de procesamiento modulares dinámicas, en una diversidad de configuraciones de empresas personalizables , incluso en una configuración conectada en red o de combinación, según se describirá más adelante.
Las modalidades de la presente invención abarcan uno o más medios legibles por ordenador, en donde cada medio puede configurarse para incluir o ya incluye datos o instrucciones ejecutables por ordenador para la manipulación de datos. Las instrucciones ejecutables por ordenador incluyen estructuras de datos, objetos, programas, rutinas u otros módulos de programas a los que se pueda acceder por uno o más procesadores, tal como uno asociado con una unidad de procesamiento modular de uso general capaz de realizar varias funciones diferentes o uno asociado con una unidad de-procesamiento modular de uso especial capaz de realizar un número limitado de funciones.
Las instrucciones ejecutables por ordenador hacen que el procesador o los procesadores de la empresa realicen una función particular o un grupo de funciones y son ejemplos de medios de codificación de programas para poner en práctica etapas para los métodos de procesamiento. Además, una secuencia particular de las instrucciones ejecutables proporciona un ejemplo de los actos correspondientes que pueden utilizarse para poner en práctica las etapas.
Los ejemplos de medios legibles por ordenador incluyen una memoria de acceso aleatorio ("RAM", por sus siglas en inglés), una memoria de 'lectura solamente ("ROM", por sus siglas en inglés) , una memoria de lectura solamente programable ("PROM", por sus siglas en inglés), una memoria de lectura solamente programable borrable ( "EPROM" , por sus siglas en inglés) , una memoria de lectura solamente programable y eléctricamente borrable ("EEPROM", por sus siglas en inglés) , una memoria de lectura solamente de disco compacto ("CD-ROM", por sus siglas en inglés), 'cualquier dispositivo de almacenamiento en estado sólido (por ejemplo, una memoria instantánea, medios inteligentes, etc.) o cualquier otro dispositivo o componente que sea capaz de proporcionar datos o instrucciones ejecutables a las que se pueda tener acceso mediante una unidad de procesamiento.
Con referencia a la Figura 1, una empresa representativa incluye una unidad de procesamiento modular 10, que puede utilizarse como una unidad de procesamiento de uso general o de uso especial. A modo de ejemplo, se puede emplear una unidad de procesamiento modular 10 sola o con una o más unidades de procesamiento modulares similares como un ordenador personal, un ordenador portátil notebook, un asistente digital personal ("PDA", por sus siglas en inglés) u otro dispositivo portátil, una estación de trabajo, un miniordenador, un ordenador central, un superordenador, un sistema multiprocesador, un ordenador de red, un dispositivo de consumo basado en procesador, un dispositivo o aparato inteligente, un sistema de control o similares. Utilizando múltiples unidades de procesamiento en la misma empresa, se proporcionan mayores capacidades de procesamiento. A modo de ejemplo, cada unidad de procesamiento de una empresa puede dedicarse a una tarea particular o puede participar conjuntamente en un procesamiento distribuido.
En la Figura 1, la unidad de procesamiento modular 10 incluye uno o más buses y/o interconexión/interconexiones 12, que pueden configurarse para conectar sus diversos componentes y permite el intercambio de datos entre dos o más componentes. Los buses/interconexiones 12 pueden incluir una de una diversidad de estructuras de buses que incluyen un bus de memoria, un bus periférico o un bus local, que utiliza cualquiera de una diversidad de arquitecturas de bus. Los componentes típicos conectados por buses/interconexiones 12 incluyen uno o más procesadores 14 y una o más memorias 16. Otros componentes pueden conectarse de forma selectiva a buses/interconexiones 12, mediante el uso de la lógica, uno o más sistemas, uno o más subsistemas y/o una o más interfaces de I/O, en adelante denominados "sistema o sistemas de manipulación de datos 18". Además, otros componentes se pueden conectar externamente a buses/interconexiones 12 a través del uso de la lógica, uno o más sistemas, uno o más subsistemas y/o una o más interfaces de I/O y/o pueden funcionar como lógica, uno o más sistemas, uno o más subsistemas y/o una o más interfaces de I/O, tales como unidades de procesamiento modular 30 y/o dispositivos de tecnología propia 34. Los ejemplos de interfaces de 1/0 incluyen una o más interfaces de dispositivos de almacenamiento masivo, una o más interfaces de entrada, una o más interfaces de salida y similares. En consecuencia, las modalidades de la presente invención abarcan la capacidad para utilizar una o más interfaces de I/O y/o la capacidad para cambiar el modo de empleo de un producto en función de la lógica u otro sistema de manipulación de datos utilizado.
La lógica puede estar vinculada a una interfaz, parte de un sistema, subsistema y/o utilizada para realizar una tarea concreta. En consecuencia, la lógica u otro sistema de manipulación de datos puede permitir, por ejemplo, la norma IEEE 1394 (firewire) , en donde la lógica u otro sistema de manipulación de datos es una interfaz de I/O. Como alternativa o de forma adicional, la lógica u otro sistema de manipulación de datos puede utilizarse para que permita a una unidad de procesamiento modular incorporarse en otro sistema o subsistema externo, por ejemplo, un sistema o subsistema externo que puede, o no, incluir una conexión de I/O especial. Como alternativa o de forma adicional, la lógica u otro sistema de manipulación de datos puede utilizarse donde ninguna I/O externa esté asociada con la lógica. Las modalidades de la presente invención abarcan, además, el uso de la lógica de especialidad, tal como para unidades ECU para vehículos, sistemas de control hidráulico, etc., y/o la lógica que informa a un procesador de cómo controlar un elemento de hardware específico. Además, los expertos en la técnica apreciarán que las modalidades de la presente invención abarcan una gran cantidad de diferentes sistemas y/ó configuraciones que utilizan lógica, sistemas, subsistemas y/o interfaces de 1/0.
Según se indicó anteriormente, las modalidades de la presente invención abarcan la capacidad para utilizar una o más interfaces de I/O y/o la capacidad para cambiar el modo de empleo de un producto en función de la lógica u otro sistema de manipulación de datos utilizado. A modo de ejemplo, cuando una unidad de procesamiento modular es parte de un sistema informático personal que incluye una o más interfaces de I/O y la lógica diseñada para su uso como un ordenador de sobremesa, la lógica u otro sistema de manipulación de datos puede cambiarse para que incluya una memoria instantánea o lógica para realizar la codificación de audio para una estación de música que desea captar señales de audio analógicas mediante dos RCA. estándares y proceder a su difusión hacia una dirección de IP. En consecuencia, la unidad de procesamiento modular puede ser parte de un sistema que se utiliza como un aparato en vez de un sistema informático debido a una modificación realizada en los sistemas de manipulación de datos (por ejemplo, lógica, sistema, subsistema, interfaces de I/O, etc.) en el plano posterior de la unidad de procesamiento modular. De este modo, una modificación de los sistemas de manipulación de datos en el plano posterior puede cambiar la aplicación de la unidad de procesamiento modular. En consecuencia, las modalidades de la presente invención abarcan unidades de procesamiento modular muy adaptables .
Según se indicó anteriormente, la unidad de procesamiento 10 incluye uno o más procesadores 14, tales como un procesador central y de forma opcional, uno o más procesadores distintos diseñados para realizar una tarea o función particular. En condiciones normales, el procesador 14 es el que ejecuta las instrucciones proporcionadas sobre medios legibles por ordenador, tales como memorias 16, un disco duro magnético, un disco magnético extraíble, una cásete magnética, un disco óptico o desde una conexión de comunicación, que puede considerarse también como un medio legible por ordenador.
Las memorias 16 incluyen uno o más medios legibles por ordenador que pueden configurarse para incluir, o ya incluyen, datos o instrucciones para la manipulación de datos y a los que se puede acceder mediante procesadores 14 a través de buses/interconexiones 12. Las memorias 16 pueden incluir, a modo de ejemplo, memorias ROM 20, utilizadas para memorizar permanentemente información y/o memorias RAM 22, utilizadas para memorizar temporalmente información. Las memorias ROM 20 pueden incluir un sistema de entrada/salida básico ("BIOS", por sus siglas en inglés) que tiene una o más rutinas que se utilizan para establecer la comunicación, tal como durante la iniciación operativa de una unidad de procesamiento modular 10. Durante la operación, la memoria RAM 22 puede incluir uno o más módulos de programas, tales como uno o más sistemas operativos, programas de aplicación y/o datos de programas.
Según se ilustra, al menos algunas modalidades de la presente invención abarcan un recinto no periférico, que proporciona una unidad de procesamiento más sólida que permite el uso de la unidad en una diversidad de aplicaciones distintas. En la Figura 1, una o más interfaces de dispositivos de almacenamiento masivo (ilustradas como sistemas de manipulación de datos 18) se pueden utilizar para conectar uno o más dispositivos de almacenamiento masivo 24 a buses/interconexiones 12. Los dispositivos de almacenamiento masivo 24 son periféricos para la unidad de procesamiento modular 10 y permiten a la unidad de procesamiento modular 10 retener grandes cantidades de datos. Los ejemplos de dispositivos de almacenamiento masivo incluyen unidades de disco duro, unidades de disco magnético, unidades de cinta y unidades de disco óptico.
Un dispositivo de almacenamiento masivo 24 puede efectuar la lectura y/o escritura en un disco duro magnético, un disco magnético extraible, una cásete magnética, un disco óptico u otro medio legible por ordenador. Los dispositivos de almacenamiento masivo 24 y sus correspondientes medios legibles por ordenador proporcionan un almacenamiento no volátil de datos y/o instrucciones ejecutables que pueden incluir uno o más módulos de programas, tales como un sistema operativo, uno o más programas de aplicación, otros módulos de programas o datos de programas. Las instrucciones ejecutables son ejemplos de medios de codificación de programas para poner en práctica las etapas para los métodos aquí dados a conocer.
Los sistemas de manipulación de datos 18 se pueden utilizar para permitir el intercambio de datos y/o instrucciones con la unidad de procesamiento modular 10 a través de uno o más dispositivos de 1/0 periféricos 26 correspondientes. Los ejemplos de dispositivos de I/O periféricos 26 incluyen dispositivos de entrada tales como un teclado y/o dispositivos de entrada alternativos, tales como un ratón, una bola esférica denominada trackball , un lápiz óptico, un puntero u otro dispositivo de apuntamiento, un micrófono, una palanca de control joystick, un soporte operativo de juegos, un disco satélite, un dispositivo de escáner, una cámara de grabación denominada camcorder, una cámara digital, un sensor y dispositivos similares y/o dispositivos de salida tales como un monitor o pantalla de presentación visual, un altavoz, una impresora, un sistema de control y dispositivos semejantes. De modo similar, los ejemplos de sistemas de manipulación de datos 18, acoplados con una lógica especializada, que pueden utilizarse para la conexión de los dispositivos de 1/0 periféricos 26 a los buses/interconexiones 12 incluyen un puerto serie, un puerto paralelo, un puerto de juegos, un bus serie universal ("USB"), un firewire (IEEE 1394), un receptor inalámbrico, un adaptador de vídeo, un adaptador de audio, un puerto paralelo, un transmisor inalámbrico, cualesquiera periféricos de 1/0 en paralelo o en serie u otra interfaz.
Los sistemas de manipulación de datos 18 permiten un intercambio de información a través de una o más interfaces de red 28. Los ejemplos de interfaces de red 28 incluyen una conexión que permite el intercambio de información entre unidades de procesamiento, un adaptador de redes para la conexión a una red de área local ("LAN", por sus siglas en inglés) o un módem, un enlace inalámbrico u otro adaptador para la conexión a una red de área amplia ( "WA " , por sus siglas en inglés), tal como Internet. La interfaz de red 28 puede incorporarse con, o ser periférico para, una unidad de procesamiento modular 10 y puede asociarse con una red LAN, una red inalámbrica, una red WAN y/o cualquier conexión entre unidades de procesamiento.
Los sistemas de manipulación de datos 18 permiten a la unidad de procesamiento modular 10 intercambiar información con una o más unidades distintas de procesamiento modular, locales o distantes, o dispositivos informáticos. Una conexión entre una unidad de procesamiento modular 10 y una unidad de procesamiento modular 30 puede incluir enlaces cableados y/o inalámbricos. En consecuencia, las modalidades de la presente invención abarcan conexiones bus a bus directas. Esto permite la creación de un sistema de bus amplio. También elimina la posibilidad de existencia de hacking como actualmente se conoce debido a conexiones bus a bus directas de una empresa. Además, los sistemas de manipulación de datos 18 permiten a la unidad de procesamiento modular 10 intercambiar información con una o más conexiones de I/O de tecnología propia 32 y/o uno o más dispositivos de tecnología propia 34.
Los módulos de programas, o partes de ellos, que son accesibles para la unidad de procesamiento pueden almacenarse en un dispositivo de almacenamiento de memoria distante. Además, en un sistema conectado en red o en una configuración combinada, la unidad de procesamiento modular 10 puede participar en un entorno informático distribuido, en donde las funciones o tareas se realizan por una pluralidad de unidades de procesamiento. Como alternativa, cada unidad de procesamiento de una empresa/configuración combinada puede dedicarse a una tarea particular. En consecuencia, a modo de ejemplo, una unidad de procesamiento de una empresa puede dedicarse a datos de vídeo, sustituyendo así a una tarjeta de vídeo tradicional y proporciona mayores capacidades de procesamiento para realizar las tareas con respecto a las técnicas tradicionales.
En consecuencia, mientras que los expertos en la técnica apreciarán que las modalidades de la presente invención pueden ponerse en práctica en una diversidad de entornos distintos con numerosos tipos de configuraciones de sistemas, la Figura 2 proporciona una configuración de sistema conectada en red representativa que puede utilizarse en asociación con algunas modalidades de la presente invención. El sistema representativo de la Figura 2 incluye un dispositivo informático, ilustrado como cliente 40, que está conectado a uno o más dispositivos informáticos distintos (ilustrados como cliente 42 y cliente 44) y uno o más dispositivos periféricos (ilustrados como periféricos multifuncionales (MFP) MFP 46) a través de la red 38. Aunque la Figura 2 ilustra una modalidad que incluye un cliente 40, dos clientes adicionales, un cliente 42 y un cliente 44, un dispositivo periférico, MFP 46 y de forma opcional, un servidor 48, conectado a la red 38, las modalidades alternativas incluyen más o menos clientes, más de un dispositivo periférico, ningún dispositivo periférico, ningún servidor 48 y/o más de un servidor 48 conectados a la red 38. Otras modalidades de la presente invención incluyen entornos locales, conectados en red o entre homólogos en donde uno o más dispositivos informáticos pueden conectarse a uno o más dispositivos periféricos locales o distantes. Además, las modalidades de conformidad con la presente invención abarcan también un dispositivo de consumo electrónico único, entornos conectados en red inalámbricos y/o entornos conectados en red de área amplia, tales como Internet.
Según se indicó anteriormente, los sistemas y métodos descritos para proporcionar un partición de vídeo dinámico, multienlace, se pueden utilizar para conectar cualquier unidad de procesamiento informático adecuada a un monitor de vídeo mediante el uso de una diversidad de conectores . de monitores de vídeo.
Con referencia específica a la unidad de procesamiento informático, en algunas modalidades no limitadoras, la unidad de procesamiento informático comprende una placa madre única que está eléctricamente conectada a uno o más conectores de monitores de vídeo que, a su vez, pueden conectarse a uno o más monitores de vídeo. En otras modalidades no limitadoras, sin embargo, la unidad de procesamiento informático comprende una pluralidad de placas, en donde una o más placas en la unidad están eléctricamente conectadas a uno o más conectores de monitores de vídeo. En algunas modalidades no limitadoras adicionales, en donde la unidad de procesamiento comprende más de una placa de circuito impreso, se requiere más de una tarjeta para que la unidad de procesamiento funcione adecuadamente .
Cuando la unidad de procesamiento informático comprende dos o más placas requeridas, la unidad puede comprender cualquier número adecuado de placas incluyendo, sin limitación, 2, 3, 4, 5 o más. A modo de ejemplo, la Figura 3 ilustra una modalidad no limitadora en donde la unidad de procesamiento informático 100 comprende tres placas de circuito impreso, a saber, una primera 102, una segunda 104 y una tercera 106 placas de circuito impreso eléctricas.
En modalidades en las que la unidad de procesamiento 100 incluye tres placas, las diversas placas pueden realizar cualquier función adecuada. En realidad, en un ejemplo no limitativo, una o más de las placas (por ejemplo,, la primera placa 102) comprende al menos una unidad central de procesamiento ("CPU", por sus siglas en inglés) y de forma opcional, incluye uno o más procesadores distintos, tales como un controlador de video, que están diseñados para realizar una o más tareas o funciones particulares. En consecuencia, la unidad de procesamiento 100 es capaz de ejecutar las operaciones y más concretamente, de ejecutar cualquier instrucción proporcionada en un medio legible por ordenador, tal como un dispositivo de memoria, un disco duro magnético, un disco magnético extraíble, una cásete magnética, un dispositivo de memoria ampliable, un disco (por ejemplo, CD-ROM, DVD, discos flexibles, etc.) o, desde una conexión de comunicación distante, que puede considerarse también como un medio legible por ordenador.
En otro ejemplo no limitativo de una función que puede realizarse por una de una pluralidad de placas, en algunas modalidades no limitativas, una de las placas (por ejemplo, la segunda placa 104) funciona como una placa de suministro de energía eléctrica ("placa PS" ) y además comprende, lógica para uno o más puertos de entrada/salida (por ejemplo, uno o más conectores de monitores de vídeo, conectores Ethernet, conectores ePCIe, etc.). En algunas modalidades no limitativas, esta segunda placa 104 funciona también como un circuito integrado de control denominado northbridge ('puente norte') que gestiona las comunicaciones entre la CPU, memoria RAM, AGP y otros componentes eléctricos de la unidad de procesamiento 100.
En otro ejemplo más de una función que puede realizarse por una de la pluralidad de placas, en algunas modalidades no limitativas, una o más de las placas (por ejemplo, la tercera placa 106) funciona como una placa de entrada/salida ("placa I/O") (por ejemplo, como un circuito integrado de control denominado southbridge) ('puente sur' ) . En las modalidades, la placa de circuito de southbridge (por ejemplo, la tercera placa 106) comprende lógica para algunos o la totalidad de puertos de entrada/salida que están eléctricamente conectados a la unidad de procesamiento 100. De forma adicional, a modo de ejemplo no limitativo, el southbridge comprende lógica para uno o más conectores XGP, conectores eSATA, conectores USB, conectores de audio, conectores de monitores de vídeo, etc .
Cuando la unidad de procesamiento informático 100 comprende más de una placa de circuito impreso, las diversas placas pueden estar eléctricamente conectadas entre sí de cualquier manera adecuada incluyendo, sin limitación, mediante el uso de conectores físicos placa a placa y/o conectores de cinta. Sin embargo, puesto que los conectores físicos placa a placa pueden requerir menos espacio, ofrecer una conexión más fuerte y permitir un encaminamiento más eficiente en las placas de circuito impreso, los conectores son preferidos en algunas modalidades no limitativas.
En algunas modalidades no limitativas, en las que la unidad de procesamiento informático comprende una pluralidad de placas impresas, la unidad de procesamiento está configurada para conectarse a una diversidad de conectores de monitores de vídeo. En las modalidades, la unidad de procesamiento puede estar eléctricamente conectada a uno o más adaptadores de monitores de vídeo de cualquier manera adecuada .
En una modalidad no limitativa, la primera placa (por ejemplo, la placa de CPU 102) está encaminada con el fin de tener las trazas conductoras adecuadas para una diversidad de distintas combinaciones de conectores de monitores. El de otro modo, en algunas modalidades no limitativas, la primera placa está, configurada para conectarse en una diversidad de diferentes placas de 1/0 (por ejemplo, terceras placas 106) y/o placas de PS (por ejemplo, segundas placas 104) que tienen cada una de ellas una combinación distinta de uno o más conectores de monitores. En las modalidades, los conectores físicos placa a placa, los conectores de cinta y/o otros conectores entre la primera placa y la placa de PS y/o placas de I/O comprenden la totalidad de las conexiones eléctricas necesarias para conectar la unidad CPU y/o el controlador de vídeo a múltiples combinaciones de conectores de monitores.
Cuando la unidad de procesamiento informático está configurada para conectarse eléctricamente a múltiples combinaciones de conectores de monitores, la unidad puede configurarse para estar eléctricamente conectada a cualesquiera combinaciones adecuadas de conectores de monitores (por ejemplo, conectores DVI, VGA, S-vídeo, DisplayPort, HDMI, puertos gráficos expandidos, y/u otros conectores de monitores conocidos o nuevos) . A modo de ejemplo no limitativo, que se proporciona para explicar mejor la unidad de procesamiento, en donde la unidad de procesamiento 100 comprende una placa de I/O (por ejemplo, la tercera placa 106) que incluye un conector DVI único y un conector DisplayPort único, la placa de CPU puede configurarse para estar eléctricamente conectada a esos dos conectores así como a otro conector DVI, otro conector DisplayPort y/u otro conector de monitor, tal como un conector HDMI. En consecuencia, si un usuario tuviera que decidir que el usuario deseaba' dos conectores DVI y dos conectores DisplayPort en la unidad de procesamiento, el usuario podría eliminar simplemente la placa de 1/0 original y sustituirla con otra placa de 1/0 que tenga dos conectores DVI y dos conectores DisplayPort.
Con el fin de que la unidad de procesamiento permita diferentes combinaciones de conectores de monitores en la placa de I/O y/o placa de PS para funcionar adecuadamente con la misma placa de CPU, algunas modalidades no limitativas de la unidad de procesamiento informático comprenden información de BIOS de vídeo para múltiples tipos de conectores de monitores. En realidad, la unidad de procesamiento puede programarse para comprender información de BIOS de vídeo para cualquier tipo nuevo o conocido de conector de monitor, incluyendo, sin limitación, información del sistema BIOS de vídeo para todos los tipos de conectores DVI (por ejemplo, conector DVI-I de enlace único, DVI-I de enlace doble, DVI-D de enlace único, DVI-D de enlace doble, DVI-A, Ml-DA, etc.), VGA, S-vídeo, DisplayPort, HDMI, puertos de gráficos extendidos y otros conectores de presentación visual.
En consecuencia, en las modalidades, cuando una placa de 1/0 y/o una placa de PS que tengan uno o más conectores de monitores que estén eléctricamente conectados a la primera placa, la unidad de procesamiento puede interrogar a los diversos conectores para determinar qué tipo de conector o conectores están eléctricamente unidos a la unidad de procesamiento. Una vez que la unidad de procesamiento determina el tipo o tipos de conectores que están eléctricamente conectados a la unidad de procesamiento (por ejemplo, a través de la placa de I/O y/o de la placa de PS) , la unidad de procesamiento (por ejemplo, el controlador de vídeo y/o la CPU que comprende la diversa información del sistema BIOS de vídeo) puede seleccionar información de BIOS de vídeo aplicable desde una biblioteca de información de BIOS de vídeo y de este modo, permitir a los diversos conectores de presentación visual funcionar de forma adecuada .
Además de, o en lugar de, configurar la unidad de procesamiento informático 100 para incluir una diversidad de distintos conectores de monitores sustituyendo la placa de I/O y/o la placa de PS, en algunas modalidades no limitativas, la unidad de procesamiento informático utiliza uno o más adaptadores para la conexión eléctrica de la unidad de procesamiento a uno o más monitores de vídeo a través de una diversidad de conectores de monitores de vídeo. En las modalidades, la unidad de procesamiento informático puede utilizarse junto a cualquier adaptador adecuado que sea capaz de transmitir señales de vídeo desde un tipo de conector de monitor en la unidad de procesamiento a otro tipo de conector de monitor que, a su vez, esté configurado para conectarse a un monitor de vídeo.
Algunos ejemplos no limitativos de adaptadores adecuados incluyen los denominados dongles, cables y conectores. Más concretamente, algunos ejemplos de adaptadores adecuados incluyen, sin limitación, un adaptador de VGA para DVI, un adaptador de DVI para HDMI, un adaptador de divisor Y que comprende un conector DVI macho en un extremo y un conector DVI hembra y un conector VGA hembra en el otro extremo, un adaptador de DisplayPort para HDMI, un adaptador DisplayPort para DVI (por ejemplo, un adaptador de DisplayPort para DVI único y un adaptador de DisplayPort para un DVI de enlace doble) , un adaptador de DisplayPort para VGA y cualquier otro adaptador, que sea capaz de permitir a un monitor de vídeo conectarse a la unidad de procesamiento, cuando los conectores de monitores, en la unidad de procesamiento, no sean del tipo requerido por el monitor de vídeo.
En consecuencia, mediante el uso de adaptadores (por ejemplo, adaptadores dongles y cables) , la unidad de procesamiento que comprende relativamente pocos tipos de conectores de monitores se puede conectar a uno o más monitores de vídeo mediante una amplia diversidad de conectores de monitores. A modo de ilustración no limitativa, la Figura 3 y la lista siguiente muestran que cuando la unidad de procesamiento 100 (esto es, una unidad de procesamiento que comprende una placa madre única así como una unidad de procesamiento qüe comprende una pluralidad de placas de circuitos) comprende un conector DisplayPort 108 y un conector DVI de enlace doble 110, puede conectarse la unidad de procesamiento a uno o más monitores de vídeo mediante una amplia diversidad de conectores de presentación visual .
A modo de ejemplo no limitativo, cuando la unidad de procesamiento comprende un conector DVI de enlace doble, un único monitor que requiera una conexión DVI de enlace doble puede insertarse en el conector en la unidad de procesamiento. En este caso, un divisor Y de adaptador de DVI a DVI y un cable de VGA permiten también a la unidad de procesamiento controlar un monitor de DVI de enlace doble y un monitor de VGA.
En un segundo ejemplo no limitativo, cuando la unidad de procesamiento comprende un conector DVI de enlace doble, un único monitor que requiera un conector de enlace único puede conectarse a, e instalarse a través del conector DVI' en, la unidad de procesamiento. De modo similar, en este ejemplo, un divisor Y de adaptador de DVI a DVI y un cable de VGA permiten también a la unidad de procesamiento controlar un monitor de DVI de enlace único y un único monitor de VGA.
En un tercera modalidad no limitativa, cuando la unidad de procesamiento comprende un conector DVI de enlace doble, un adaptador de DVI a VGA puede permitir a la unidad de procesamiento controlar un único monitor de VGA y un divisor Y de adaptador de DVI a DVI y un cable de VGA permiten a la unidad de procesamiento funcionar con un monitor de DVI y de VGA.
En un cuarto ejemplo no limitativo, cuando la unidad de procesamiento comprende un conector DVI de enlace doble, un adaptador de DVI a HDMI permite al conector funcionar con un monitor de HDMI. De modo similar, en este ejemplo, un divisor Y de adaptador de DVI a HDMI, y un cable de DVI, permiten al conector en la unidad de presentación visual controlar un monitor HDMI así como un monitor de DVI o VGA.
En otro ejemplo no limitativo, cuando la unidad de procesamiento 100 comprende un conector DisplayPort, el conector puede controlar directamente un monitor DisplayPort o, mediante el uso de un adaptador, el DisplayPort puede controlar un monitor DVI de enlace doble, un monitor DVI de enlace único, un monitor de HDMI y/o un monitor de VGA. De este modo, la siguiente lista no limitadora muestra que cuando la unidad de procesamiento comprende un conector DVI de enlace doble y un conector DisplayPort, la unidad de procesamiento puede controlar al menos 23 combinaciones diferentes de tipos de presentación visual. 1. DVI de enlace doble + DP 2. DVI de enlace doble + DVI de enlace doble (adaptador activo en DP) 3. DVI de enlace doble + DVI de enlace único (adaptador I pasivo en DP) 4. DVI de enlace doble + HDMI (adaptador pasivo en DP) 5. DVI de enlace doble + VGA- (adaptador pasivo en DP) 6. DVI de enlace doble + VGA (cable divisor Y en DVI) 7. DVI de enlace único + DP 8. DVI de enlace único + DVI de enlace doble (adaptador activo en DP) 9. DVI de enlace único + DVI de enlace único (adaptador pasivo en DP) 10. DVI de enlace único + HDMI (adaptador pasivo en DP) 11. DVI de enlace único + VGA (adaptador pasivo en DP) . 12. DVI de enlace único + VGA (cable divisor Y en DVI) 13. VGA (adaptador en DVI) + DP 14. VGA (adaptador en DVI) + DVI de enlace doble (adaptador activo en DP) 15. VGA (adaptador en DVI) + DVI de enlace único (adaptador pasivo en DP) 16. VGA (adaptador en DVI) + HDMI. (adaptador pasivo en DP) 17. VGA (adaptador en DVI) + VGA (adaptador pasivo en DP) 18. HDMI (adaptador en DVI) + DP 19. HDMI (adaptador en DVI) + DVI de enlace doble (adaptador activo en DP) 20. HDMI (adaptador en DVI) + DVI enlace único (adaptador pasivo en DP) 21. HDMI (adaptador en DVI) + HDMI (adaptador pasivo en DP) 22. HDMI (adaptador en DVI) + VGA (adaptador pasivo en DP) 23. HDMI (adaptador en DVI en cable divisor Y en DVI) + VGA (cable divisor Y en DVI) Además de las configuraciones antes citadas, la unidad de procesamiento puede configurarse para incluir cualquier otra combinación adecuada de conectores de presentación visual, incluyendo, sin limitación, uno o más conectores DVI, conectores DisplayPort, conectores de gráficos extendidos y conectores HDMI, conectores S-video y/o conectores VGA. En realidad, en algunas modalidades no limitativas, la unidad de procesamiento comprende un conector DisplayPort, un conector DVI y un conector de gráficos extendidos. En consecuencia, cuando cada conector se utiliza con un divisor Y, la unidad de procesamiento descrita es capaz de controlar hasta seis monitores, de forma simultánea.
En consecuencia, como se indicó anteriormente, algunas modalidades de la presente invención abarcan sistemas informáticos y métodos para conectar los sistemas a monitores de vídeo electrónicos. En particular, algunos aspectos de la presente invención se refieren a sistemas y métodos para conectar una unidad de procesamiento informático a un monitor de vídeo mediante el uso de una amplia diversidad de conectores de monitores de vídeo.
Partición de bus dinámico multienlace Al menos algunos aspectos de la presente invención se refieren, además, a una interfaz dinámica que incorpora múltiples tecnologías. En particular, al menos algunas implementaciones de la presente invención se refieren a una interfaz dinámica que incorpora tecnologías de USB, PCI-express, SATA, I2C y bus de gestión de potencia (PMBus) . En algunas implementaciones, la interfaz dinámica se utiliza en combinación con una unidad de procesamiento que incluye un recinto con base no periférica, un proceso de enfriamiento (por ejemplo, enfriamiento por convección termodinámica, aire forzado y/o enfriamiento por líquido) , una configuración de placa de circuito optimizada, ratios de procesamiento y memoria optimizados y un plano posterior dinámico que proporciona una mayor flexibilidad y soporte para los periféricos y las aplicaciones.
Algunas modalidades de la presente invención abarcan una interfaz dinámica que puede utilizarse junto a todos los tipos de empresas eléctricas y/o informáticas. El puerto permite una gran cantidad de comunicaciones y modificaciones expansivas para el controlador concentrador al nivel de bus. Además, la interfaz dinámica puede funcionar sola o puede asociarse con una o más interfaces dinámicas distintas de forma modular para proporcionar una mayor flexibilidad y utilidad para el controlador concentrador.
La Figura 4 y la descripción correspondiente están previstas para proporcionar una descripción general de un entorno operativo adecuado de conformidad con modalidades de la presente invención. Como se describirá más detalladamente a continuación, las modalidades de la presente invención abarcan el uso de una o más interfaces dinámicas en una diversidad de configuraciones personalizables , según se describirá más adelante.
Algunas modalidades de la presente invención abarcan uno o más medios legibles por ordenador, en donde cada medio puede configurarse para incluir o ya incluye datos o instrucciones ejecutables por ordenador para la manipulación de datos. Las instrucciones ejecutables por ordenador incluyen estructuras de datos, objetos, programas, rutinas u otros módulos de programas a los que puede accederse por uno o más procesadores, tales como uno asociado con una unidad de procesamiento de uso general capaz de realizar varias funciones diferentes o uno asociado con una unidad de procesamiento de uso especial capaz de realizar un número limitado de funciones.
Las instrucciones ejecutables por ordenador hacen que uno o más procesadores de la empresa realicen una función particular o grupo de funciones que son ejemplos de medios de codificación de programas para poner en práctica etapas para métodos de procesamiento. Además, una secuencia particular de las instrucciones ejecutables proporciona un ejemplo de actos correspondientes que pueden utilizarse para poner en práctica las etapas. ¦ Los ejemplos de medios legibles por ordenador incluyen una memoria de acceso aleatorio ( "RAM" ) , memoria de lectura solamente ( "ROM" ) , memoria de lectura solamente programable ("PROM"), memoria de lectura solamente programable borrable ("EPROM"), memoria de lectura solamente programable, eléctricamente borrable ("EEPROM"), memoria de lectura solamente de disco compacto ("CD-ROM"), cualquier dispositivo de almacenamiento en estado sólido (por ejemplo, memoria instantánea, medios inteligentes, etc.) o cualquier otro dispositivo o componente que sea capaz de proporcionar datos o instrucciones ejecutables a las que se pueda acceder mediante una unidad de procesamiento.
Con referencia aún a la Figura 4, un controlador concentrador representativo incluye una unidad de procesamiento 200 que puede utilizarse como una unidad de procesamiento de uso general o de uso especial. A modo de ejemplo, la unidad de procesamiento 200 puede utilizarse sola o con una o más unidades de procesamiento similares como un ordenador personal, un ordenador portátil notebook, un asistente digital personal ("PDA") u otro dispositivo portátil, una estación de trabajo, un miniordenado , un ordenador central, un superordenador, un sistema multiprocesador, un ordenador de red, un dispositivo de consumo basado en procesador, un dispositivo o aparato inteligente, un sistema de control o dispositivos similares. El uso de múltiples unidades de procesamiento en el mismo controlador concentrador proporciona mayores capacidades de procesamiento. A modo de ejemplo, cada unidad de procesamiento de un controlador concentrador puede dedicarse a una tarea particular o puede participar conjuntamente en un procesamiento distribuido.
En la Figura 1, la unidad de procesamiento 200 incluye uno o más buses y/o interconexiones 212, que pueden configurarse para conectar varios de sus componentes y permite el intercambio de datos entre dos o más componentes . Los buses/interconexiones 212 pueden incluir una de una diversidad de estructuras de buses que incluyen un bus de memoria, un bus periférico o un bus local que' utiliza cualquiera de una diversidad de arquitecturas de bus. Los componentes típicos conectados por buses/interconexiones 212 incluyen uno o más procesadores 214 y una o más memorias 216.
En algunas modalidades, los componentes periféricos pueden conectarse, de forma selectiva, a buses/interconexiones 212 mediante el uso de una o más interfaces dinámicas 218. En algunas modalidades, la interfaz dinámica 218 comprende una' pluralidad de circuitos zonificados 230. Cada circuito proporciona una conexión de alta velocidad y por lo tanto, está aislado de un circuito adyacente para evitar la interferencia de radio o eléctrica. Cada circuito 230 comprende una especificación de interfaz deseada, por lo que proporciona, de este modo, una interfaz dinámica 218 que tiene una comunicación única y de . utilidad de tecnologías de interfaces. A modo de ejemplo, en algunas modalidades se proporciona una interfaz dinámica 218 que tiene una pluralidad de circuitos zonificados 230 que incluyen una diversidad de tecnologías de interfaces de especificaciones, tales como PCIe 232, SATA 234 y 236, USB 238, I2C 240 y PMBus 242. En algunas modalidades, la interfaz dinámica 218 incluye, además, un circuito de potencia 244.
Un experto en la técnica apreciará que la interfaz dinámica 218 puede incluir cualquier tipo o combinación de tecnologías de interfaces que sean deseables para una aplicación concreta. Además, un experto en esta técnica apreciará que los avances en la tecnología informática pueden proporcionar tecnologías de interfaces adicionales que sean compatibles con la presente invención y por lo tanto, estén incluidas dentro del espíritu de la presente invención.
Los circuitos zonificados 230 proporcionan una pluralidad de tecnologías de interfaces 232, 234, 236, 238, 240 y 242 que pueden utilizarse por un dispositivo periférico 250 para acceder al bus del sistema 212. En algunas modalidades, las tecnologías de interfaces de circuitos zonificados 230 se seleccionan para proporcionar capacidades de interfaz suficientes para un dispositivo o dispositivos periféricos previstos 250. El dispositivo periférico 250 puede incluir cualquier dispositivo electrónico que requiera el acceso al bus del sistema 212 o potencia. Los ejemplos no limitativos de dispositivos periféricos 250 incluyen dispositivos de entrada tales como un teclado y/o dispositivos de entrada alternativos tales como un ratón, un mando denominado trackball , un lápiz óptico, un puntero indicador u otro dispositivo de apuntamiento, un micrófono, una palanca de mando joystick, un soporte operativo de juegos, un disco satélite, un dispositivo de escáner, una cámara grabadora camcorder, una cámara digital, un sensor y dispositivos similares y/o dispositivos · de salida tales como una pantalla de monitor o de presentación visual, un altavoz, una impresora, un sistema de control y dispositivos similares. En algunas modalidades, el dispositivo periférico 250 es una estación expedidora. En otras modalidades, el dispositivo periférico 250 comprende un dispositivo de consumo que tiene una o más funciones para las que se requiere una tecnología de interfaz para acceder al sistema del bus 212.
Otros ejemplos de tecnologías de interfaces acopladas con una lógica especializada que se pueden utilizar para conectar el dispositivo periférico 250 a buses/interconexiones 212 incluyen un puerto serie, un puerto paralelo, un puerto de juegos, un firewire (IEEE 1394) , un receptor inalámbrico, un adaptador dé vídeo, un adaptador de audio, un puerto paralelo, un transmisor inalámbrico, cualquier periférico de 1/0 en paralelo o en serie u otra interfaz .
La interfaz dinámica 218 permite a la unidad de procesamiento 200 intercambiar información con uno o más dispositivos periféricos 250. Una conexión entre la unidad de procesamiento 200 y el dispositivo periférico 250 puede incluir, además, enlaces cableados y/o inalámbricos adicionales. En algunas modalidades, el dispositivo periférico 250 comprende una pluralidad de funcionalidades, con cada funcionalidad teniendo acceso al bus del sistema 212 y a la unidad de procesamiento 200 a través de una tecnología de interfaz única, según se describe a continuación.
En algunas modalidades, el dispositivo periférico 250 comprende una pluralidad de contactos 260 que corresponden a por lo menos uno de los circuitos zonificados 230 del puerto dinámico 218. En consecuencia, el dispositivo 250 está operativamente acoplado a la interfaz dinámica 218 mediante la interconexión de contactos 260 con circuitos 230. Un experto en la técnica apreciará que una conexión utilizable entre el dispositivo 250 y la interfaz 218 se puede realizar mediante un número de técnicas, estructuras, y/o arquitecturas posibles, comúnmente conocidas y utilizadas en esta técnica. A modo de ejemplo, en algunas modalidades se da a conocer una conexión enchavetada entre el dispositivo 250 y la interfaz 218. En otras modalidades, se da a conocer una conexión por cable entre el dispositivo 250 y la interfaz 218. Asimismo, en algunas modalidades, se da a conocer una combinación de conexiones cableadas e inalámbricas entre el dispositivo 250 y la interfaz 218.
En algunas modalidades, el dispositivo periférico 250 comprende una pluralidad de circuitos integrados específicos de aplicaciones (ASIC, por sus siglas en inglés) que tienen una funcionalidad para la que se requiere el acceso al bus del sistema 212. A modo de ejemplo, en algunas modalidades, el dispositivo periférico 250 comprende un primer circuito ASIC 252 que requiere acceso al bus del sistema 212 a través de una interfaz PCIe 232. En otras modalidades, el dispositivo periférico 250 además comprende, un segundo y tercero circuitos ASIC 254 y 256 que requieren acceso al bus del sistema 212 a través de conexiones de interfaz SATA 234 y 236. En consecuencia, el primer, segundo y tercer circuitos ASIC 252, 254 y 256 son utilizables conectados a contactos 260 correspondientes a la tecnología de interfaz requerida 232, 234 y 236, respectivamente.
En algunas modalidades, el dispositivo periférico 250 proporciona, además, un circuito transmisión de excitación 270 mediante el cual los recursos de interfaz de uso intermitente, o no utilizados, se llevan a través del dispositivo y se hacen disponibles para un puerto o contacto externo 272. En otras modalidades,, el dispositivo periférico 250 proporciona, además, un circuito pasante 280 en el que un recurso no objeto de acceso se pasa a través del dispositivo y se hace disponible para el puerto o contacto externo 282. En consecuencia, el dispositivo periférico 250 puede incluir características de acceso 272 y 282 mediante las cuales se acoplan dispositivos periféricos adicionales a la unidad de procesamiento 200 a través de un dispositivo periférico 250.
Haciendo referencia ahora a la Figura 5, en algunas modalidades, se proporciona un dispositivo periférico 290 con una estructura y configuración en las que el dispositivo 290 consume exclusivamente las tecnologías de interfaces requeridas. A modo de ejemplo, en algunas modalidades, el dispositivo periférico 290 comprende un primer circuito ASIC 252 que requiere dos conexiones SATA 234 y 236 y un segundo circuito ASIC 254 que requiere una conexión de interfaz PMBus 242. A diferencia del dispositivo periférico 250, el dispositivo periférico 290 no ofrece ni proporciona circuitos de paso o de excitación para las restantes tecnologías de interfaz disponibles. Por el contrario, el dispositivo periférico 290 solamente consume las tecnologías de interfaces necesarias para acceder al bus del sistema 212 de la unidad de procesamiento 200.
Con referencia a la Figura 6, en algunas modalidades, se proporciona un dispositivo periférico 300 con una estructura y configuración mediante las cuales el dispositivo 300 consume y transmite las diversas tecnologías de interfaces . A modo de ejemplo, en algunas modalidades, el dispositivo periférico 300 comprende un primer circuito ASIC 252 que requiere una única conexión SATA 236. Sin embargo, el dispositivo periférico 300 proporciona, además, circuitos pasantes 270, 271, 274, 276 y 278 para la tecnología de interfaces 232, 238, 240, 242 y 244, respectivamente. Para transmitir las tecnologías de interfaces 234 y 236, se proporciona un divisor SATA 310 mediante el cual la tecnología de interfaz 234 se divida para proporcionar circuitos pasantes 284 y 286 para puertos o contactos externos 312. De este modo, un dispositivo periférico secundario (no ilustrado) puede acoplarse a contactos externos 312 a través de la tecnología de interfaz SATA.
Haciendo referencia ahora a la Figura 7, en algunas modalidades, un dispositivo periférico 320 se proporciona con una estructura y configuración mediante las cuales el dispositivo 320 consume una tecnología de interfaz completa, pero que necesita todavía pasar la tecnología consumida a un puerto o contacto externo. A modo de ejemplo, en algunas modalidades, el dispositivo periférico 320 comprende un primer circuito ASIC 252 que requiere múltiples conexiones SATA 234 y 236. Sin embargo, el dispositivo periférico 320 proporciona, además, circuitos pasantes 271, 274, 276 y 278 para las tecnologías de interfaces 232, 238, 240, 242 y 244, respectivamente. Puesto que ambas conexiones SATA son consumidas por el circuito ASIC 252, se proporciona un divisor 310 mediante el cual la tecnología 232 se divide para proporcionar un circuito pasante 270 y un circuito SATA replicado 288 para contactos externos o puertos 312. De este modo, un dispositivo periférico secundario (no ilustrado) puede acoplarse a contactos externos 312 a través de la tecnología de interfaz SATA.
Haciendo referencia ahora a la Figura 8, en algunas modalidades, un dispositivo periférico secundario 330 es operativamente conectado a la interfaz dinámica 218 a través de un primer dispositivo periférico 320. Como se describió anteriormente, el primer dispositivo periférico 320 incluye un divisor 310 en el que un único circuito de interfaz SATA se divide para proporcionar dos circuitos pasantes SATA 284 y 286 en contactos externos 312. El primer dispositivo periférico 320 incluye, además, los circuitos pasantes 274, 276 y 278 para proporcionar tecnologías de interfaces 240, 242 y 244, respectivamente, en contactos externos 312.
El dispositivo periférico secundario 330 comprende un segundo circuito ASIC 254 que requiere múltiples conexiones de interfaz SATA, un tercer circuito ASIC 256 que requiere una conexión de interfaz I2C y un cuarto circuito ASIC 258 que requiere una conexión de interfaz PMBus. El dispositivo 330 requiere, además, un circuito pasante 279 de potencia. Como se indicó anteriormente, el primer dispositivo periférico 320 está así configurado con el fin de proporcionar todos los circuitos pasantes necesarios para admitir los requisitos del dispositivo periférico secundario 330. El dispositivo 330 incluye, además, un circuito de excitación 268 y un circuito pasante de potencia 279 para proporcionar PMBus y circuitos de potencia, respectivamente, en contactos externos 312.
Partición de almacenamiento dinámico multienlace Al menos algunos aspectos de la presente invención se refieren, además, a un sistema y método para proporcionar una unidad de almacenamiento ampliable. En particular, algunos aspectos de la presente invención se refieren a un .sistema de almacenamiento dinámico,, de conexión abierta, en el que se aumenta la capacidad de almacenamiento de una unidad de procesamiento acoplando componentes de almacenamiento adicionales a la unidad de procesamiento mediante un conector de interfaz dinámica que está conectado de forma interpuesta.
Algunas modalidades de la presente invención abarcan una unidad de almacenamiento ampliable que puede utilizarse junto a todos los tipos de empresas eléctricas y/o informáticas. La unidad de almacenamiento ampliable permite la expansión continuada de la capacidad de almacenamiento conservando los datos. La unidad de almacenamiento ampliable permite, además, la expansión del almacenamiento, de forma aleatoria, sin perder datos ni requerir una transmisión de datos. De este modo, en algunas modalidades, se da a conocer una unidad de procesamiento que tiene una primera configuración de almacenamiento con una cantidad definida de capacidad de almacenamiento. A la unidad de procesamiento le está permitido entonces ampliarse a una segunda configuración de almacenamiento con una cantidad definida de capacidad de almacenamiento que es mayor que la primera configuración de almacenamiento.
La Figura 9 y la descripción correspondiente están previstas para proporcionar una descripción general de un entorno operativo adecuado de conformidad con modalidades de la presente invención. Como se describirá más detalladamente a continuación, las modalidades de la presente invención abarcan el uso de uno o más conectores de interfaz dinámica multienlace en una diversidad de configuraciones personalizables para proporcionar una unidad de almacenamiento ampliable.
Con referencia a la Figura 9, un controlador concentrador representativo incluye una unidad de procesamiento 400 que puede utilizarse como una unidad de procesamiento de uso general o de uso especial. A modo de ejemplo, la unidad de procesamiento 400 puede utilizarse sola o con una o más unidades de procesamiento similares, como un ordenador personal, un ordenador portátil notebook, un asistente personal digital ("PDA") u otro dispositivo portátil, una estación de trabajo, un miniordenador, un procesador central, un superordenador, un sistema multiprocesador, un ordenador de red, un dispositivo de consumo basado en procesador, un dispositivo o aparato inteligente, un sistema de control o dispositivos similares. El uso de múltiples unidades de procesamiento en el mismo controlador concentrador proporciona mayores capacidades de procesamiento. A modo de ejemplo, cada unidad de procesamiento de un controlador concentrador puede dedicarse a una tarea particular o puede participar conjuntamente en el procesamiento distribuido.
En la Figura 9, la unidad de procesamiento 400 incluye uno o más buses y/o interconexiones 412, que pueden configurarse para conectar varios de sus componentes y permite el intercambio de datos entre dos o más componentes . Los buses/interconexiones 412 pueden incluir una de una diversidad de estructuras de buses que incluyen un bus de memoria, un bus periférico o un bus local que utiliza cualquiera de una diversidad de arquitecturas de bus. Los componentes típicos conectados por buses/interconexiones 412 incluyen uno o más procesadores 414 y una o más memorias 416, tales como memorias RAM, ROM o memorias instantáneas.
En algunas modalidades, la unidad de procesamiento 400 incluye, además, una interfaz de almacenamiento dinámico 418 operativamente acoplada al bus del sistema 412. La interfaz 418 puede incluir cualquier estructura o medio mediante el cual, un módulo de almacenamiento 420, tal como barras de destellos, pueden acoplarse operativamente a la interfaz de un modo dinámico. A modo de ejemplo, en algunas modalidades, un módulo de almacenamiento 420 está soldado a un contacto de interfaz 418. En otras modalidades, un módulo de almacenamiento 420 se inserta en una ranura en la interfaz 418 de modo que se' produzca un acoplamiento utilizable del módulo de almacenamiento 420 con la interfaz. Asimismo, en algunas modalidades, una pluralidad de módulos de almacenamiento 420 son operativamente acoplados a la interfaz de almacenamiento dinámico 418.
En algunas modalidades, la interfaz de almacenamiento dinámico 418 además comprende, un controlador instantáneo 422. El controlador instantáneo 422 reconoce el módulo de almacenamiento 420 y controla el acceso a y desde el módulo de almacenamiento 420. A medida que se añaden módulos de almacenamiento adicionales (no ilustrados) a la interfaz de almacenamiento 418, el controlador instantáneo 422 reconoce el nuevo módulo de almacenamiento como un módulo de expansión de memoria que solicita al sistema BIOS de la unidad de procesamiento que rectifique las inexactitudes entre la tabla de particiones y la capacidad de almacenamiento detectada. En algunas modalidades, la unidad de procesamiento 400 además comprende, un programa ejecutable por ordenador que solicita al usuario que tome una determinación respecto al nuevo módulo de almacenamiento, según se representa en la Figura 10.
Haciendo referencia ahora a la Figura 10, se muestra un método de software para realizar una determinación con respecto a la adición de un nuevo módulo de almacenamiento. Una primera etapa 430 implica el reconocimiento de un nuevo módulo de expansión del almacenamiento. Esta etapa se realiza inicialmente por el controlador instantáneo 422. Si no se detecta ningún almacenamiento nuevo, el sistema BIOS iniciará operativamente el sistema 432. Si se reconoce el nuevo almacenamiento, el sistema BIOS comparará la nueva capacidad de almacenamiento con el valor de capacidad de almacenamiento registrado en la tabla de particiones 434. Si la capacidad de almacenamiento de la tabla de particiones es la misma que la nueva capacidad de almacenamiento, el sistema BIOS iniciará operativamente el sistema 432. Si existe una discrepancia entre los dos valores, el sistema BIOS solicitará al usuario que realice una determinación con respecto a cómo la unidad de procesamiento debe utilizar la nueva capacidad de almacenamiento 436. El programa solicitará al usuario que seleccione una de dos opciones: a) partición de la capacidad de almacenamiento como una nueva unidad 438 o b) aumento de la capacidad de almacenamiento existente de la unidad existente 440. Dependiendo de la respuesta del usuario, el software actualizará el sistema BIOS y la tabla de particiones para reflejar cualquier actualización necesaria.
Haciendo referencia ahora a la Figura 11, se representa una vista lateral en sección transversal de la interfaz de almacenamiento dinámico 418. En algunas modalidades, la interfaz de almacenamiento 418 comprende una pluralidad de pinzas de sujeción o ranuras 450 para la recepción utilizable de módulos de almacenamiento 420. El módulo de almacenamiento 420 puede incluir cualquier forma, estructura, tecnología o su combinación de medios de almacenamiento. A modo de ejemplo, en algunas modalidades, el módulo de almacenamiento 420 comprende una placa de circuito impreso PCB que tiene una pluralidad de barras de destellos 424 operativamente conectadas a ella. En otras modalidades, el módulo de almacenamiento 420 comprende barras de destellos individuales 424 acopladas de forma directa y utilizable a la interfaz de almacenamiento 418, tal como mediante soldadura. Además, en algunas modalidades, el módulo de almacenamiento 420 comprende barras de destellos individuales 424 operativamente conectadas a una pinza de sujeción o ranura 450 operativamente conectada a la interfaz de almacenamiento dinámico 418.
Haciendo referencia ahora a la Figura 12, en algunas modalidades, la unidad de procesamiento 400 además comprende, una interfaz de almacenamiento periférico dinámico 460. La interfaz de almacenamiento periférico 460 está operativamente acoplada al bus del sistema 412 y a los demás componentes informáticos diversos anteriorménte descritos. En algunas modalidades, un dispositivo de almacenamiento periférico 470 está operativamente acoplado a la interfaz de- almacenamiento periférico 460 mediante un método conocido en esta técnica. A modo de ejemplo, en algunas modalidades, el dispositivo de almacenamiento 470 está acoplado a la interfaz 460 a través de una conexión de interfaz enchavetada.
En algunas modalidades, el dispositivo de almacenamiento periférico 470 comprende una pluralidad de módulos de almacenamiento 420 y un controlador instantáneo 422. Los módulos de almacenamiento 420 están operativamente conectados al controlador instantáneo 422 a través de un circuito de controlador instantáneo 426. Además, en algunas modalidades, los módulos de almacenamiento 420 están operativamente conectados a contactos 466 a través de circuitos de memoria 428. De este modo, cuando el dispositivo de almacenamiento 470 está interconectado con la interfaz de almacenamiento periférico dinámica 460, el procesador 414 de la unidad de procesamiento 400 es capaz de acceder, reconocer y utilizar los módulos de almacenamiento 420.
Haciendo referencia ahora a la Figura 13, en algunas modalidades, un segundo dispositivo de almacenamiento periférico 480 está acoplado a, o interconectado con, el dispositivo de almacenamiento periférico 470, con lo que se produce un incremento dinámico de la capacidad de almacenamiento de la unidad de procesamiento 400. Una diferencia notable entre un dispositivo de almacenamiento periférico 470 y un dispositivo de almacenamiento periférico 480 es la ausencia de un controlador instantáneo en el dispositivo de almacenamiento 480. En algunas modalidades, el controlador instantáneo 422 en el dispositivo de almacenamiento 470 está eléctricamente acoplado al dispositivo de almacenamiento 480 a través del circuito del controlador instantáneo 426 y del conector 442. En consecuencia, el controlador instantáneo 422 pasa a través del conector 442 hasta el dispositivo de almacenamiento 480.
Una vez conectado, el controlador instantáneo 422 controla los módulos de almacenamiento 420 del dispositivo de almacenamiento 480 a través del circuito del controlador instantáneo 426 en el dispositivo 480. De este modo, en lugar de la replicación del controlador instantáneo con cada nuevo módulo de almacenamiento, un único controlador instantáneo 422 se utiliza para controlar todos los módulos de almacenamiento disponibles 420 como una sola unidad de almacenamiento .
Un experto en la técnica apreciará que se puede añadir un almacenamiento periférico adicional al sistema para aumentar todavía más la capacidad de almacenamiento de la unidad de procesamiento 400. A modo de ejemplo, según se indica en la Figura 14A, en algunas modalidades, se añaden módulos de almacenamiento adicionales 420 al controlador instantáneo 422 para aumentar así la capacidad de memoria de la unidad de procesamiento 400. La capacidad de memoria de la unidad de procesamiento 400 se expande todavía más añadiendo módulos de memoria adicionales 454, cuando así se desee. En algunas modalidades, los módulos de memoria 420 se añaden al controlador instantáneo 422 en al menos una de una configuración de circuito en paralelo y en serie. De este modo, cuando se añade cada nuevo módulo 422 o 454 al controlador 422, la función de control del controlador 422 se amplía para incluir la memoria.
Haciendo referencia ahora a la Figura 14B, en algunas modalidades, una pluralidad de controladores instantáneos 422 están dispuestos en un circuito en serie, en el que cada controlador 422 comprende su propio conjunto de módulos de memoria 420. Los módulos de memoria 420 están controlados por sus respectivos controladores 422, en donde cada controlador comprende su propia capacidad de memoria basada- en el número y tamaño de los módulos de memoria 420. En algunas modalidades, se añade una partición de memoria adicional a la unidad de procesamiento 400 añadiendo un controlador de adición 452 que tiene módulos de memoria adicionales 454.
En algunas modalidades, la unidad de procesamiento 400 además comprende, un controlador instantáneo 422 que tiene una disposición matricial redundante de discos independientes (RAID, por sus siglas en inglés) 484; según se ilustra en la Figura 14C. De este modo, en algunas modalidades, se aumenta la fiabilidad de la unidad de procesamiento 400 combinando múltiples módulos de memoria en una unidad lógica 484 en donde la totalidad de los módulos en la disposición matricial son interdependientes . A modo de ejemplo, en algunas modalidades, RAID 484 es un volumen de RAID-5 que utiliza tres módulos de memoria instantánea de 250 Gb, en donde dos de los módulos de memoria son para datos y el tercer módulo de memoria es para paridad. En otras modalidades, la unidad de procesamiento 400 comprende una pluralidad de RAID 484 operativamente interconectados al bus del sistema 412.
Haciendo referencia ahora a las Figuras 15A a 15D, en algunas modalidades, un dispositivo de almacenamiento periférico 472 está operativamente conectado al bus del sistema 412 mediante una interfaz periférica dinámica 460. Con referencia a la Figura 15A, en algunas modalidades, un primer dispositivo de almacenamiento periférico 472 está operativamente conectado a la interfaz dinámica 460 a través de una conexión enchavetada 488. En algunas modalidades, el primer dispositivo periférico 472 comprende un controlador instantáneo 422 y una pluralidad de módulos de memoria 420. Un segundo dispositivo de almacenamiento periférico 474 está acoplado, además, a un primer dispositivo periférico 472 mediante una segunda conexión enchavetada 489. En algunas modalidades, un segundo dispositivo periférico 474 no contiene un controlador, sino que solamente contiene el módulo de memoria 420 que se controla por un controlador instantáneo 422 del primer dispositivo de almacenamiento 472. Un segundo dispositivo periférico 474 además comprende, una interfaz dinámica 460 para recibir dispositivos periféricos adicionales (no ilustrados) . De este modo, mediante el apilamiento utilizable de dispositivos periféricos adicionales, se aumenta dinámicamente la capacidad de almacenamiento de la unidad de procesamiento 400.
Con referencia a la Figura 15B, en algunas modalidades, una pluralidad de dispositivos periféricos 472, 474 y 476 están operativamente interconectados a través de conexiones enchavetadas 488, 489 y 491. Además, en algunas modalidades, cada dispositivo periférico 472, 474 y 476 comprende un controlador instantáneo 422 para controlar de forma independiente los módulos de memoria 420 operativamente acoplados a cada dispositivo. De esta manera, cada dispositivo periférico adicional se considera por parte de la unidad de procesamiento 400 como una nueva partición de memoria o unidad, aumentando así la capacidad de almacenamiento del sistema. Asimismo, en algunas modalidades, el dispositivo periférico 476 comprende una interfaz dinámica adicional 460 mediante la cual recibe un dispositivo periférico adicional, tal como un dispositivo de almacenamiento adicional. En otras modalidades, la interfaz 460 del dispositivo 476 se proporciona para recibir, de forma utilizable, un dispositivo periférico no basado en almacenamiento .
En algunas modalidades, el dispositivo periférico 476 comprende un controlador instantáneo 422 y una pluralidad de zócalos, puertos o conectores 486 mediante los cuales se realiza un acoplamiento utilizable de los módulos de memoria 420 a la unidad de procesamiento 400 a través de una interfaz dinámica 460. De este modo, en algunas modalidades, la capacidad de almacenamiento de la unidad de procesamiento 400 aumenta dinámicamente añadiendo un módulo de memoria 420 a un zócalo vacío 486.
Además, en algunas modalidades, el dispositivo periférico 478 comprende un controlador instantáneo 422 y una pluralidad de zócalos 486 mediante los cuales se produce un acoplamiento utilizable de los módulos de memoria dinámica 421 a la unidad de procesamiento 400 a través de la interfaz dinámica 460. En algunas modalidades, los módulos de memoria dinámica 421 comprenden una placa de circuito impreso PCB que tiene una pluralidad de zócalos o contactos mediante los cuales se produce un acoplamiento utilizable y dinámico de módulos de memoria 420 a la placa de circuito impreso PCB. En algunas modalidades, cada módulo de memoria dinámica 421 comprende una pluralidad de módulos de memoria 420 que son colectivamente controlados por un controlador instantáneo 422. En otras modalidades, cada módulo 421 comprende un controlador instantáneo independiente (no ilustrado) , por medio del cual cada módulo de memoria dinámica 421 actúa como una partición de memoria separada para la unidad de procesamiento 400.
En algunas modalidades, la interfaz de almacenamiento periférico dinámica 460 incluye, además, funcionalidades adicionales que se transmiten a través de los diversos dispositivos de almacenamiento periférico. A modo de ejemplo, en algunas modalidades, una fuente de suministro de energía se transmite a través de los dispositivos periféricos interconectados para suministrar energía a un dispositivo periférico en sentido descendente. En otras modalidades, una tecnología de interfaz, tal como USB, PMBus SATA o I2C se transmite a través de los dispositivos periféricos · interconectados para permitir la comunicación entre los dispositivos interconectados y la unidad de procesamiento 400. Además, en algunas modalidades, una tecnología de interfaz se transmite a través de los dispositivos periféricos interconectados para permitir la comunicación entre un dispositivo en sentido descendente y la unidad de procesamiento 400.
Haciendo referencia ahora a la Figura 16, se representa un método para la expansión dinámica de la capacidad de almacenamiento del dispositivo de unidad de procesamiento. Para algunos métodos, una primera etapa 490, consiste en adquirir o poseer una unidad de procesamiento 400 que tiene una configuración de capacidad de almacenamiento inicial. Una segunda etapa 492 consiste en realizar una determinación para ampliar la capacidad de almacenamiento de la unidad de procesamiento 400. Una tercera etapa 494 consiste en añadir módulos de almacenamiento a la unidad de procesamiento 400 con la consiguiente ampliación de la capacidad de almacenamiento de la unidad de almacenamiento más allá de la configuración de capacidad de almacenamiento inicial. Esta etapa 494 puede realizarse por: a) la compra e instalación, por parte del usuario del ordenador, de módulos de almacenamiento adicionales 496 o b) la instalación por parte del fabricante o técnico informático de los módulos de almacenamiento adicionales 498 en la unidad de procesamiento 400.
Un experto en la técnica apreciará que la interfaz de almacenamiento dinámico 418, el módulo de almacenamiento 420, la interfaz de almacenamiento periférico dinámico 460 y los dispositivos de almacenamiento periférico 470 y 480 pueden incluir cualquier tipo o combinación de tecnologías de interfaces, según se desee, para una aplicación concreta. Además, un experto en la técnica apreciará que los avances en la tecnología informática pueden proporcionar tecnologías de interfaces adicionales que sean compatibles con la presente invención y por lo tanto, están incluidas dentro del alcance de protección de la presente invención.
Un experto en la técnica apreciará, además, que una conexión utilizable entre los dispositivos 470, 480 y las interfaces 418 y 460 se puede realizar mediante cualquier número de posibles técnicas, estructuras y/o arquitecturas comúnmente conocidas y utilizadas en esta técnica. A modo de ejemplo, en algunas modalidades, se da a conocer una conexión enchavetada entre dispositivos periféricos y la interfaz 460. En otras modalidades, se da a conocer una conexión cableada entre dispositivos periféricos y la interfaz 460. Asimismo, en algunas modalidades, se da a conocer una combinación de conexiones cableadas e inalámbricas entre los dispositivos operativamente interconectados y las interfaces de la presente invención.
Partición PCIe dinámico multienlace Se entenderá fácilmente que al menos algunos componentes de la presente invención, según se describe e ilustra generalmente en las Figuras adjuntas, podrían disponerse y diseñarse en una amplia diversidad de configuraciones distintas. De este modo, las siguientes modalidades del sistema y método de la presente invención según se ilustran y representan en la Figura 16, no están previstas para que limiten el alcance de protección de la invención, según se reivindica, sino que son meramente representativas de algunas de las modalidades actualmente preferidas de la invención.
PCIe utiliza una conexión en serie que funciona de forma similar a una red en lugar del sistema de buses utilizado en el funcionamiento en paralelo. En lugar de un bus que gestione datos desde múltiples fuentes, PCIe tiene un conmutador que controla varias conexiones en serie punto a punto. Estas conexiones se inician en el conmutador y llevan directamente a los dispositivos a donde necesitan transmitirse los datos. Cada dispositivo tiene su propia conexión dedicada, por lo que los dispositivos ya no comparten el ancho de banda como lo hacen en un bus .
La arquitectura de PCIe está estructurada alrededor de los enlaces en serie punto a punto, que cuando se emparejan (uno en cada dirección) comprenden una pista conductora. Un concentrador en una placa principal, actuando como conmutador de barra cruzada, encamina las pistas conductoras. La arquitectura punto a punto dinámica permite a varios dispositivos comunicarse entre si de forma simultánea. La arquitectura permite, además, la división y/o agrupamiento de pistas conductoras.
En la presente invención, las pistas conductoras no relacionadas que corresponden a un único conector pueden agruparse o dividirse dependiendo de la configuración de la tarjeta. En consecuencia, múltiples dispositivos pueden colocarse en una única tarjeta y el número adecuado de pistas conductoras puede asignarse a cada dispositivo en la tarjeta para hacer máximo su rendimiento. El suministro de flexibilidad en el agrupamiento de pistas conductoras permite una mayor flexibilidad en el diseño de tarjetas y en la sustitución de tarjetas cuando sea necesario, parar optimizar el rendimiento deseado de la máquina.
El número de pistas conductoras asignadas a cada dispositivo se determina durante la inicialización del sistema BIOS. En la presente invención, múltiples grupos no relacionados se realizan para un conector con el fin de permitir el uso de una o más de las pistas conductoras disponibles. En realidad, las pistas conductoras de PCIe no relacionadas se realizan para el mismo conector. Al hacer funcionar las pistas conductoras de PCIe no relacionadas para un único conector, una única tarjeta puede hacer funcionar múltiples dispositivos y cada dispositivo puede tener el número requerido de pistas conductoras asignadas al dispositivo para optimizar la función de cada dispositivo.
Aunque PCIe hace flexible el conteo de pistas conductoras, el agrupamiento de pistas conductoras no relacionadas mejora la flexibilidad del diseño de la tarjeta para permitir a un conector prestar un servicio efectivo de una tarjeta de alto ancho de banda, tal como una tarjeta de vídeo o una tarjeta Internet de alta velocidad, así como de múltiples dispositivos de bajo ancho de banda no relacionados, alojados en la misma tarjeta. Un enlace, que comprende canales de comunicación punto a punto entre 2 puertos de PCIe, permite tanto enviar como recibir demandas de PCI ordinarias (lectura/escritura de configuración, lectura/escritura de I/O, lectura/escritura de memoria) e interrupciones (iNTx, MSI, MSI-X) . A nivel físico, un enlace comprende una o más pistas conductoras. Los periféricos de baja velocidad (tal como una tarjeta WiFi 802.11) utilizan un enlace de pista única (xl) mientras que un adaptador de gráficos suele utilizar un enlace de 16 pistas conductoras mucho más ancho (y por lo tanto, más rápido) .
Una pista conductora comprende un par de líneas diferenciales de transmisión y recepción. Cada pista conductora comprende 4 hilos o rutas de señales, por lo que cada pista conductora es un flujo de bytes de dúplex completo, que transporta paquetes de datos en el formato de 8 bits o "byte" , entre puntos finales de un enlace, en ambas direcciones simultáneamente. Las ranuras de PCIe físicas pueden contener desde una hasta treinta y dos pistas conductoras, en potencia de dos (1, 2, 4, 8, 16 y 32) .
En algunas modalidades de la presente invención, un protocolo PCI modificado se utiliza para la partición dinámica de pistas conductoras de PCIe y para asignar, mediante agrupamiento o división, las pistas conductoras en función de las demandas de un dispositivo en una tarjeta de PCIe. En algunas modalidades de la presente invención, el sistema BIOS determina qué dispositivos en una tarjeta se insertan en la placa madre durante la inicialización y efectúa una partición dinámica de las pistas conductoras de PCIe en función de los requisitos de la -tarjeta de PCIe. Las pistas conductoras son objeto de partición dinámica durante la inicialización del sistema BIOS, cuando los dispositivos en la tarjeta, junto con las pistas conductoras requeridas para cada uno de los dispositivos para funcionar adecuadamente, se identifican y asignan a este respecto.
En algunas modalidades ejemplares y alternativas de la invención, una tarjeta diferente puede sustituir a la tarjeta original y un agrupamiento diferente de pistas conductoras puede asignarse durante la inicialización para permitir una asignación óptima, se modifica la asignación de pistas conductoras y se puede agrupar o dividir, sin considerar la relación de las pistas conductoras con otras pistas conductoras. De este modo, la asignación de pistas conductoras está siempre optimizada y ninguna pista que pudiera utilizarse queda inutilizada debido al agrupamiento original.
Otras modalidades proporcionan una mejor flexibilidad del diseño de tarjetas. Mediante una partición dinámica de las pistas conductoras basadas en los requisitos únicos de cada tarjeta, los diseñadores de tarjetas disponen de mayor flexibilidad para colocar múltiples dispositivos no relacionados en una única tarjeta y para asignar pistas conductoras a los dispositivos de una forma óptima. En una modalidad, una tarjeta puede proporcionar un dispositivo que requiere 4 pistas conductoras, y también incluye varios dispositivos que solamente requieren una sola pista. Modalidades alternativas adicionales pueden incluir el agrupamiento de pistas conductoras no relacionadas conectadas al mismo conector.
Haciendo referencia ahora a la Figura 17, se representa un diagrama de bloques del encaminamiento de PCIe. Un puente de PCIe 500 se proporciona con las pistas conductoras 515, 520, 525, 530, 550, 555, 560, 565 y 570 conectadas a él. Si la pista 515 comprende 8 pistas conductoras, las pistas conductoras se pueden dividir. De modo similar, las pistas conductoras 520, 525 y 530 se pueden agrupar aún cuando las pistas conductoras no estén relacionadas. De modo similar, si la pista 550 fuera una conexión de 8 pistas conductoras también podría dividirse. Lo mismo ocurre si las pistas conductoras 560, 565 y 570 fueran cada una una conexión de 1 pista, podrían agruparse. El agrupamiento o división de pistas conductoras es flexible para permitir la asignación de pistas conductoras en la configuración óptima y para permitir una mayor flexibilidad en el diseño de las tarjetas.
Los datos se transmiten en serie, en una PCIe, como paquetes que se desplazan a través de la pista a una velocidad de transmisión de un bit por ciclo. Cada pista conductora de la conexión de PCIe contiene dos pares de hilos de conexión - uno para enviar y otro para recibir'. Una conexión xl tiene una pista conductora constituida por cuatro hilos que transmite un bit por ciclo en cada dirección. Análogamente, un enlace x2 contiene ocho hilos y transmite dos bits de una vez, un enlace x4 transmite cuatro bits y así sucesivamente. Otras configuraciones son xl2, xl6 y x32.
Esta ilustración es simplemente un ejemplo de las capacidades de una o más configuraciones de agrupamiento. En realidad, aunque aquí se han descrito modalidades ilustrativas de la invención, la presente invención no está limitada a las diversas modalidades preferidas aquí descritas, sino que incluye todas y cada una de las modalidades que tengan modificaciones, omisiones, combinaciones (por ejemplo, de aspectos de varias modalidades) , adaptaciones y/o alteraciones como se apreciaría por los expertos en la técnica sobre la base de la presente idea inventiva. Las limitaciones en las reivindicaciones han de interpretarse en términos generales en función del lenguaje utilizado en las reivindicaciones y no están limitadas a los ejemplos descritos en la presente descripción o durante la modalidad de la solicitud, que han de interpretarse como no exclusivos. A modo de ejemplo, en la presente descripción, el término "preferentemente" no es exclusivo y significa "preferentemente pero sin limitación a". Las limitaciones de 'medio más función' o de 'etapa más función' solamente se utilizarán en donde una limitación de reivindicación específica de la totalidad de las siguientes condiciones esté presente en esa limitación: a) "medios para" se indica expresamente y b) una función correspondiente se indica expresamente .
La presente invención puede materializarse en otras formas específicas sin desviarse por ello del alcance de protección o características esenciales. Las modalidades descritas han de considerarse, en todos los aspectos, solamente como ilustrativas y no restrictivas. La presente invención puede expresarse en otras formas específicas sin desviarse por ello de su alcance de protección o de sus características esenciales. Las modalidades descritas han de considerarse, en todos los aspectos, solamente como ilustrativas y no restrictivas. El alcance de protección de la invención, por lo tanto, es indicado por las reivindicaciones adjuntas en lugar de por la descripción anterior. Todos los cambios que procedan del significado y alcance de equivalencia de las reivindicaciones han de incorporarse dentro de su alcance de protección.
Se hace constar que con relación a esta fecha, el mejor método conocido por la solicitante para llevar a la práctica la citada invención, es el que resulta claro de la presente descripción de la invención.

Claims (20)

REIVINDICACIONES Habiéndose descrito la invención como antecede, se reclama como propiedad lo contenido en las siguientes reivindicaciones:
1. Una unidad de procesamiento informático, caracterizada porque comprende : un controlador de vídeo; un conector DVI-I; y un conector DisplayPort, en donde el conector DVI y el conector DisplayPort están eléctricamente conectados al controlador de vídeo.
2. La unidad de procesamiento informático de conformidad con la reivindicación 1, caracterizada porque el conector DVI comprende un conector DVI-I.
3. La unidad de procesamiento informático de conformidad con la reivindicación 2, caracterizada porque el conector DVI-I comprende un conector DVI-I de enlace doble.
4. La unidad de procesamiento informático de conformidad con la reivindicación 1, caracterizada porque un adaptador de VGA o DVI está eléctricamente conectado al conector DVI para soportar una presentación visual de VGA.
5. La unidad de procesamiento informático de conformidad con la reivindicación 1, caracterizada porque un adaptador de DVI a HDMI está eléctricamente conectado al conector DVI.
6. La unidad de procesamiento informático de conformidad con la reivindicación 1, caracterizada porque un divisor Y que comprende un conector de VGA y un segundo conector DVI está unido al conector DVI.
7. La unidad de procesamiento informático de conformidad con la reivindicación 1, caracterizada porque además comprende : una placa de circuito impreso que tiene una unidad central de procesamiento, en donde la placa de circuito impreso está encaminada para la conexión eléctrica con una pluralidad de placas que tienen diferentes combinaciones de conectores de monitores de vídeo, en donde la pluralidad de placas se selecciona a partir de una placa de entrada/salida y de una placa de suministro de energía eléctrica y un sistema BIOS que incluye información de BIOS para cada una de las diferentes combinaciones de conectores de monitores de vídeo.
8. Una interfaz dinámica, caracterizada porque comprende una pluralidad de circuitos operativamente conectados a una unidad de procesamiento mediante un bus del sistema, incluyendo la pluralidad de circuitos dos o más tecnologías de interfaz, .estando la interfaz dinámica, además, operativamente conectada a un dispositivo periférico.
9. La interfaz de conformidad con la reivindicación 8, caracterizada porque la interfaz dinámica es una interfaz PCIe que comprende una pluralidad de pistas conductoras no relacionadas conectadas a un conector.
10. La interfaz de conformidad con la reivindicación 8 , caracterizada porque las dos o más tecnologías de interfaces se seleccionan a partir de un grupo constituido por una interfaz USB, una interfaz PCI-express, una interfaz SATA, una interfaz I2C y una interfaz PMBus .
11. La interfaz de conformidad con la reivindicación 8 , caracterizada porque la unidad de procesamiento además comprende, al menos uno de entre un recinto con base no periférica, un proceso de enfriamiento, una configuración de placa de circuito optimizada, ratios optimizados de procesamiento y memoria y un plano posterior dinámico.
12. La interfaz de conformidad con la reivindicación 8, caracterizada porque la interfaz dinámica está, además, directamente conectada al bus del sistema de la unidad de procesamiento .
13. La interfaz de conformidad con la reivindicación 8, caracterizada porque la pluralidad de circuitos es una pluralidad de circuitos zonificados.
14. La interfaz de conformidad con la reivindicación 8, caracterizada porque la pluralidad de circuitos comprende al menos un circuito pasante.
15. La interfaz de conformidad con la reivindicación 8, caracterizada porque el dispositivo periférico además comprende, una interfaz dinámica que está operativamente conectada a un segundo dispositivo periférico.
16. Una unidad de almacenamiento dinámico ampliable, caracterizada porque comprende una interfaz de almacenamiento dinámico para recibir una pluralidad de módulos de almacenamiento, presentando la unidad de almacenamiento dinámico ampliable una capacidad de almacenamiento que se amplía añadiendo un módulo de almacenamiento adicional a la interfaz de almacenamiento dinámico .
17. La unidad de almacenamiento de conformidad con la reivindicación 16, caracterizada porque la pluralidad de módulos de almacenamiento comprende al menos una de entre las memorias RAM, ROM e instantánea.
18. La unidad de almacenamiento de conformidad con la reivindicación 16, caracterizada porque la interfaz de almacenamiento además comprende, un controlador instantáneo.
19. La unidad de almacenamiento de conformidad con la reivindicación 18, caracterizada porque el controlador instantáneo está operativamente conectado a un sistema BIOS de una unidad de procesamiento a través de un bus del sistema.
20. La unidad de almacenamiento de conformidad con la reivindicación 19, caracterizada porque el controlador instantáneo solicita al sistema BIOS que rectifique una inexactitud entre una tabla de particiones y una capacidad de almacenamiento detectada de la unidad de procesamiento.
MX2012014354A 2010-06-07 2011-06-06 Sistemas y metodos para particion dinamica de compilacion multienlace. MX2012014354A (es)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US35237210P 2010-06-07 2010-06-07
US35236810P 2010-06-07 2010-06-07
US35236310P 2010-06-07 2010-06-07
US35235110P 2010-06-07 2010-06-07
US13/153,189 US20110302357A1 (en) 2010-06-07 2011-06-03 Systems and methods for dynamic multi-link compilation partitioning
PCT/US2011/039310 WO2011156285A2 (en) 2010-06-07 2011-06-06 Systems and methods for dynamic multi-link compilation partitioning

Publications (1)

Publication Number Publication Date
MX2012014354A true MX2012014354A (es) 2013-03-05

Family

ID=45065381

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2012014354A MX2012014354A (es) 2010-06-07 2011-06-06 Sistemas y metodos para particion dinamica de compilacion multienlace.

Country Status (12)

Country Link
US (1) US20110302357A1 (es)
EP (1) EP2577479A4 (es)
JP (1) JP2013541742A (es)
KR (1) KR20140000182A (es)
CN (1) CN103189852A (es)
AU (1) AU2011265103A1 (es)
BR (1) BR112012031320A2 (es)
CA (1) CA2838682A1 (es)
MX (1) MX2012014354A (es)
RU (1) RU2013100004A (es)
WO (1) WO2011156285A2 (es)
ZA (1) ZA201300118B (es)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7242574B2 (en) 2002-10-22 2007-07-10 Sullivan Jason A Robust customizable computer processing system
KR101197513B1 (ko) 2002-10-22 2012-11-09 제이슨 에이. 설리반 동적 모듈식 처리 유닛을 제공하기 위한 시스템 및 방법
WO2004038526A2 (en) 2002-10-22 2004-05-06 Isys Technologies Non-peripherals processing control module having improved heat dissipating properties
US8601198B2 (en) * 2011-06-30 2013-12-03 Intel Corporation Controllable transaction synchronization for merging peripheral devices
CN102436426A (zh) * 2011-11-04 2012-05-02 忆正存储技术(武汉)有限公司 一种内嵌式存储器及内嵌式存储系统
CN102546611B (zh) * 2011-12-27 2014-07-09 东南大学 整合电源监控总线协议和串行通信协议接口实现方法
US20130227190A1 (en) * 2012-02-27 2013-08-29 Raytheon Company High Data-Rate Processing System
TW201349166A (zh) * 2012-05-28 2013-12-01 Hon Hai Prec Ind Co Ltd 匯流排帶寬調整方法及系統
US9078577B2 (en) 2012-12-06 2015-07-14 Massachusetts Institute Of Technology Circuit for heartbeat detection and beat timing extraction
CN103905339B (zh) 2012-12-28 2017-03-15 祥硕科技股份有限公司 电脑仲裁系统、其带宽分配设备以及方法
US10049076B2 (en) 2015-04-02 2018-08-14 Western Digital Technologies, Inc. Methods and systems for implementing high speed serial interface bus having inhomogeneous lane bundles and encodings
CN105467163B (zh) * 2015-11-23 2018-03-30 浪潮电子信息产业股份有限公司 一种连接i2c卡与pmbus接口的设备
US10296484B2 (en) 2015-12-01 2019-05-21 International Business Machines Corporation Dynamic re-allocation of computer bus lanes
US10102074B2 (en) 2015-12-01 2018-10-16 International Business Machines Corporation Switching allocation of computer bus lanes
CN106911906A (zh) * 2015-12-23 2017-06-30 北京东方久瑞系统工程技术有限公司 一种实现4k超高清视频输入显示的方法
KR102605987B1 (ko) * 2017-01-05 2023-11-23 가드녹스 사이버 테크놀로지스 엘티디. 서비스 지향 아키텍처에 기초하는 집중식 서비스 ecu를구현하도록 구성된 관련 디바이스들을 갖는 특별히 프로그래밍된 컴퓨팅 시스템들 및 그 사용 방법들
CN107193752B (zh) * 2017-05-19 2020-08-25 苏州浪潮智能科技有限公司 一种解决外插卡内存地址不够分配的方法
US10466919B2 (en) * 2018-03-20 2019-11-05 Dell Products, Lp Information handling system with elastic configuration pools in flash dual in-line memory modules
KR20200065489A (ko) 2018-11-30 2020-06-09 에스케이하이닉스 주식회사 데이터 처리 시스템 내 자원 사용에 대응하여 데이터 패스를 동적 할당하는 방법 및 장치
US11775481B2 (en) 2020-09-30 2023-10-03 Qumulo, Inc. User interfaces for managing distributed file systems
CN112346660B (zh) * 2020-11-13 2024-05-14 北京泽石科技有限公司 数据存储方法及装置、数据读取方法及装置
CN113946305A (zh) * 2021-10-18 2022-01-18 高创(苏州)电子有限公司 一种显示系统、显示方法、计算机设备和存储介质
US11966592B1 (en) * 2022-11-29 2024-04-23 Qumulo, Inc. In-place erasure code transcoding for distributed file systems
US11921677B1 (en) 2023-11-07 2024-03-05 Qumulo, Inc. Sharing namespaces across file system clusters
US11934660B1 (en) 2023-11-07 2024-03-19 Qumulo, Inc. Tiered data storage with ephemeral and persistent tiers

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4511964A (en) * 1982-11-12 1985-04-16 Hewlett-Packard Company Dynamic physical memory mapping and management of independent programming environments
US4837735A (en) * 1987-06-09 1989-06-06 Martin Marietta Energy Systems, Inc. Parallel machine architecture for production rule systems
US5539616A (en) * 1992-06-29 1996-07-23 Elonex Technologies, Inc. Modular portable computer
US6542926B2 (en) * 1998-06-10 2003-04-01 Compaq Information Technologies Group, L.P. Software partitioned multi-processor system with flexible resource sharing levels
US6501429B2 (en) * 1998-02-02 2002-12-31 Seiko Epson Corporation Portable information processing apparatus
US6490157B2 (en) * 1999-09-01 2002-12-03 Intel Corporation Method and apparatus for providing managed modular sub-environments in a personal computer
US6898705B2 (en) * 2001-05-31 2005-05-24 International Business Machines Corporation Automatic appliance server re-provision/re-purposing method
US6636958B2 (en) * 2001-07-17 2003-10-21 International Business Machines Corporation Appliance server with a drive partitioning scheme that accommodates application growth in size
US7103745B2 (en) * 2002-10-17 2006-09-05 Wind River Systems, Inc. Two-level operating system architecture
US6988226B2 (en) * 2002-10-17 2006-01-17 Wind River Systems, Inc. Health monitoring system for a partitioned architecture
KR101197513B1 (ko) * 2002-10-22 2012-11-09 제이슨 에이. 설리반 동적 모듈식 처리 유닛을 제공하기 위한 시스템 및 방법
WO2004038526A2 (en) * 2002-10-22 2004-05-06 Isys Technologies Non-peripherals processing control module having improved heat dissipating properties
JP4279699B2 (ja) * 2003-01-31 2009-06-17 パナソニック株式会社 半導体メモリカード、制御プログラム。
US20050086413A1 (en) * 2003-10-15 2005-04-21 Super Talent Electronics Inc. Capacity Expansion of Flash Memory Device with a Daisy-Chainable Structure and an Integrated Hub
US20050102451A1 (en) * 2003-11-06 2005-05-12 Chicony Electronics Co. Ltd Programmable wireless receiver
US6993618B2 (en) * 2004-01-15 2006-01-31 Super Talent Electronics, Inc. Dual-mode flash storage exchanger that transfers flash-card data to a removable USB flash key-drive with or without a PC host
US7184264B2 (en) * 2004-09-23 2007-02-27 Imation Corp. Connectable memory devices to provide expandable memory
US7414312B2 (en) * 2005-05-24 2008-08-19 Kingston Technology Corp. Memory-module board layout for use with memory chips of different data widths
US20070094439A1 (en) * 2005-10-20 2007-04-26 Xipkey, Inc. Expandable portable solid-state device & method
TW200739408A (en) * 2006-04-03 2007-10-16 Aopen Inc Computer system having analog and digital video output functions, computer mainframe, and video signal transmission device
KR20080064568A (ko) * 2007-01-05 2008-07-09 삼성전자주식회사 다양한 커넥터를 통해 입력되는 영상을 디스플레이하는디스플레이 장치
KR101366856B1 (ko) * 2007-03-29 2014-02-21 삼성전자주식회사 다양한 포트를 통해 입력되는 영상을 디스플레이하는디스플레이 장치
US20080259060A1 (en) * 2007-04-18 2008-10-23 Shuttle Inc. Video connection line to integrate analog and digital signals
KR100928037B1 (ko) * 2007-05-04 2009-11-26 주식회사 롭테크놀러지 저장 용량과 파일 시스템을 동적으로 확장, 축소가 가능한반도체 저장매체 디스크
US7975109B2 (en) * 2007-05-30 2011-07-05 Schooner Information Technology, Inc. System including a fine-grained memory and a less-fine-grained memory
JP2009043030A (ja) * 2007-08-09 2009-02-26 Hitachi Ltd ストレージシステム
TWI357548B (en) * 2007-11-16 2012-02-01 Asustek Comp Inc Integrated connecting port module and electronic d
JP2009151242A (ja) * 2007-12-21 2009-07-09 Toshiba Corp 情報処理装置および表示制御方法
US20090231232A1 (en) * 2008-03-13 2009-09-17 Wai Keung Chan External graphic display adapter for express card computer system
CN101566962B (zh) * 2008-04-22 2012-07-04 辉达公司 外围组件连接快速扩充系统一致性测试板与方法
US9324294B2 (en) * 2009-04-07 2016-04-26 Nvidia Corporation Graphics system for supporting multiple digital display interface standards

Also Published As

Publication number Publication date
ZA201300118B (en) 2013-09-25
CN103189852A (zh) 2013-07-03
EP2577479A4 (en) 2013-12-04
WO2011156285A2 (en) 2011-12-15
EP2577479A2 (en) 2013-04-10
BR112012031320A2 (pt) 2016-10-25
CA2838682A1 (en) 2011-12-15
RU2013100004A (ru) 2014-07-20
JP2013541742A (ja) 2013-11-14
AU2011265103A1 (en) 2013-01-24
KR20140000182A (ko) 2014-01-02
WO2011156285A3 (en) 2012-04-19
US20110302357A1 (en) 2011-12-08

Similar Documents

Publication Publication Date Title
MX2012014354A (es) Sistemas y metodos para particion dinamica de compilacion multienlace.
US8756360B1 (en) PCI-E compatible chassis having multi-host capability
US20190303318A1 (en) Configurable interface card
US11775464B2 (en) Computer system and a computer device
US20170220506A1 (en) Modular Software Defined Storage Technology
US10545901B2 (en) Memory card expansion
CN110554983A (zh) 交换电路板
US10628366B2 (en) Method and system for a flexible interconnect media in a point-to-point topography
CN113190084B (zh) 一种支持多种位宽硬盘的硬盘背板连接方法及装置
CN114003528A (zh) Ocp转接卡、转接系统及转接方法
KR102318130B1 (ko) 외부 전기 커넥터 및 컴퓨터 시스템
US10126789B2 (en) Transfer module and electronic device having the same
CN204189089U (zh) 一种服务器
US20090185559A1 (en) Integration module for universal serial bus
KR20160081852A (ko) 스토리지 제어 메커니즘을 구비한 전자 시스템 및 그것의 동작 방법
CN211454416U (zh) 基于申威121处理器的vpx 3u计算机主板
CN114579500B (en) System, interposer and method for high-speed data communication
CN214151687U (zh) 一种基于龙芯平台的多串口扩展、多usb的金融专用主板
CN213092292U (zh) 一种工控母板
US10860058B2 (en) Expandable electronic computing system
CN111048928B (zh) 外接式电连接器及电脑系统
CN116467230A (zh) 一种计算机模块
CN116669293A (zh) 一种转接卡和终端设备
CN112035084A (zh) 一种工控母板
CN114610663A (zh) 一种支持多种板卡的装置和服务器

Legal Events

Date Code Title Description
FA Abandonment or withdrawal