CN203967119U - 无边框led的封装装置 - Google Patents
无边框led的封装装置 Download PDFInfo
- Publication number
- CN203967119U CN203967119U CN201420323567.8U CN201420323567U CN203967119U CN 203967119 U CN203967119 U CN 203967119U CN 201420323567 U CN201420323567 U CN 201420323567U CN 203967119 U CN203967119 U CN 203967119U
- Authority
- CN
- China
- Prior art keywords
- heat sink
- silver coating
- support
- led chip
- led
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48257—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
Landscapes
- Led Device Packages (AREA)
Abstract
本实用新型公开一种无边框LED的封装装置,其包括支架以及封装支架上的LED芯片的半球型荧光胶,该支架包括镀银层、正负极焊盘、热沉和配合支架的有机硅胶的隔层。具体的,该支架的正反面压合有有机硅胶层,支架上依次设有有机硅胶层、热沉和镀银层,热沉位于支架上的固晶的位置处,镀银层铺设整个支架表面(具有热沉的一面);LED芯片设于镀银层上;镀银层上设有电极焊盘,电极焊盘设置于铺设有热沉的镀银层的位置处,电极焊盘包括正负极焊盘,在正负极焊盘之间设置隔层;其中隔层贯穿整个支架内部,用于将LED芯片引出的正负极分开,且该隔层配合支架的有机硅胶层而设置。
Description
技术领域
本实用新型涉及LED制造工艺,具体涉及一种无边框LED装置。
背景技术
近年来,由于发光二极管(lightemittingdiode,LED)具有体积小、反应快、寿命长、不易衰减、外表坚固、耐震动、可全彩发光(含不可见光)、指向设计容易、低电压、低电流、转换损失低、热辐射小、量产容易、环保等优点,已逐渐取代一般传统照明设备。
随着微电子器件向高性能、轻量化和小型化方向发展,微电子对封装材料提出越来越苛刻的要求。传统的封装材料包括硅基板,金属基板和陶瓷基板等。硅和陶瓷基板加工困难,成本高,热导率低;金属材料厚度及其热膨胀系数与微电子芯片不匹配,在使用过程中将产生热应力而翘曲。因此,这些传统的封装材料很难满足封装基板的苛刻需求。对于大功率LED来说,这尤为重要。
国内外新研发的散热基板材料有金属芯印刷电路板(MCPCB)、覆铜陶瓷板(DBC)和金属基低温烧结陶瓷基板(LTCC-M)。其中,金属芯印刷电路板热导率受到绝缘层的限制,热导率低,且不能实现板上封装;覆铜陶瓷板采用直接键合方式将陶瓷和金属键合在一起,提高了热导率,同时使得热膨胀系数控制在一个合适的范围,但金属和陶瓷的反应能力低,润湿性不好,使得键合难度高,界面结合强度低,易脱落;金属基低温烧结陶瓷基板对成型尺寸精度要求高,工艺复杂,也同样存在金属和陶瓷润湿性不好、易脱落的难题。
为此,一篇申请号201210039655.0的发明专利公开了一种无边框的LED芯片封装方法及以该方法制成的发光装置,其中,一种无边框的LED芯片封装方法,包含下列步骤:提供一基板;形成一线路层于基板之上;形成一薄膜于线路层之上,薄膜具有至少一通孔,每一个通孔围出一封闭的设置区位;设置至少一LED芯片对应于一个封闭的设置区位;以及利用内聚力作用形成一中央部分凸起的胶体披覆于位在相同设置区位中的所有的LED芯片之上。上述结构中,基板结构上依次设置线路层、特殊结构的薄膜,因此导致基板支架比较复杂,对单一LED芯片封装的可控性比较差,对于每款不同规格功率的要求的材料,需要独立开基板,在一定程度上增加了成本。
同样的,申请号为201220056716.X的发明专利公开了一种无边框的COB型LED发光装置,包括:一基板;一线路层,形成于基板之上;一薄膜,形成于线路层之上,薄膜具有至少一通孔,每一个通孔围出一封闭的设置区位;至少一LED芯片,设置对应于一个封闭的设置区位;以及一胶体,利用内聚力作用形成而使其中央部分凸起,并且披覆于位在相同设置区位中的所有的LED芯片之上。该专利与上述专利一样,同样具有基板支架比较复杂,对单一LED芯片封装的可控性比较差,对于每款不同规格功率的要求的材料,需要独立开基板,在一定程度上增加了成本。并且在同一基板上点不同的荧光胶,在一定程度上提高了点胶的难度。
实用新型内容
因此,针对上述的问题,本实用新型提出一种无边框LED的封装装置,提高取光效率且降低成本,解决现有技术之不足。
具体的,本实用新型所采用的技术方案是,本实用新型的无边框LED的封装装置,包括支架以及封装支架上的LED芯片的半球型荧光胶,该支架包括镀银层、正负极焊盘、热沉和配合支架的有机硅胶的隔层。具体的,该支架的正反面压合有有机硅胶层,支架上依次设有有机硅胶层、热沉和镀银层,热沉位于支架上的固晶的位置处,镀银层铺设整个支架表面(具有热沉的一面);LED芯片设于镀银层上;镀银层上设有电极焊盘,电极焊盘设置于铺设有热沉的镀银层的位置处,电极焊盘包括正负极焊盘,在正负极焊盘之间设置隔层;其中隔层贯穿整个支架内部,用于将LED芯片引出的正负极分开,且该隔层配合支架的有机硅胶层而设置。镀银层厚度选用120-150㏕,配合于所述热沉的表面,分别连接LED芯片的正负电极,具有与LED芯片的底部相结合的固定部分;热沉位于固晶位置,该固晶位置包括金属的位置和焊线的位置,具有与LED芯片底部对应的所述镀银层相配合的底面。LED芯片设置于上述支架的正中间。经过固晶焊线完的材料,通过低粘度有机荧光胶或高粘度有机荧光胶(荧光胶就是荧光粉和胶水混合均匀的材料)点胶,烘烤,最后进行切割和分光。其中,所述隔层是选用材料为乙烯基的硅氧烷聚合物隔层(乙烯基的硅氧烷聚合物为一种材料的化学名称)。
进一步的,所述镀银层选用镜面亮银制成的镀银层,支架的整体结构为平面结构,该镀银层的镜面亮银作为反射层,使LED芯片光线充分反射,提高了整个封装的光效。比传统的有边框LED封装耐温更高;热沉的加大和变薄将有效的提高LED芯片尺寸和热量垂直导出至基板的下表面,利于整个LED芯片的快速散热,提升了LED封装的可靠性。由于该支架平面结构,可以不受芯片的尺寸规格限制,该封装结构可以将LED的封装功率提高到10W左右。
进一步的,所述支架除金属外,其余部分采用乙烯基的硅氧烷聚合物制成,该乙烯基的硅氧烷聚合物为高耐温塑料。
进一步的,所述热沉为金属热沉。用于放置LED芯片的金属热沉的面积大于电极焊盘面积的3倍以上。该面积的设置可以提高放置芯片的尺寸,提高整个封装的功率。同时也提高了LED芯片热量的传递。
其中,LED芯片传热方式采用水平和垂直散热方式。LED芯片最大封装功率可达10W。
在现有的 COB 制程中,LED 芯片在点胶封装时,必须在整个电路板外围设置边框( 胶框 ),以将点胶的胶体挡住留存于其中,从而一次性将电路板上的所有 LED 芯片以胶体覆盖,而形成一整片的平面封装光源。本实用新型使用的是一次性成型,无需在电路板外围设置胶框,是通过是使用高粘度胶水,通过胶水和荧光粉混合后直接点胶,该种胶水触变性极低,有极强的保塑性。
另外,本实用新型采用上述方案,通过简化支架,减薄支架厚度,提高LED芯片封装的功率,并且对同一支架上的材料进行统一灌胶,保证了材料的一致性,并且在灌胶后在LED芯片的正上方胶体表面进行点半球形透明透镜,最后进行切割形成单一的独立封装体,通过分光分色机将材料进行分选,客户可根据需要选择分选后的材料,并进行组合。本实用新型具有如下优点:1.镜面镀银层将源自LED芯片光线充分反射,增大镀层厚度,提高了整个封装的取光效;热沉面积的加大可以将LED芯片的热量由垂直和水平导出至基板的另一表面,利于整个LED芯片的散热,提升了可靠性。实现了高光通量、高可靠性LED封装的技术优化;2.热沉面积的增大使LED芯片热量可以更好地导入安装面。进一步提升可靠性;3.无边框封装有效的提高取光效率;4.镀银层的加厚将充分反射提高取光效率;5.增加热沉面积可以提高LED芯片尺寸,提高取光效率,进而达到降低成本的目的;6.半球型透镜点胶法将有效的提高工作效率。
附图说明
图1为本实用新型的无边框LED的封装装置的立体示意图(多颗LED芯片);
图2为本实用新型的无边框LED的封装装置的支架的立体示意图(不含LED芯片);
图3为本实用新型的无边框LED的封装装置的支架的切割示意图;
图4为本实用新型的无边框LED的封装装置的铜箔的示意图;
图5为本实用新型的无边框LED的封装装置的外观的俯视图(单颗LED芯片);
图6为本实用新型的无边框LED的封装装置的外观的侧视图(单颗LED芯片);
图7为本实用新型的无边框LED的封装装置的外观的仰视图(单颗LED芯片);
图8为本实用新型的无边框LED的封装装置的立体示意图(单颗LED芯片);
图9为本实用新型的无边框LED的封装装置的支架的立体示意图(含LED芯片);
图10为本实用新型的无边框LED的封装装置的支架的俯视图(不含LED芯片);
图11为本实用新型的无边框LED的封装装置的支架的仰视图。
具体实施方式
现结合附图和具体实施方式对本实用新型进一步说明。
本实用新型的无边框LED的封装装置,参见图1-图11,其包括支架10以及封装支架上的LED芯片4的半球型荧光胶7。每个支架10可封装多个LED芯片4。其中,参见图8-图11,支架10包括镀银层、电极焊盘6、热沉2和配合支架10的有机硅胶的隔层3。该支架10的正反面压合有有机硅胶层,支架上依次设有有机硅胶层、热沉2和镀银层,热沉2位于支架10上的固晶的位置处,镀银层铺设整个支架表面(具有热沉的一面);LED芯片4设于镀银层上;镀银层上设有电极焊盘6,电极焊盘6设置于铺设有热沉的镀银层的位置处,电极焊盘6包括正负极焊盘,在正负极焊盘之间设置隔层3;其中隔层3贯穿整个支架10内部,用于将LED芯片4引出的正负极分开(LED芯片4的正负电极通过金线5引出),且该隔层3配合支架的有机硅胶层而设置。镀银层厚度选用120-150㏕,配合于所述热沉2的表面,分别连接LED芯片4的正负电极,具有与LED芯片4的底部相结合的固定部分;热沉2位于固晶位置,该固晶位置包括金属的位置和焊线的位置,具有与LED芯片4底部对应的所述镀银层相配合的底面。经过固晶焊线完的材料,通过低粘度有机荧光胶或高粘度有机荧光胶(荧光胶就是荧光粉和胶水混合均匀的材料)点胶,烘烤,最后进行切割和分光。其中,所述隔层3是选用材料为乙烯基的硅氧烷聚合物(乙烯基的硅氧烷聚合物为一种材料的化学名称)制成的隔层。
其中,所述镀银层选用镜面亮银制成的镀银层,使LED芯片4光线充分反射,提高了整个封装的光效。支架10的整体结构为平面结构,通过底部的镜面亮银作为反射层,充分提高了整个封装的出光效率,比传统的有边框LED封装耐温更高;热沉2的加大和变薄将有效的提高LED芯片4尺寸和热量垂直导出至基板的下表面,利于整个LED芯片4的快速散热,提升了LED封装的可靠性。由于该支架10平面结构,可以不受芯片的尺寸规格限制,该封装结构可以将LED的封装功率提高到10W左右。
所述支架10采用乙烯基的硅氧烷聚合物高耐温塑料制成。所述支架10内部有乙烯基的硅氧烷聚合物塑料厚度为0.05-0.1mm。
另外,所述热沉2为金属热沉2。且该热沉2在其另一面成型为所述电极焊盘的电极。金属热沉2一部分用来放置LED芯片4,另外一部分用来做电极焊盘。同时,用于放置LED芯片4的金属热沉的面积大于电极焊盘面积的3倍以上。该面积的设置可以提高放置芯片的尺寸,提高整个封装的功率,同时也提高了LED芯片4热量的传递速度。
其中,LED芯片4传热方式采用水平和垂直散热方式。LED芯片4最大封装功率可达10W。
尽管结合优选实施方案具体展示和介绍了本实用新型,但所属领域的技术人员应该明白,在不脱离所附权利要求书所限定的本实用新型的精神和范围内,在形式上和细节上可以对本实用新型做出各种变化,均为本实用新型的保护范围。
Claims (4)
1.一种无边框LED的封装装置,包括支架以及封装支架上的LED芯片的半球型荧光胶;
该支架的正反面压合有有机硅胶层,支架上依次设有有机硅胶层、热沉和镀银层,热沉位于支架上的固晶的位置处,镀银层铺设整个支架表面;
LED芯片设于镀银层上;镀银层厚度选用120-150㏕,配合于所述热沉的表面,分别连接LED芯片的正负电极,具有与LED芯片的底部相结合的固定部分;
镀银层上设有电极焊盘,电极焊盘设置于铺设有热沉的镀银层的位置处,电极焊盘包括正负极焊盘,在正负极焊盘之间设置隔层;
热沉位于固晶位置,该固晶位置包括金属的位置和焊线的位置,具有与LED芯片底部对应的所述镀银层相配合的底面。
2.根据权利要求1所述的无边框LED的封装装置,其特征在于:所述隔层是选用材料为乙烯基的硅氧烷聚合物隔层。
3.根据权利要求1所述的无边框LED的封装装置,其特征在于:所述热沉为金属热沉,且该热沉在其另一面成型为电极焊盘的电极;其中,用于放置LED芯片的金属热沉的面积大于电极焊盘的面积的3倍以上。
4.根据权利要求1所述的无边框LED的封装装置,其特征在于:所述镀银层选用镜面亮银制成的镀银层,支架的整体结构为平面结构,该镀银层的镜面亮银作为反射层,使LED芯片光线充分反射,提高了整个封装的光效。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420323567.8U CN203967119U (zh) | 2014-06-18 | 2014-06-18 | 无边框led的封装装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420323567.8U CN203967119U (zh) | 2014-06-18 | 2014-06-18 | 无边框led的封装装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203967119U true CN203967119U (zh) | 2014-11-26 |
Family
ID=51927667
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420323567.8U Withdrawn - After Issue CN203967119U (zh) | 2014-06-18 | 2014-06-18 | 无边框led的封装装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203967119U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104022193B (zh) * | 2014-06-18 | 2017-04-05 | 厦门多彩光电子科技有限公司 | 无边框led的封装方法及装置 |
-
2014
- 2014-06-18 CN CN201420323567.8U patent/CN203967119U/zh not_active Withdrawn - After Issue
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104022193B (zh) * | 2014-06-18 | 2017-04-05 | 厦门多彩光电子科技有限公司 | 无边框led的封装方法及装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN202948972U (zh) | 一种白光led模组封装结构 | |
CN102751274A (zh) | 一种立体包覆封装的led芯片 | |
CN103094454B (zh) | 一种led装置的封装方法 | |
CN104180202B (zh) | Led灯芯和包含其的led球泡灯 | |
CN203134860U (zh) | 一种中小功率led贴片封装结构 | |
CN101728466A (zh) | 高功率发光二极管陶瓷封装结构及其制造方法 | |
CN203760472U (zh) | 一种系统级led封装器件 | |
CN205406565U (zh) | 一种csp led | |
CN102109150A (zh) | 一种超薄led光源板及其封装方法 | |
CN104022193B (zh) | 无边框led的封装方法及装置 | |
CN203967119U (zh) | 无边框led的封装装置 | |
CN203150541U (zh) | 一种基于cob封装的led光源 | |
CN203192836U (zh) | 集成led光源封装支架 | |
CN202564438U (zh) | 发光二极管封装结构 | |
CN103470968A (zh) | 大发光角度的发光二极管灯芯及包含该灯芯的照明装置 | |
CN104900784A (zh) | Led封装结构及其制造方法 | |
CN103996785A (zh) | 一种内置驱动全角度发光led光源与封装工艺 | |
CN105609496A (zh) | 高功率密度cob封装白光led模块及其封装方法 | |
CN206040705U (zh) | 一种独立封装的白光led集成模块 | |
CN103107264B (zh) | 集成led光源封装支架 | |
CN202736973U (zh) | 一种立体包覆封装的led芯片 | |
CN102280555A (zh) | 一种发光二极管及其制造方法 | |
CN103579210B (zh) | 发光二极管单元与散热基板的连接 | |
CN102842668B (zh) | 一种均温板上直接封装芯片的结构及其制作方法 | |
CN205028918U (zh) | 一种led支架及led封装体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of utility model: Frameless LED packaging device Effective date of registration: 20150923 Granted publication date: 20141126 Pledgee: China Co truction Bank Corp Xiamen branch Pledgor: Xiamen Colorful Optoelectronics Technology Co.,Ltd. Registration number: 2015350000074 |
|
PLDC | Enforcement, change and cancellation of contracts on pledge of patent right or utility model | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20141126 Effective date of abandoning: 20170405 |
|
AV01 | Patent right actively abandoned |