CN203929885U - 基于fpga的等精度频率测试系统 - Google Patents

基于fpga的等精度频率测试系统 Download PDF

Info

Publication number
CN203929885U
CN203929885U CN201420110072.7U CN201420110072U CN203929885U CN 203929885 U CN203929885 U CN 203929885U CN 201420110072 U CN201420110072 U CN 201420110072U CN 203929885 U CN203929885 U CN 203929885U
Authority
CN
China
Prior art keywords
frequency
counter
signal
latch
measured signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201420110072.7U
Other languages
English (en)
Inventor
张海涛
张亮亮
叶宇程
李晓强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Henan University of Science and Technology
Original Assignee
Henan University of Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Henan University of Science and Technology filed Critical Henan University of Science and Technology
Priority to CN201420110072.7U priority Critical patent/CN203929885U/zh
Application granted granted Critical
Publication of CN203929885U publication Critical patent/CN203929885U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

本实用新型公开了一种基于FPGA的等精度频率测试系统,该系统通过对外部标准时钟信号进行分频,得到预置闸门信号后,进一步得到实际闸门信号;对外部待测信号和标准时钟信号的上升沿进行计数,以便得到在实际闸门信号内外部待测信号和标准时钟信号的周期数;根据得到的周期数以及标准时钟信号的频率,计算得到被测信号的频率,最后将被测信号的频率送至数码管显示。该系统不仅可以获得很高的频率测量精度,而且可以使频率的测量精度基本相等。

Description

基于FPGA的等精度频率测试系统
技术领域
本实用新型涉及频率测试系统,尤其涉及一种基于FPGA的等精度频率测试系统。
背景技术
在工控系统中,经常需要测量各种信号的频率。现有的频率计主要有两种测量方法:一种是直接测频法,该方法是将被测频率信号经脉冲整形电路处理后加到闸门的一个输入端,只有在闸门开通时间T内,被计数的脉冲送到十进制计数器进行计数。设计数器的值为N,则可得到被测信号频率为f=N/T,这种测量方法在低频段的相对误差较大,即在低频段不能满足设计精度的要求;另一种是组合测频法,指在高频时采用直接测频法,低频段时采用直接测量周期法测信号的周期,然后换算成频率。这种方法可以在一定程度上弥补直接测频法的不足,但是难以确定最佳分测点,且各种频率的待测信号的测量精度相差较大。
实用新型内容
本实用新型要解决的技术问题是:提供一种基于FPGA的等精度频率测试系统,其不仅可以获得很高的频率测量精度,而且可以使频率的测量精度基本相等。
一种基于FPGA的等精度频率测试系统,包括基于FPGA的分频模块Ⅰ、分频模块Ⅱ、D触发器、计数器Ⅰ、计数器Ⅱ、锁存器Ⅰ、锁存器Ⅱ和测频计算模块,分频模块Ⅰ和分频模块Ⅱ的输入端均与标准时钟信号连接,分频模块Ⅰ输出的预置闸门信号和分频模块Ⅱ输出的二倍频的预置闸门信号分别经非门后连接二输入与门的输入端;所述预置闸门信号与D触发器的数据输入端连接,待测信号连接D触发器的时钟输入端,D触发器的输出端同时与计数器Ⅰ和计数器Ⅱ的使能端连接,计数器Ⅰ和计数器Ⅱ的清零端均和与门的输出端连接,计数器Ⅰ的时钟端与标准时钟信号连接,计数器Ⅱ的时钟端与待测信号连接;计数器Ⅰ和计数器Ⅱ的输出端分别连接锁存器Ⅰ和锁存器Ⅱ,锁存器Ⅰ和锁存器Ⅱ的输出端与测频计算模块相连,测频计算模块将计算出的频率输出至数码管。
所述计数器Ⅰ和计数器Ⅱ均为32位的计数器。所述数码管为9个8段数码管。计数器Ⅰ和计数器Ⅱ对输入时钟计数,输出32位的数字量;测频计算模块输入两路32位的数字量,计算得到频率,并将结果输出到段数码管上.
假定标准时钟信号频率为 ,待测信号频率为;一次实际闸门时间内,对标准时钟信号的计数值为,对被测信号的计数值为;那么可得被测信号频率
下面计算以上测频方法的频率精度。
若所测频率值为,其真实值为,标准频率为,一次测量中,由于计数的起始和停止时间都是由该信号的上跳沿触发的,因此在实际闸门时间内对的计数无误差,在此时间内的计数最多相差一个脉冲,即,则。相对误差。设计上,由于等于0或1,则频率测量的相对误差为0或。如果为0,那么就要求实际闸门信号周期正好是标准时钟信号周期的整数倍,频率测量的相对误差为0;但绝大多数情况是实际闸门信号周期并不是标准时钟信号周期的整数倍,此时频率测量的相对误差为。另一方面,由于标准时钟频率很高,因此很大,趋近于0,所以这种测量方法不仅测量精度高,而且可以认为是一种等精度测量方法。
本实用新型带来的有益效果为:该系统不仅可以获得很高的频率测量精度,而且可以使频率的测量精度基本相等。采用此方法测试信号频率,相对测量误差与被测信号频率的高低无关,通过增大闸门时间或标准时钟频率可以增大,从而减少测量误差,提高测量精度。由于测量精度与实际闸门宽度和标准频率有关,与被测信号的频率基本无关,故在预置闸门和实际闸门时间相同而被测信号频率不同的情况下,等精度测量法的测量精度基本不变。
附图说明
图1是系统产生的各种信号的波形图;
图2是实施例中FPGA系统的电路图。
具体实施方式
下面结合附图及具体实施例对本实用新型作进一步的详细说明。
如图1、图2所示,为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实例仅仅用以解释本实用新型,并不用于限制本实用新型。
我们以待测信号的频率为0.1Hz~99999999.9Hz进行说明,那么系统需要选用9个8段数码管;系统选用FPGA芯片EP2C8Q208C8为控制核心,FPGA芯片EP2C8Q208C8外接电源芯片,复位芯片,配置电路和EEPROM等芯片,完成FPGA最小系统的设计,使FPGA芯片EP2C8Q208C8可正常工作。
晶振电路产生50MHz的标准时钟信号,该信号通过一个I/O口输入FPGA芯片EP2C8Q208C8,外部待测信号通过一个I/O口输入FPGA芯片EP2C8Q208C8。
输入FPGA芯片EP2C8Q208C8的50MHz标准时钟信号首先经过分频模块Ⅰ,进行100000000分频,得到占空比为50%,频率为0.5Hz的时钟信号,作为预置闸门信号,该信号的高电平和低电平持续时间均为1s。
输入FPGA芯片EP2C8Q208C8的50MHz标准时钟信号首先经过分频模块Ⅱ,进行50000000分频,得到占空比为50%,频率为1Hz的时钟信号,该信号的高电平和低电平持续时间均为0.5s。
以上两个信号经过非门后输入二输入与门进行与操作,得到计数器Ⅰ和计数器Ⅱ所需的清零信号。
预置闸门信号连接D触发器的时钟输入端D,待测频率信号连接D触发器的时钟输入端CLK,D触发器的输出信号就作为实际闸门信号,该信号的高电平持续时间恰好是待测信号周期的整数倍。
实际闸门信号同时作为计数器Ⅰ和计数器Ⅱ的使能信号,上面产生的清零信号同时作为计数器Ⅰ和计数器Ⅱ的清零信号,标准时钟信号作为计数器Ⅰ的时钟输入信号,待测信号作为计数器Ⅱ的时钟输入信号。
计数器Ⅰ的输出端得到在实际闸门信号高电平持续时间内标准频率信号的周期数,这个数据存在±1的误差;该输出信号作为锁存器Ⅰ的输入。
计数器Ⅱ的输出端得到在实际闸门信号高电平持续时间内待测信号的周期数,这个数据不存在误差;该输出信号作为锁存器Ⅱ的输入。
测量模块输入锁存器Ⅰ和锁存器Ⅱ的输出值,并计算得到待测信号的频率,计算结果为9位,小数点后保留1位,即十分位、个位、十位、百位、千位、万位、十万位、百万位和千万位;每1位用8位数字两表示,每1位的8位数字两输出到对应的数码管的段引脚上。
9个数码管分别表示十分位、个位、十位、百位、千位、万位、十万位、百万位和千万位,均采用共阴极连接,共阴极引脚直接接地,每个数码管的8个段引脚接到来自FPGA的8位数字两信号后,直接显示该数字。
假定待测信号周期为10s,频率为0.1Hz,那么实际闸门时间为10s,对被测信号的计数值为=1;对标准时钟信号的计数值为,那么可得被测信号频率=0.1Hz,相对误差为0。
假定待测信号周期为0.011s,频率近似为90.9Hz,那么实际闸门时间为1.001s,对被测信号的计数值为=91;对标准时钟信号的计数值为,那么可得被测信号频率90.9Hz,相对误差为0。
假定待测信号周期为0.001s,频率为1000Hz,那么实际闸门时间为1s,对被测信号的计数值为=1000,对标准时钟信号的计数值为,可得被测信号频率=1000Hz,相对误差也为0。
假定待测信号周期为0.000000023s,频率近似为43378260.9Hz,那么实际闸门时间为1.000000003s,该值不是标准是时钟信号周期的整数倍。此时,对被测信号的计数值为=43478261,对标准时钟信号的计数值为,那么可得被测信号频率43478260.1Hz,则相对误差为,该值近似等于,微小的差别是由于计算中四佘五入的原因。
假定待测信号周期为0.000000010101s,那么实际闸门时间为1.000000003s,该值不是标准是时钟信号周期的整数倍。此时,对被测信号的计数值为=43478261,对标准时钟信号的计数值为,那么可得被测信号频率43478260.1Hz,由于实际被侧信号的频率为=43378260.9Hz, 则相对误差为,该值近似等于,微小的差别是由于计算中四佘五入的原因。
尽管图2中给出的硬件框图只使用了9个数码管,所显示的最大频率为99999999.9Hz。实际上该方法适合更高的频率测量,下面以100MHz进行说明。
假定待测信号周期为0.00000001s,频率为100000000Hz=100MHz,那么实际闸门时间为1s,对被测信号的计数值为=100000000,对标准时钟信号的计数值为,那么可得被测信号频率=100000000Hz=100MHz,相对误差也为0。

Claims (3)

1.一种基于FPGA的等精度频率测试系统,包括计数器Ⅰ、计数器Ⅱ和测频计算模块,其特征在于:还包括基于FPGA的分频模块Ⅰ、分频模块Ⅱ、D触发器、锁存器Ⅰ和锁存器Ⅱ;
分频模块Ⅰ和分频模块Ⅱ的输入端均与标准时钟信号连接,分频模块Ⅰ输出的预置闸门信号和分频模块Ⅱ输出的二倍频的预置闸门信号分别经非门后连接二输入与门的输入端;
所述预置闸门信号与D触发器的数据输入端连接,待测信号连接D触发器的时钟输入端,D触发器的输出端同时与计数器Ⅰ和计数器Ⅱ的使能端连接,计数器Ⅰ和计数器Ⅱ的清零端均和与门的输出端连接,计数器Ⅰ的时钟端与标准时钟信号连接,计数器Ⅱ的时钟端与待测信号连接;
计数器Ⅰ和计数器Ⅱ的输出端分别连接锁存器Ⅰ和锁存器Ⅱ,锁存器Ⅰ和锁存器Ⅱ的输出端与测频计算模块相连,测频计算模块将计算出的频率输出至数码管。
2.根据权利要求2所述的基于FPGA的等精度频率测试系统,其特征在于:所述计数器Ⅰ和计数器Ⅱ均为32位的计数器。
3.根据权利要求2所述的基于FPGA的等精度频率测试系统,其特征在于:所述数码管为9个8段数码管。
CN201420110072.7U 2014-03-12 2014-03-12 基于fpga的等精度频率测试系统 Withdrawn - After Issue CN203929885U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420110072.7U CN203929885U (zh) 2014-03-12 2014-03-12 基于fpga的等精度频率测试系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420110072.7U CN203929885U (zh) 2014-03-12 2014-03-12 基于fpga的等精度频率测试系统

Publications (1)

Publication Number Publication Date
CN203929885U true CN203929885U (zh) 2014-11-05

Family

ID=51825682

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420110072.7U Withdrawn - After Issue CN203929885U (zh) 2014-03-12 2014-03-12 基于fpga的等精度频率测试系统

Country Status (1)

Country Link
CN (1) CN203929885U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103837741A (zh) * 2014-03-12 2014-06-04 河南科技大学 基于fpga的等精度频率测试系统及其设计方法
CN106443180A (zh) * 2016-11-09 2017-02-22 优利德科技(中国)有限公司 测量闸门自适应的高精度频率测量方法及测量装置
CN112268634A (zh) * 2020-10-22 2021-01-26 北京小米移动软件有限公司 温度监控的方法、装置及存储介质
CN112730979A (zh) * 2020-12-24 2021-04-30 太原航空仪表有限公司 一种基于stm32的等精度频率测量方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103837741A (zh) * 2014-03-12 2014-06-04 河南科技大学 基于fpga的等精度频率测试系统及其设计方法
CN106443180A (zh) * 2016-11-09 2017-02-22 优利德科技(中国)有限公司 测量闸门自适应的高精度频率测量方法及测量装置
CN112268634A (zh) * 2020-10-22 2021-01-26 北京小米移动软件有限公司 温度监控的方法、装置及存储介质
CN112730979A (zh) * 2020-12-24 2021-04-30 太原航空仪表有限公司 一种基于stm32的等精度频率测量方法
CN112730979B (zh) * 2020-12-24 2022-11-29 太原航空仪表有限公司 一种基于stm32的等精度频率测量方法

Similar Documents

Publication Publication Date Title
CN103837741A (zh) 基于fpga的等精度频率测试系统及其设计方法
CN103248356B (zh) 一种基于采用锁相环脉冲插值技术的计数器及实现方法
CN104344875B (zh) 一种用于液体流量检定的脉冲计时计数装置及方法
CN203929885U (zh) 基于fpga的等精度频率测试系统
CN100468060C (zh) 转台速率等精度测量方法和测量装置
CN104991118B (zh) 一种高分辨异频信号频率测量系统和测量方法
CN102928677A (zh) 一种纳米级脉冲信号采集方法
CN105486919A (zh) 一种基于fpga的频率测量装置
CN103487649A (zh) 一种兼容连续波和脉冲调制载波频率测量的方法及装置
CN109709393A (zh) 基于时域信号频率稳定度测量的装置
CN106597097A (zh) 一种高精度频率测量方法
CN203275520U (zh) 基于重合脉冲计数的异频信号相位重合检测系统
CN103424619A (zh) 定时计数器测频系统及方法
CN202033420U (zh) 用于模拟集成电路测试系统的时间参数测试专用电路
CN103176045A (zh) 基于重合脉冲计数的异频双相位重合检测系统及方法
CN103135650A (zh) 电流/频率变换电路线性度及对称性数字补偿方法
CN201707114U (zh) 一种高精度快速脉冲计量装置
CN204188240U (zh) 一种用于液体流量检定的脉冲计时计数装置
CN203858351U (zh) 一种铯光泵磁共振信号的高精度检测装置
CN202794346U (zh) 一种脉冲宽度检测电路
CN205594070U (zh) 一种基于fpga和单片机的多功能等精度频率计
CN203950131U (zh) 一种基于fpga的高精度时间间隔测量装置
CN101556325A (zh) 快速电能误差检定方法
CN104300985A (zh) 一种基于脉冲计数的积分式ad转换电路及方法
CN203191708U (zh) 一种精密时间间隔测量仪

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20141105

Effective date of abandoning: 20160817

C25 Abandonment of patent right or utility model to avoid double patenting