CN203117621U - 阵列基板及显示面板 - Google Patents

阵列基板及显示面板 Download PDF

Info

Publication number
CN203117621U
CN203117621U CN 201320135708 CN201320135708U CN203117621U CN 203117621 U CN203117621 U CN 203117621U CN 201320135708 CN201320135708 CN 201320135708 CN 201320135708 U CN201320135708 U CN 201320135708U CN 203117621 U CN203117621 U CN 203117621U
Authority
CN
China
Prior art keywords
pixel
electrode
pixel electrode
base palte
array base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 201320135708
Other languages
English (en)
Inventor
石领
史世明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN 201320135708 priority Critical patent/CN203117621U/zh
Application granted granted Critical
Publication of CN203117621U publication Critical patent/CN203117621U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本实用新型实施例提供阵列基板及显示面板,涉及显示技术领域,能够在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。阵列基板包括:基板;设置于基板上的多个第一像素组和多个第二像素组,第一像素组和第二像素组互相间隔设置并构成像素阵列;每个第一像素组均包括两个第一像素单元,各第一像素单元包括与公共电极连接的第一像素电极以及与第一像素单元的漏极连接的第二像素电极,每个第二像素组均包括两个第二像素单元,各第二像素单元包括与第二像素单元的漏极连接的第三像素电极以及与公共电极连接的第四像素电极。

Description

阵列基板及显示面板
技术领域
本实用新型涉及显示技术领域,尤其涉及阵列基板及显示面板。
背景技术
液晶显示装置是一种通过位于面板内的像素电极和公共电极之间形成的电场,控制液晶分子的排列,并通过控制液晶分子对光的折射率,从而显示画面的一种平板显示装置。液晶显示装置由阵列基板和彩膜基板构成,其中,阵列基板由横向排列的栅线和纵向排列的数据线构成。特别地,高级超维场转换模式的液晶显示装置中,像素电极和公共电极都设于阵列基板上。
在阵列基板的设计中,栅线和数据线的数量通常相等,每个像素分别与栅线和数据线相连,但是,DLS(Data line sharing,共享数据线)技术能够将数据线的数量减少一半。示例性的,如图1所示,阵列基板上设有横向排列的第一栅线10、第二栅线11、第三栅线12和第四栅线13,其中,第一栅线10分别与第一像素1和第三像素3连接;第二栅线11分别与第二像素2和第四像素4连接;第三栅线12分别与第五像素5和第七像素7连接;第四栅线13分别与第六像素6和第八像素8连接。阵列基板上设有纵向排列的第一数据线14和第二数据线15,其中,第一数据线14的左侧分别与第一像素1和第五像素5连接,右侧分别与第二像素2和第六像素6连接;第二数据线15的左侧分别与第三像素3和第七像素7连接,右侧分别与第四像素4和第八像素8连接。
液晶显示装置采用点翻转驱动方式以避免液晶的极化现象已成为主流,当所述液晶显示装置采用点翻转驱动方式工作时,任一数据线输入点翻转信号,即在形成电场的过程中第一次(即,在扫描某一行栅线时)形成正向电场,第二次(即,在扫描下一行栅线时)形成反向电场。阵列基板采用点翻转驱动方式时实际产生的像素极性示意图如图2所示,第一栅线提供驱动信号时,第一数据线提供正极信号,第二数据线提供负极信号,此时第一像素形成正向电场,第三像素形成反向电场;第二栅线提供驱动信号时,第一数据线提供负极信号,第二数据线提供正极信号,此时第二像素形成反向电场,第四像素形成正向电场;第三栅线提供驱动信号时,第一数据线提供正极信号,第二数据线提供负极信号,此时第五像素形成正向电场,第七像素形成反向电场;第四栅线提供驱动信号时,第一数据线提供负极信号,第二数据线提供正极信号,此时第六像素形成反向电场,第八像素形成正向电场。然而,当所述液晶显示装置采用点翻转驱动方式工作时,相邻像素极性相同有可能会引起像素间的耦合或串扰,这不符合点翻转驱动方式所要达到的相邻像素的极性相反的要求。这样导致在液晶面板的部分区域出现了极性不对称的现象,从而引发了像素之间的耦合、串扰等现象,降低了液晶显示装置的画面质量。
实用新型内容
本实用新型的实施例提供一种阵列基板及显示面板,能够在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
为达到上述目的,本实用新型的实施例采用如下技术方案:
本实用新型实施例提供一种阵列基板,包括:
基板;
设置于所述基板上的多个第一像素组和多个第二像素组,所述第一像素组和所述第二像素组互相间隔设置并构成像素阵列;
其中,每个所述第一像素组均包括两个第一像素单元,各所述第一像素单元包括与公共电极连接的第一像素电极以及与所述第一像素单元的驱动薄膜晶体管的漏极连接的第二像素电极,每个所述第二像素组均包括两个第二像素单元,各所述第二像素单元包括与所述第二像素单元的驱动薄膜晶体管的漏极连接的第三像素电极以及与所述公共电极连接的第四像素电极。
所述第一像素单元中,所述第二像素电极形成于所述第一像素电极的上方。
所述第二像素单元中,所述第四像素电极形成于所述第三像素电极的上方。
所述第二像素单元中,所述第三像素电极通过第五像素电极与所述第二像素单元的驱动薄膜晶体管的漏极连接,所述第五像素电极与所述第四像素电极同层设置。
所述阵列基板还包括:
交叉设置于所述基板上的2n条栅线以及n条数据线,其中,n为正整数。
每个所述第一或第二像素组由两条栅线和一条数据线驱动。
所述数据线分别与各所述第一像素单元的驱动薄膜晶体管的源极和各所述第二像素单元的驱动薄膜晶体管的源极连接。
本实用新型实施例包括一种显示面板,包括具有上述任一特征的阵列基板。
本实用新型实施例所提供的阵列基板及显示面板,阵列基板包括基板,以及设置于所述基板上的多个第一像素组和多个第二像素组,所述第一像素组和所述第二像素组互相间隔设置并构成像素阵列,其中,每个所述第一像素组均包括两个第一像素单元,各所述第一像素单元包括与公共电极连接的第一像素电极以及与所述第一像素单元的驱动薄膜晶体管的漏极连接的第二像素电极,每个所述第二像素组均包括两个第二像素单元,各所述第二像素单元包括与所述第二像素单元的驱动薄膜晶体管的漏极连接的第三像素电极以及与所述公共电极连接的第四像素电极。通过该方案,能够通过阵列间隔设置于基板上的第一像素组,以及设置于各相邻的第一像素组之间的第二像素组,在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的阵列基板的结构示意图;
图2为现有技术提供的采用点翻转驱动方式时阵列基板的极性示意图;
图3为本实用新型实施例提供的阵列基板的结构示意图;
图4为本实用新型实施例提供的第一像素单元的结构示意图;
图5为本实用新型实施例提供的第一像素单元工作时的电场方向示意图;
图6为本实用新型实施例提供的第二像素单元的结构示意图;
图7为本实用新型实施例提供的第二像素单元工作时的电场方向示意图;
图8为本实用新型实施例提供的采用点翻转驱动方式时阵列基板的极性示意图;
图9为本实用新型实施例提供的制作阵列基板的方法流程图一;
图10为本实用新型实施例提供的制作阵列基板的方法流程图二。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型实施例提供一种阵列基板1,如图3所示,包括:
基板10;
设置于基板10上的多个第一像素组11(图3中虚线框所示)和多个第二像素组12(图3中虚线框所示),第一像素组11和第二像素组12互相间隔设置并构成像素阵列;
其中,每个第一像素组11均包括两个第一像素单元110,各第一像素单元110包括与公共电极连接的第一像素电极以及与第一像素单元110的驱动薄膜晶体管(TFT)的漏极连接的第二像素电极,每个第二像素组12均包括两个第二像素单元120,各第二像素单元120包括与第二像素单元120的驱动薄膜晶体管(TFT)的漏极连接的第三像素电极以及与公共电极连接的第四像素电极。
具体地,如图4所示,第一像素单元110具体包括:
设置于基板10上的第一栅极1100和第一像素电极1101;
设置于第一像素电极1101上的公共电极20,其中,第一像素电极1101与公共电极20直接接触;
设置于第一栅极1100、第一像素电极1101和公共电极20上的栅绝缘层1102;
设置于第一栅极1100上方的第一有源层1103、第一源极1104和第一漏极1105;
设置于第一有源层1103、第一源极1104、第一漏极1105以及栅绝缘层1102上的绝缘层1106,其中,绝缘层1106的在第一漏极1105上方的位置处形成有第一过孔1107;
设置于第一漏极1105以及绝缘层1106上的第二像素电极1108,其中,第二像素电极1108与第一漏极1105通过第一过孔1107直接接触。
需要说明的是,由于第一像素单元110的第一像素电极1101与公共电极20直接接触,且第二像素电极1108与第一漏极1105通过第一过孔1107直接接触,因此,如图5所示,在第一像素单元110工作中收到正极性的显示信号时,第一像素电极1101与公共电极20,以及第二像素电极1108与第一漏极1105之间形成向下的电场。
进一步地,如图6所示,第二像素单元120具体包括:
设置于基板10上的第二栅极1200、第三像素电极1201和公共电极20;
设置于第二栅极1200、第三像素电极1201以及公共电极20上的栅绝缘层1202;
设置于第二栅极1200上方的第二有源层1203、第二源极1204和第二漏极1205;
设置于第二有源层1203、第二源极1204、第二漏极1205以及栅绝缘层1202上的绝缘层1206,其中,绝缘层1206和栅绝缘层1202的在第三像素电极1201上方的位置处形成有第二过孔1207,绝缘层1206和栅绝缘层1202的在公共电极20上方的位置处形成有第三过孔1208,绝缘层1206的在第二漏极1205上方的位置处形成有第四过孔1209;
设置于第二漏极1205、第三像素电极1201、公共电极20以及绝缘层1206上的第四像素电极1210(虚线右侧所示)和第五像素电极1211(虚线左侧所示),其中,第四像素电极1210与第五像素电极1211不接触,第五像素电极1211与第三像素电极1201通过第二过孔1207直接接触,第四像素电极1210与公共电极20通过第三过孔1208直接接触,第五像素电极1211与第二漏极1205通过第四过孔1209直接接触。
需要说明的是,由于第二像素单元120的第五像素电极1211与第三像素电极1201通过第二过孔1207直接接触,且第四像素电极1210与公共电极20通过第三过孔1208直接接触,第五像素电极1211与第二漏极1205通过第四过孔1209直接接触,因此,如图7所示,在第二像素单元120工作中收到正极性的显示信号时,第四像素电极1210与第三像素电极1201,以及公共电极20与第二漏极1205之间形成向上的电场。
进一步地,阵列基板1还包括:
交叉设置于基板10上的2n条栅线13以及n条数据线14,其中,n为正整数。
进一步地,每个第一或第二像素组由两条栅线和一条数据线驱动。
需要说明的是,具有上述结构的阵列基板在采用点翻转驱动方式工作时,数据线输入点翻转信号,即在形成电场的过程中第一次(即扫描某一行栅线时)形成正向电场,第二次(即扫描下一行栅线时)形成反向电场。采用本实用新型实施例所提供的第一像素单元110和第二像素单元120,能够改变原本现有技术中像素单元的极性,使阵列基板采用点翻转驱动方式时的产生的极性示意图如图8所示,从而在采用共享数据线技术减少数据线用量的同时,克服原有的点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
进一步地,数据线14分别与各第一像素单元的驱动薄膜晶体管的源极1104和各第二像素单元的驱动薄膜晶体管的源极1204连接。
需要补充的是,本实用新型实施例所提供的第一像素单元110的结构和第二像素单元120的结构的区别在于,第一像素单元110工作时,第一像素电极1101与公共电极20,以及第二像素电极1108与第一漏极1105之间形成向下的电场;第二像素单元120工作时,第四像素电极1210与第三像素电极1201,以及公共电极20与第二漏极1205之间形成向上的电场。其目的在于使阵列基板采用点翻转驱动方式时的产生的极性示意图如图8所示,从而在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
同理的,本实用新型所提供的第一像素单元110可以在工作时,第一像素电极1101与公共电极20,以及第二像素电极1108与第一漏极1105之间形成向上的电场;第二像素单元120工作时,第四像素电极1210与第三像素电极1201,以及公共电极20与第二漏极1205之间形成向下的电场,本实用新型不做限制。
本实用新型实施例提供一种阵列基板,包括基板,以及设置于基板上的多个第一像素组和多个第二像素组,第一像素组和第二像素组互相间隔设置并构成像素阵列,其中,每个第一像素组均包括两个第一像素单元,各第一像素单元包括与公共电极连接的第一像素电极以及与第一像素单元的驱动薄膜晶体管的漏极连接的第二像素电极,每个第二像素组均包括两个第二像素单元,各第二像素单元包括与第二像素单元的驱动薄膜晶体管的漏极连接的第三像素电极以及与公共电极连接的第四像素电极。通过该方案,能够通过阵列间隔设置于基板上的第一像素组,以及设置于各相邻的第一像素组之间的第二像素组,在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
本实用新型实施例提供一种阵列基板的制作方法,如图9所示,包括:
S101、在基板上交叉设置2n条栅线以及n条数据线。
其中,n为正整数。
数据线与第一源极和/或第二源极连接。
采用共享数据线技术,在基板上交叉设置2n条栅线以及n条数据线。
S102、在基板上设置多个第一像素组和第二像素组,第一像素组和第二像素组互相间隔设置并构成像素阵列。
其中,每个第一像素组均包括两个第一像素单元,各第一像素单元包括与公共电极连接的第一像素电极以及与第一像素单元的驱动薄膜晶体管的漏极连接的第二像素电极,每个第二像素组均包括两个第二像素单元,各第二像素单元包括与第二像素单元的驱动薄膜晶体管的漏极连接的第三像素电极以及与公共电极连接的第四像素电极。
具体的,在基板上设置多个第一像素组和第二像素组的方法,如图10所示,具体包括:
S201、在基板上设置第一像素电极以及第三像素电极。
S202、在基板上设置第一栅极、第二栅极并在第一像素电极以及基板上设置公共电极,其中,第一像素电极与公共电极直接接触。
其中,第一栅极与对应的栅线相连,第二栅极与对应的栅线相连。
需要说明的是,在制作第一像素单元时,由于栅极和公共电极的材料相同,通常通过一次刻蚀掩膜工艺就可同时制作获得,因此,本实用新型实施例在制作第一像素单元时,先在基板上设置第一像素电极,再通过刻蚀掩膜工艺同时形成第一栅极,以及位于第一像素电极上的公共电极,其中,第一像素电极与公共电极直接接触。
S203、至少在第一栅极、第二栅极、第一像素电极、第三像素电极以及公共电极上设置栅绝缘层。
S204、在第一栅极上方隔着栅绝缘层设置第一有源层、第一源极和第一漏极,以及在第二栅极上方隔着栅绝缘层设置第二有源层、第二源极和第二漏极。
S205、在第一有源层、第二有源层、第一源极、第二源极、第一漏极、第二漏极以及栅绝缘层上设置钝化绝缘层,其中,第一漏极上方形成有延伸至第一漏极的第一过孔,第三像素电极上方形成有延伸至第三像素电极的第二过孔,公共电极上方形成有延伸至公共电极的第三过孔,第二漏极上方形成有延伸至第二漏极的第四过孔。
S206、在第一漏极以及钝化绝缘层上设置第二像素电极,其中,第二像素电极与第一漏极通过第一过孔直接接触,以及在第二漏极、第三像素电极、公共电极以及钝化绝缘层上设置第四像素电极和第五像素电极,其中,第五像素电极与第三像素电极通过第二过孔直接接触,第四像素电极与公共电极通过第三过孔直接接触,第五像素电极与第二漏极通过第四过孔直接接触。
需要说明的是,由于第一像素单元的第一像素电极与公共电极直接接触,且第二像素电极与第一漏极通过第一过孔直接接触,因此,如图5所示,在第一像素单元工作时,第一像素电极与公共电极,以及第二像素电极与第一漏极之间形成向下的电场。由于第二像素单元的第四像素电极与第三像素电极通过第二过孔直接接触,且第四像素电极与公共电极通过第三过孔直接接触,第四像素电极与第二漏极通过第四过孔直接接触,因此,如图7所示,在第二像素单元工作时,第四像素电极与第三像素电极,以及公共电极与第二漏极之间形成向上的电场。
需要说明的是,具有上述结构的阵列基板在采用点翻转驱动方式工作时,数据线输入点翻转信号,即在形成电场的过程中第一次形成正向电场,第二形成反向电场。采用本实用新型实施例所提供的第一像素单元和第二像素单元,能够改变原本现有技术中像素单元的极性,使阵列基板采用点翻转驱动方式时的产生的极性示意图如图8所示,从而在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
需要补充的是,本实用新型实施例所提供的第一像素单元的结构和第二像素单元的结构的区别在于,第一像素单元工作时,第一像素电极与公共电极,以及第二像素电极与第一漏极之间形成向下的电场;第二像素单元工作时,第四像素电极与第三像素电极,以及公共电极与第二漏极之间形成向上的电场。其目的在于使阵列基板采用点翻转驱动方式时的产生的极性,如图8所示,从而在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
同理的,本实用新型所提供的第一像素单元可以在工作时,第一像素电极与公共电极,以及第二像素电极与第一漏极之间形成向上的电场;第二像素单元工作时,第四像素电极与第三像素电极,以及公共电极与第二漏极之间形成向下的电场,本实用新型不做限制。
本实用新型实施例提供一种阵列基板的制作方法,包括在基板上设置第一像素电极以及第三像素电极,在基板上设置第一栅极、第二栅极并在第一像素电极以及基板上设置公共电极,其中,第一像素电极与公共电极直接接触,至少在第一栅极、第二栅极、第一像素电极、第三像素电极以及公共电极上设置栅绝缘层,在第一栅极上方隔着栅绝缘层设置第一有源层、第一源极和第一漏极,以及在第二栅极上方隔着栅绝缘层设置第二有源层、第二源极和第二漏极,在第一有源层、第二有源层、第一源极、第二源极、第一漏极、第二漏极以及栅绝缘层上设置钝化绝缘层,其中,第一漏极上方形成有延伸至第一漏极的第一过孔,第三像素电极上方形成有延伸至第三像素电极的第二过孔,公共电极上方形成有延伸至公共电极的第三过孔,第二漏极上方形成有延伸至第二漏极的第四过孔,在第一漏极以及钝化绝缘层上设置第二像素电极,其中,第二像素电极与第一漏极通过第一过孔直接接触,以及在第二漏极、第三像素电极、公共电极以及钝化绝缘层上设置第四像素电极和第五像素电极,其中,第五像素电极与第三像素电极通过第二过孔直接接触,第四像素电极与公共电极通过第三过孔直接接触,第五像素电极与第二漏极通过第四过孔直接接触。通过该方案,能够通过阵列间隔设置于基板上的第一像素组,以及设置于各相邻的第一像素组之间的第二像素组,在采用共享数据线技术减少数据线用量的同时,克服点翻转驱动方式下极性不对称的现象,降低了像素之间的耦合、串扰现象,提高了液晶显示装置的画面质量。
本实用新型实施例还提供一种显示面板,包括具有上述任意特征的阵列基板。
本实用新型实施例所提供的显示面板可以为液晶显示装置,液晶显示装置可以为液晶显示器、液晶电视、数码相框、手机、平板电脑等具有显示功能的产品或者部本实用新型不做限制。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以所述权利要求的保护范围为准。

Claims (8)

1.一种阵列基板,其特征在于,包括:
基板;
设置于所述基板上的多个第一像素组和多个第二像素组,所述第一像素组和所述第二像素组互相间隔设置并构成像素阵列;
其中,每个所述第一像素组均包括两个第一像素单元,各所述第一像素单元包括与公共电极连接的第一像素电极以及与所述第一像素单元的驱动薄膜晶体管的漏极连接的第二像素电极,每个所述第二像素组均包括两个第二像素单元,各所述第二像素单元包括与所述第二像素单元的驱动薄膜晶体管的漏极连接的第三像素电极以及与所述公共电极连接的第四像素电极。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一像素单元中,所述第二像素电极形成于所述第一像素电极的上方。
3.根据权利要求1所述的阵列基板,其特征在于,所述第二像素单元中,所述第四像素电极形成于所述第三像素电极的上方。
4.根据权利要求3所述的阵列基板,其特征在于,所述第二像素单元中,所述第三像素电极通过第五像素电极与所述第二像素单元的驱动薄膜晶体管的漏极连接,所述第五像素电极与所述第四像素电极同层设置。
5.根据权利要求1-4中任意一项所述的阵列基板,其特征在于,所述阵列基板还包括:
交叉设置于所述基板上的2n条栅线以及n条数据线,其中,n为正整数。
6.根据权利要求5所述的阵列基板,其特征在于,每个所述第一或第二像素组由两条栅线和一条数据线驱动。
7.根据权利要求5所述的阵列基板,其特征在于,所述数据线分别与各所述第一像素单元的驱动薄膜晶体管的源极和各所述第二像素单元的驱动薄膜晶体管的源极连接。
8.一种显示面板,其特征在于,包括如权利要求1-7中任意一项所述的阵列基板。
CN 201320135708 2013-03-22 2013-03-22 阵列基板及显示面板 Expired - Lifetime CN203117621U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201320135708 CN203117621U (zh) 2013-03-22 2013-03-22 阵列基板及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201320135708 CN203117621U (zh) 2013-03-22 2013-03-22 阵列基板及显示面板

Publications (1)

Publication Number Publication Date
CN203117621U true CN203117621U (zh) 2013-08-07

Family

ID=48897951

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201320135708 Expired - Lifetime CN203117621U (zh) 2013-03-22 2013-03-22 阵列基板及显示面板

Country Status (1)

Country Link
CN (1) CN203117621U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103197480A (zh) * 2013-03-22 2013-07-10 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板
CN104900207A (zh) * 2015-06-24 2015-09-09 京东方科技集团股份有限公司 阵列基板及其驱动方法及显示装置
CN107077036A (zh) * 2014-11-21 2017-08-18 夏普株式会社 有源矩阵基板及显示面板
CN112489596A (zh) * 2019-09-12 2021-03-12 北京小米移动软件有限公司 显示模组、电子设备和显示方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103197480A (zh) * 2013-03-22 2013-07-10 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板
CN103197480B (zh) * 2013-03-22 2015-07-01 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板
US9425219B2 (en) 2013-03-22 2016-08-23 Boe Technology Group Co., Ltd. Array substrate with data line sharing, manufacturing method thereof and display panel
CN107077036A (zh) * 2014-11-21 2017-08-18 夏普株式会社 有源矩阵基板及显示面板
CN107077036B (zh) * 2014-11-21 2020-12-15 夏普株式会社 有源矩阵基板及显示面板
CN104900207A (zh) * 2015-06-24 2015-09-09 京东方科技集团股份有限公司 阵列基板及其驱动方法及显示装置
CN104900207B (zh) * 2015-06-24 2017-06-06 京东方科技集团股份有限公司 阵列基板及其驱动方法及显示装置
CN112489596A (zh) * 2019-09-12 2021-03-12 北京小米移动软件有限公司 显示模组、电子设备和显示方法

Similar Documents

Publication Publication Date Title
CN103197480B (zh) 阵列基板及其制作方法、显示面板
CN101685228B (zh) 阵列基板、液晶面板以及液晶显示装置
US9542903B2 (en) Display panel having a pixel unit in which the number of data lines electrically connected to the sub-pixels is less than the number of gate lines electrically connected to the sub-pixels
CN102707524B (zh) 一种阵列基板、显示装置和显示装置的驱动方法
CN102810304B (zh) 一种像素单元、像素结构、显示装置及像素驱动方法
CN102866551B (zh) 液晶显示装置及其驱动电路
CN102621758B (zh) 液晶显示装置及其驱动电路
CN102629059B (zh) 阵列基板及制造方法、液晶面板和液晶显示器
CN102930809A (zh) 双栅极驱动的横向排列的像素结构及显示面板
CN102591084B (zh) 液晶显示装置、驱动电路及其驱动方法
CN104200786A (zh) 一种阵列基板及其驱动方法、显示面板、显示装置
CN106019747A (zh) 一种阵列基板、其驱动方法及显示面板
CN204945586U (zh) 一种阵列基板、内嵌式触摸屏及显示装置
CN102981339A (zh) 阵列基板、3d显示装置及其驱动方法
CN203117621U (zh) 阵列基板及显示面板
CN105425486B (zh) 一种阵列基板和显示面板
CN204065627U (zh) 一种基板和显示装置
CN102629045A (zh) 一种阵列基板及液晶显示器
CN102830561A (zh) Tft阵列基板、液晶显示器及其驱动方法
CN104597648A (zh) 一种液晶显示面板及装置
CN205563032U (zh) 一种基板、显示面板及显示装置
CN104199207A (zh) 一种液晶显示面板及阵列基板
CN202421684U (zh) 一种阵列基板及显示装置
CN104503179A (zh) 显示器及其驱动方法、显示装置
CN105278133A (zh) 液晶显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20130807