CN203084583U - 一种供电电路和电子设备 - Google Patents
一种供电电路和电子设备 Download PDFInfo
- Publication number
- CN203084583U CN203084583U CN 201220676889 CN201220676889U CN203084583U CN 203084583 U CN203084583 U CN 203084583U CN 201220676889 CN201220676889 CN 201220676889 CN 201220676889 U CN201220676889 U CN 201220676889U CN 203084583 U CN203084583 U CN 203084583U
- Authority
- CN
- China
- Prior art keywords
- chip
- terminal
- management module
- power management
- digital signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
本实用新型涉及一种供电电路和电子设备。例如,本实用新型的实施例提供一种供电电路,该供电电路包括:第一芯片,具有第一端子、第二端子和电源管理信号发生电路,其中电源管理信号发生电路操作以根据与第一端子相连的公共引线上的数字信号的逻辑状态而产生相应的模拟控制信号,并且经过第二端子输出模拟控制信号,其中公共引线与第一芯片的第一端子连接,并且操作以可以与至少一个第二芯片的相应第一端子连接,并且其中第二芯片具有或者不具有相应第二端子;以及电源管理模块,具有控制端子和供电端子,并且操作以从控制端子接收模拟控制信号,并且基于模拟控制信号对供电端子的输出电压进行控制。还公开了相应的电子设备。
Description
技术领域
本实用新型的实施例总体上涉及电路领域,更具体地,涉及共享电源管理模块的供电电路和电子设备。
背景技术
在现代电路中,负责控制目标设备(例如,发光二级管LED)的芯片常常需要借助于电源管理模块(例如,升压器boost、降压器buck、或者降压升压器buck-boost)来调节其所控制的目标设备的驱动电压。一般地,芯片与电源管理模块连接,并且通过控制信号来控制电源管理模块的操作。电源管理模块转而连接至目标设备。在常见的配置中,目标设备与芯片之间还建立有反馈回路,用于将当前电压等信息返回给芯片。如果芯片通过反馈回路所馈送的信息确定目标设备的当前电压过高或者过低,它可以相应地利用控制信号控制电源管理模块提升或者降低设备的驱动电压。
在现有技术中,常见的电路构造是为每个芯片配备一个专用的电源管理模块。这样可以确保每个芯片能够精确地控制目标设备的电压。但是可以理解的是,这将导致较高的成本。而且,每个芯片都必须具有用于与电源管理模块连接的管脚(pin)。对于某些管脚较少的芯片而言,这可能是不便的。
有鉴于上述问题,本领域中需要一种支持由多个芯片共享同一电源管理模块的解决方案。
实用新型内容
为了解决现有技术中的上述问题以及其他潜在的问题,本实用新型的实施例提供一种共享电源管理模块的供电电路、电子设备和相应方法。
在本实用新型的一个方面,提供一种供电电路。该供电电路包括:第一芯片,具有第一端子、第二端子和电源管理信号发生电路,其中电源管理信号发生电路操作以根据与第一端子相连的公共引线上的数字信号的逻辑状态而产生相应的模拟控制信号,并且经过第二端子输出模拟控制信号,其中公共引线与第一芯片的第一端子连接,并且操作以可以与至少一个第二芯片的相应第一端子连接,并且其中第二芯片具有或者不具有相应第二端子;以及电源管理模块,具有控制端子和供电端子,并且操作以从控制端子接收模拟控制信号,并且基于模拟控制信号对供电端子的输出电压进行控制。
根据某些实施例,第一芯片和至少一个第二芯片中的每一个均操作以在希望电源管理模块升高输出电压的情况下在该芯片的相应第一端子上产生一个特定逻辑状态的数字信号;并且其中电源管理信号发生电路和电源管理模块操作以响应于在公共引线上检测到特定逻辑状态的数字信号、升高供电端子的输出电压。
根据某些实施例,第一芯片和至少一个第二芯片中的每一个的相应第一端子包括一个N型MOS管的源极,并且特定逻辑状态的数字信号是一个低电平信号。
根据某些实施例,第一芯片和至少一个第二芯片中的每一个的相应第一端子包括一个P型MOS管的漏极,并且特定逻辑状态的数字信号是一个高电平信号。
根据某些实施例,电源管理信号发生电路和电源管理模块还操作以在公共引线上没有检测到特定逻辑状态的数字信号的情况下、降低供电端子的输出电压。
根据某些实施例,电源管理信号发生电路和电源管理模块还操作以在公共引线上没有检测到特定逻辑状态的数字信号的情况下、定期性地降低供电端子的输出电压。
根据某些实施例,电源管理信号发生电路包括一个电压数字模拟转换器。
根据某些实施例,电源管理信号发生电路包括一个电容性元件。
根据某些实施例,电源管理模块包括以下之一:升压器、降压器、和降压升压器。
在本实用新型的另一方面,提供一种电子设备。该电子设备包括:多个芯片,每个芯片具有各自的第一端子,并且操作以可在各自的第一端子上独立地提供数字信号,其中多个芯片中的一个选定芯片还具有第二端子和电源管理信号发生电路;一条公共引线,与多个芯片各自的第一端子连接;以及电源管理模块,具有供电端子和控制端子,供电端子连接至与多个芯片相关联的目标设备,控制端子连接至选定芯片的第二端子,其中选定芯片的电源管理信号发生电路操作以根据公共引线上的数字信号经由第二端子来控制电源管理模块的输出电压。
根据某些实施例,每个芯片操作以响应于与该芯片相关联的目标设备的工作电压高于预定阈值而不向公共引线输出特定逻辑状态的数字信号。
根据某些实施例,每个芯片操作以响应于与该芯片相关联的目标设备的工作电压低于预定阈值而向公共引线输出特定逻辑状态的数字信号。
根据某些实施例,选定芯片操作以响应于在公共引线上检测到特定逻辑状态的数字信号,而经由第二端子控制电源管理模块升高输出电压。
根据某些实施例,选定芯片操作以响应于在公共引线上没有检测到特定逻辑状态的数字信号,而经由第二端子控制电源管理模块降低输出电压。
根据某些实施例,选定芯片操作以响应于在公共引线上没有检测到特定逻辑状态的数字信号,而经由第二端子控制电源管理模块定期性地降低输出电压。
根据某些实施例,目标设备包括多组发光二极管,每组发光二极管与多个芯片中的一个相关联。
通过下文描述将会理解,利用本实用新型的实施例,多个芯片可以有效地共享一个电源管理模块。每个芯片操作以向公共的引线输出特定逻辑状态的数字信号来调节电源管理模块的输出电压,从而实现对目标设备工作电压的调节。
附图说明
通过参考附图阅读下文的详细描述,本实用新型实施例的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本实用新型的若干实施例,其中:
图1示出了包括根据本实用新型一个示例性实施例的供电电路的电子设备的示意性框图;
图2示出了包括根据本实用新型一个示例性实施例的供电电路的电子设备的示意性框图;
图3和图4示出了根据本实用新型的示例性实施例的芯片第一端子的示意性框图;
图5示出了结合图2描述的供电电路的示意性操作时序图;以及
图6示出了根据本实用新型一个示例性实施例的供电方法的示意性流程图。
具体实施方式
下面将参考附图中示出的若干示例性实施例来描述本实用新型的原理和精神。应当理解,给出这些实施例仅仅是为了使本领域技术人员能够更好地理解进而实现本实用新型,而并非以任何方式限制本实用新型的范围。
首先参考图1,其示出了包括根据本实用新型一个示例性实施例的供电电路的电子设备的示意图。如图1所示,电子设备包括供电电路100,供电电路100包括第一芯片103和电源管理模块108。第一芯片103具有第一端子106、第二端子114和电源管理信号发生电路115。第一端子106与一个公共引线107相连,该公共引线107操作以与电子设备中的至少一个第二芯片101、102的相应第一端子104、105相连。第一芯片103和第二芯片101、102可以是目前已知或者将来开发的任何专用或者通用的芯片,其操作以控制对应目标设备的工作电压。目标设备例如可以包括多组发光二极管,每组发光二极管与芯片101、102和103中的一个相关联。
在操作中,第一芯片103和第二芯片101、102中的每一个均可以经由其相应的第一端子独立地向引线107输出数字信号(或称数控字),从而实现对目标设备工作电压的控制,这将在下文详述。请注意,尽管在图中仅示出了两个第二芯片101和102,但这仅仅是示意性的。根据本实用新型实施例的电子设备可以包括任意数目的第二芯片。
特别地,根据本实用新型的实施例,第二芯片101、102可以包括第二端子也可以不包括第二端子。具体而言,第二芯片101、102可以是与第一芯片103相同的芯片,即,同时包括第一端子与第二端子。在这种情况下,电子设备中包括的多个芯片101、102、103中的任何一个都可以被选择以充当第一芯片。备选地,第二芯片101、102也可以不具有第二端子,而是相对于第一芯片103而言更加简单、成本更低的芯片。
供电电路100还包括电源管理模块108,用于为各个目标设备供电以及调节目标设备的工作电压。如图所示,电源管理模块108具有控制端子109和供电端子110。供电端子110连接至分别与芯片101、102、...、103相关联的目标设备111、112、...、113。可以理解,这些目标设备111、112、...、113由电源管理模块108提供的输出电压驱动。换言之,电源管理模块108的输出电压可被认为目标设备111、112、...、113的工作电压。
电源管理模块108的控制端子109连接至第一芯片103的第二端子114。根据本实用新型的实施例,第一芯片103操作以根据引线107上的数字信号的逻辑状态产生相应的模拟控制信号,并且经由第二端子114向电源管理模块108输出该模拟控制信号,以调节电源管理模块108的输出电压。相应地,电源管理模块操作以基于模拟控制信号对供电端子110处的输出电压进行控制。
此外,每个目标设备与其相关联的芯片之间可以具有反馈回路(未在图中示出),以便将该目标设备的工作电压反馈给芯片。这种反馈可以是实时地、定期地或者响应于芯片的请求,本实用新型的范围在此方面不受限制。
在操作中,如果第一芯片103或者任何一个第二芯片101、102检测到与之关联的目标设备的工作电压不满足预定条件(通常是低于预定的阈值电压),则该芯片可以产生一个特定逻辑状态的数字信号并且经由第一端子向引线107输出该数字信号,以指示其希望调节目标设备的工作电压。第一芯片103中的电源管理信号发生电路和电源管理模块108可响应于在引线107上检测到该特定逻辑状态的数字控制信号,而相应地提升或者降低目标设备的工作电压。具体的调节方式还将在下文详述。
如果所有芯片101、102、...、103的关联目标设备的工作电压都符合预定条件(例如,均高于预定的阈值电压),则引线107上不会存在指示提升电压的特定逻辑状态的数字信号。在这种情况下,根据本实用新型的某些实施例,第一芯片103的电源管理信号发生电路115操作以控制电源管理模块108降低供电端子110处的输出电压,即,降低输出到目标设备的输出电压。这样做有利于节能。一旦电源管理模块108的输出电压降低到了某个目标设备的正常工作电压之下,相应的芯片将会检测到这一情况并且指示提升电压。在这样的实施例中,第一芯片103例如可以控制电源管理模块108定期降低供电端子110的输出电压。例如,电源管理模块108可以基于320ms的周期定期降低供电端子110的输出电压。这仅仅是示例性的,其他任何适当的周期均有可能。
而且,根据本实用新型的某些实施例,电源管理模块108降低供电端子110的输出电压的速度比提升电压的速度缓慢。换言之,当所有芯片均未指示提升电压时,电源管理模块108操作以缓慢地降低供电端子110的输出电压。然而,如果在引线107上检测到任何芯片发出用于提升电压的数字信号,则第一芯片103操作以控制电源管理模块108迅速地提升供电端子110的输出电压。
下面参考图2,其示出了包括根据本实用新型一个示例性实施例的供电电路的电子设备的示意性框图。可以理解,结合图2描述的供电电路是上文参考图1描述的供电电路的一种示例性具体实现。
如图2所示,在此实施例中,电子设备中包括至少一个电阻器201,其经由引线107连接在第一芯片103以及每个第二芯片101、102与电源(VDD)之间。电阻器201可以称为“上拉电阻”。在图2所示的实施例中,每个芯片的第一端子可以是开放漏极的管脚,例如借助于MOS(金属氧化物)晶体管、二极管等器件来实现。例如,在图2所示的实施例中,第一端子可以采用N型MOS(NMOS)晶体管实现,当然这不是必须的。图3示出了第一芯片103以及第二芯片101、102中每一个芯片的第一端子的示意图,该第一端子利用N型MOS晶体管301实现。图3还详细描绘了N型MOS晶体管301与引线107和上拉电阻器201的连接关系。可以理解,在这样的实施例中,公共引线107上的数字信号的逻辑状态是芯片101-103向引线107输出的信号逻辑状态的“与”。在一个例子中,向引线107输出的特定逻辑状态的数字信号可以是逻辑低或零信号(如,低电平信号)。一般地,电阻器201的电阻值充分大于芯片的第一端子的电阻值。例如,在某些实施例中,电阻器201的电阻值可以为100千欧左右,当然这仅仅是示例性的。
在图2所示的实施例中,每个芯片101、102、...、103操作以响应于与该芯片相关联的目标设备的工作电压高于预定阈值而不向所述引线输出数字信号。本领域技术人员可以理解,在这种情况下,芯片与引线107之间实际上处于电阻断状态,并且引线107上的数字信号由于电阻器201的拉高效应而处于逻辑高(例如,逻辑“1”)状态。
当第一芯片103在引线107上检测到逻辑高信号时,它可以确定所有芯片均未指示提升电源管理模块108的输出电压。此时,根据某些实施例,第一芯片103中的电源管理信号发生电路115和电源管理模块108操作以在公共引线107上没有检测到指示提升电压的特定逻辑状态的数字信号的情况下,保持供电端子110的输出电压不变。备选地,如上所述,电源管理信号发生电路115和电源管理模块108也操作以在公共引线107上没有检测到指示提升电压的特定逻辑状态的数字信号的情况下,降低供电端子110的输出电压。例如,电源管理信号发生电路115和电源管理模块108操作以在这种情况下定期性地缓慢降低供电端子110的输出电压,从而达到节能的目的。
另一方面,如果第一芯片103以及第二芯片101、102中的任何芯片检测到与之关联的目标设备的工作电压低于预定的阈值电压,则该芯片操作以向引线107输出低电平信号,即拉低引线107的信号逻辑。本领域技术人员可以理解,当任何一个芯片向引线107输出逻辑低信号时,整个引线107上的信号将处于逻辑低(例如,逻辑“0”)状态。相应地,第一芯片103操作以响应于在引线107上检测到逻辑低信号而控制电源管理模块108提升输出电压。特别地,相对于某目标设备工作电压的降低而言,电源管理模块108可以更加迅速地提升供电端子110的输出电压。
具体而言,在图2所示的实施例中,供电电路中的电源管理模块108包括电阻器202、205和206、放大器203以及电源管理电路204。电源管理电路204例如可以是以下之一:升压器、降压器和降压升压器。在操作中,当第一芯片103根据引线107上的数字信号的逻辑状态确定需要提高电源管理模块108的输出电压时,操作以产生低于参考信号(图中“ref”)的模拟控制信号。例如,电源管理信号发生电路115可以包括电压数字模拟转换器(DAC)和/或电容性元件(图中未示出),其操作以将特定逻辑状态(例如,0-31)的数字信号转换为相应的模拟控制信号(例如,0-250mA)。由此,电源管理信号发生电路115操作以产生低于参考信号ref的模拟控制信号。数模转换技术是本领域已知的,在此不再赘述其细节。模拟控制信号经由第二端子114向电源管理模块108的控制端子109输出,并且在流经电阻器202之后被馈送至放大器203的反相输入端。放大器203经由输出端将其输出提供给电源管理电路204,以使电源管理电路204提升供电节点110的输出电压。根据本实用新型的实施例,电源管理电路204可以通过控制电压的脉冲调制宽度(PWM)、占空比等参数来实现对输出电压的调节,这些是本领域已知的。
反之,当第一芯片103确定无需提高电源管理模块108的输出电压时,电源管理信号发生电路115操作以产生不低于参考信号ref的模拟控制信号,以使电压管理电路保持或者降低输出电压。
应当理解,图2所示的仅仅是电源管理模块108的一种可行实施例,并非意在限制本实用新型的范围。例如,在备选实施例中,第一芯片103输出的模拟控制信号可被馈送至放大器203的正相输入端,而参考信号则被馈送至放大器203的反相输入端。此时,当第一芯片103确定需要提升输出电压时,电源管理信号发生装置115操作以产生高于参考信号的模拟控制信号;反之亦然。
另外,本实用新型的实施例不限于使用N型MOS晶体管作为第一芯片和每个第二芯片的第一端子,P型MOS晶体管同样适用。例如,图4示出了一个利用P型MOS晶体管401来充当第一芯片和每个第二芯片的第一端子的实施例。图4详细描绘了P型MOS晶体管401与电源VDD、电阻器402(可称为“下拉电阻器”)以及地VSS的一种可行连接关系。可以理解,在这样的实施例中,公共引线107上的信号逻辑是各个芯片向公共引线输出的信号逻辑状态的“或”。在一个例子中,向引线107输出的特定逻辑状态的数字信号可以是逻辑高或壹信号(如,高电平信号)。相应地,当第一芯片103和第二芯片101、102中的任何一个芯片希望提升其目标设备的工作电压时,该芯片向引线107输出的特定逻辑状态的数字信号是一个高电平信号。
还应理解,上文描述的仅仅是电源管理模块108的示例性实施例。任何目前已知或者将来开发的能够实现电压调节的电路或器件均可与本实用新型的实施例结合使用,本实用新型的范围在此方面不受限制。
参考图5,其示出了上文结合图2描述的供电电路的操作时序图。如图所示,线501-503分别表示图2中所示的芯片101、102和103向引线107输出的数字信号的波形,线504表示引线107上的数字信号的逻辑状态,并且线505表示电源管理模块108的输出电压波形。可以理解,在图2所示的电路中,当采用NMOS作为芯片的第一端子时,引线107上的信号逻辑是各个芯片向引线应用107应用的信号的逻辑“与”。
如图3所示,在时刻T1之前,芯片101-103均检测到其相应的目标设备的工作电压低于阈值电压,因此芯片101-103都向引线107输出逻辑低信号(线501-503)。引线107上的信号逻辑被拉低(线504)。作为响应,第一芯片(在此例中为芯片103)操作以控制电源管理模块108提升其输出电压(线505)。
接下来,在时刻T1,芯片101检测到其目标设备的工作电压已经达到了预定阈值,因此它停止向引线107输出信号。换言之,从时刻T1之后,芯片101与引线107处于电阻断状态(线501)。但是由于芯片102和103仍然向引线107输出逻辑低信号(线502和503),因此引线107上的信号逻辑仍为低(线504),并且第一芯片将继续控制电源管理模块108提升输出电压(线505)。
随后在时刻T2,与芯片103相关联的目标设备的工作电压也达到了预定阈值,芯片103随之与引线107电阻断(线503)。类似地,在时刻T3,当芯片102的目标设备的工作电压也高于预定阈值电压之后,芯片102与引线107电阻断(线502)。此时,所有芯片均未向引线应用逻辑低信号,引线107的信号逻辑变为高(线504),从而使第一芯片停止命令电源管理模块108提升输出电压(线505)。
特别地,如上所述,在某些实施例中,当所有芯片均未指示提升输出电压时,电源管理模块108可以周期性地降低其输出电压(线505)。在图3所示的示例中,电压管理模块108的输出电压在时刻T4下降到芯片102的目标设备所需的工作电压之下。响应于此,芯片102从时刻T4开始再次拉低引线107的信号逻辑(线502和504),以使第一芯片103控制增压模块108再次提升其输出电压(线505)。在随后的时刻T5,芯片102的目标设备的工作电压恢复到阈值电压之上的适当水平。相应地,芯片102再次停止拉低引线107(线502),使得引线107的信号逻辑变为高(线504)。由此,电源管理模块108从时刻T5开始停止提升输出电压(线505)。后续时序以此类推。
下面参考图6,其示出了根据本实用新型一个示例性实施例的供电方法的示意性流程图。
方法开始之后,在步骤S601,在第一芯片中检测所述第一芯片的第一端子上的数字信号的逻辑状态,其中所述第一芯片的第一端子与一条公共引线连接,所述公共引线操作以还与至少一个第二芯片的相应第一端子连接。
接下来,在步骤S602,在所述第一芯片中基于所述数字信号的逻辑状态产生相应的模拟控制信号,并且经过所述第一芯片的第二端子输出所述模拟控制信号。根据某些实施例,响应于所述数字信号处于一个特定逻辑状态,所述模拟控制信号使得所述电源管理模块的输出电压被升高。备选地或附加地,响应于所述数字信号未处于一个特定逻辑状态,所述模拟控制信号使得所述电源管理模块的输出电压被降低。而且,根据本实用新型的某些实施例,响应于所述数字信号未处于一个特定逻辑状态,所述模拟控制信号使得所述电源管理模块的输出电压被定期性地降低。
方法继而进行到步骤S603,在此,在一个电源管理模块中接收所述模拟控制信号,以便对所述电源管理模块的输出电压进行相应的控制。
方法在步骤S603之后结束。可以理解,结合图6描述的方法基于上文结合图1-图5描述的供电电路和相应电子设备而实现。由此,上文结合图1-图5描述的各个特征同样适用于结合图6描述的方法,在此不再赘述。
上文已经描述了本实用新型的某些具体实施例。可以看到,利用本实用新型的实施例,多个芯片可以有效地共享一个电源管理模块。每个芯片可以向公共的引线发送逻辑信号来调节电源管理模块的输出电压,从而实现对目标设备工作电压的调节。
注意,在此使用的术语仅为了描述具体实施例而并非旨在于限制公开内容。例如,除非上下文另有明示,在此使用的单数形式“一个/一种”和“该”旨在于也包括复数形式。还将理解措词“包括,,在使用于本说明书中时指定存在声明的特征、整件、步骤、操作、单元和/或部件而未排除存在或者添加一个或者多个其他特征、整件、步骤、操作、单元、部件和/或其组合。
尽管已经在上文参考附图描述了本实用新型的若干实施例,但是应该理解,本实用新型并不限于所公开的具体实施例。本实用新型旨在涵盖所附权利要求的精神和范围内所包括的各种修改和等同布置。所附权利要求的范围符合最宽泛的解释,从而包含所有这样的修改及等同结构和功能。
Claims (16)
1.一种供电电路,其特征在于,所述供电电路包括:
第一芯片,具有第一端子、第二端子和电源管理信号发生电路,其中所述电源管理信号发生电路操作以根据与所述第一端子相连的公共引线上的数字信号的逻辑状态而产生相应的模拟控制信号,并且经过所述第二端子输出所述模拟控制信号,
其中所述公共引线与所述第一芯片的第一端子连接,并且操作以可以与至少一个第二芯片的相应第一端子连接,并且其中所述第二芯片具有或者不具有相应第二端子;以及
电源管理模块,具有控制端子和供电端子,并且操作以从所述控制端子接收所述模拟控制信号,并且基于所述模拟控制信号对所述供电端子的输出电压进行控制。
2.根据权利要求1所述的供电电路,其特征在于,所述第一芯片和所述至少一个第二芯片中的每一个均操作以在希望所述电源管理模块升高输出电压的情况下在该芯片的相应第一端子上产生一个特定逻辑状态的数字信号;并且
其中所述电源管理信号发生电路和所述电源管理模块操作以响应于在所述公共引线上检测到所述特定逻辑状态的数字信号、升高所述供电端子的输出电压。
3.根据权利要求2所述的供电电路,其特征在于,所述第一芯片和所述至少一个第二芯片中的每一个的相应第一端子包括一个N型MOS管的源极,并且所述特定逻辑状态的数字信号是一个低电平信号。
4.根据权利要求2所述的供电电路,其特征在于,所述第一芯片和所述至少一个第二芯片中的每一个的相应第一端子包括一个P型MOS管的漏极,并且所述特定逻辑状态的数字信号是一个高电平信号。
5.根据权利要求2所述的供电电路,其特征在于,所述电源管理信号发生电路和所述电源管理模块还操作以在所述公共引线上没有检测到所述特定逻辑状态的数字信号的情况下、降低所述供电端子的输出电压。
6.根据权利要求2所述的供电电路,其特征在于,所述电源管理信号发生电路和所述电源管理模块还操作以在所述公共引线上没有检测到所述特定逻辑状态的数字信号的情况下、定期性地降低所述供电端子的输出电压。
7.根据权利要求1至6中任一项所述的供电电路,其特征在于,所述电源管理信号发生电路包括一个电压数字模拟转换器。
8.根据权利要求1至6中任一项所述的供电电路,其特征在于,所述电源管理信号发生电路包括一个电容性元件。
9.根据权利要求1至6中任一项所述的供电电路,其特征在于,所述电源管理模块包括以下之一:升压器、降压器、和降压升压器。
10.一种电子设备,其特征在于,所述电子设备包括:
多个芯片,每个所述芯片具有各自的第一端子,并且操作以可在各自的第一端子上独立地提供数字信号,其中所述多个芯片中的一个选定芯片还具有第二端子和电源管理信号发生电路;
一条公共引线,与所述多个芯片各自的第一端子连接;以及
电源管理模块,具有供电端子和控制端子,所述供电端子连接至与所述多个芯片相关联的目标设备,所述控制端子连接至所述选定芯片的所述第二端子,其中所述选定芯片的所述电源管理信号发生电路操作以根据所述公共引线上的所述数字信号经由所述第二端子来控制所述电源管理模块的输出电压。
11.根据权利要求10所述的电子设备,其特征在于,每个所述芯片操作以响应于与该芯片相关联的目标设备的工作电压高于预定阈值而不向所述公共引线输出特定逻辑状态的数字信号。
12.根据权利要求10所述的电子设备,其特征在于,每个所述芯片操作以响应于与该芯片相关联的目标设备的工作电压低于预定阈值而向所述公共引线输出特定逻辑状态的数字信号。
13.根据权利要求12所述的电子设备,其特征在于,所述选定芯片操作以响应于在所述公共引线上检测到所述特定逻辑状态的数字信号,而经由所述第二端子控制所述电源管理模块升高所述输出电压。
14.根据权利要求12所述的电子设备,其特征在于,所述选定芯片操作以响应于在所述公共引线上没有检测到所述特定逻辑状态的数字信号,而经由所述第二端子控制所述电源管理模块降低所述输出电压。
15.根据权利要求12所述的电子设备,其特征在于,所述选定芯片操作以响应于在所述公共引线上没有检测到所述特定逻辑状态的数字信号,而经由所述第二端子控制所述电源管理模块定期性地降低所述输出电压。
16.根据权利要求12至15中任一项所述的电子设备,其特征在于,所述目标设备包括多组发光二极管,每组所述发光二极管与所述多个芯片中的一个相关联。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220676889 CN203084583U (zh) | 2012-12-05 | 2012-12-05 | 一种供电电路和电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220676889 CN203084583U (zh) | 2012-12-05 | 2012-12-05 | 一种供电电路和电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203084583U true CN203084583U (zh) | 2013-07-24 |
Family
ID=48830407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201220676889 Withdrawn - After Issue CN203084583U (zh) | 2012-12-05 | 2012-12-05 | 一种供电电路和电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203084583U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103853220A (zh) * | 2012-12-05 | 2014-06-11 | 艾尔瓦特集成电路科技(天津)有限公司 | 一种供电电路、电子设备和相应方法 |
-
2012
- 2012-12-05 CN CN 201220676889 patent/CN203084583U/zh not_active Withdrawn - After Issue
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103853220A (zh) * | 2012-12-05 | 2014-06-11 | 艾尔瓦特集成电路科技(天津)有限公司 | 一种供电电路、电子设备和相应方法 |
CN103853220B (zh) * | 2012-12-05 | 2016-01-20 | 艾尔瓦特集成电路科技(天津)有限公司 | 一种供电电路、电子设备和相应方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105101533B (zh) | 用于控制一个或多个发光二极管(led)的方法、设备及电路 | |
CN204046423U (zh) | 芯片和多相电压调节器 | |
CN102402948B (zh) | 发光元件阵列驱动电路与用于其中的电流分配电路及方法 | |
TWI410171B (zh) | 電流平衡電路及具此電路之背光模組 | |
EP2873149B1 (en) | Dc-dc converter using hysteretic control and associated methods | |
CN101527990B (zh) | 发光二极管驱动电路 | |
CN103648219A (zh) | 一种led开关恒流驱动电路 | |
KR102147465B1 (ko) | Dc-dc 컨버터 및 이를 포함하는 표시 장치 | |
CN104600983A (zh) | 升压降压开关功率变换器、控制电路及模式切换控制单元 | |
CN201700054U (zh) | 无残光的发光二极管控制电路 | |
CN108365742B (zh) | 偏压产生电路及其同步双模式升压直流-直流转换器 | |
US9949345B2 (en) | Transient power communication | |
CN203722871U (zh) | Led驱动电路系统及led驱动控制电路 | |
CN101179879A (zh) | 发光装置与其驱动电路 | |
US10051704B2 (en) | LED dimmer circuit and method | |
CN103748963A (zh) | 多通道电源 | |
US20210194369A1 (en) | Buck-boost converting circuit | |
CN203722869U (zh) | 一种led开关恒流驱动电路 | |
CN103855754B (zh) | 共享电源管理模块的供电电路及其相应方法 | |
CN203084583U (zh) | 一种供电电路和电子设备 | |
CN103853220B (zh) | 一种供电电路、电子设备和相应方法 | |
TW201705664A (zh) | 整合過電流保護偵測和過電壓保護偵測的升壓裝置 | |
CN105991029B (zh) | 采用适应性栅极偏压技术的单一电感多输出电源转换器 | |
CN102469665B (zh) | 发光二极管驱动系统及驱动方法 | |
CN102076146A (zh) | 数字调光装置与数字调光方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20130724 Effective date of abandoning: 20160120 |
|
C25 | Abandonment of patent right or utility model to avoid double patenting |