CN203071057U - 一种集成块封装框架中dip排布的架构 - Google Patents

一种集成块封装框架中dip排布的架构 Download PDF

Info

Publication number
CN203071057U
CN203071057U CN 201220743588 CN201220743588U CN203071057U CN 203071057 U CN203071057 U CN 203071057U CN 201220743588 CN201220743588 CN 201220743588 CN 201220743588 U CN201220743588 U CN 201220743588U CN 203071057 U CN203071057 U CN 203071057U
Authority
CN
China
Prior art keywords
dip
framework
package
frame
integrated package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201220743588
Other languages
English (en)
Inventor
江炳煌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Fushun Semiconductor Manufacturing Co Ltd
Original Assignee
Fujian Fushun Semiconductor Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Fushun Semiconductor Manufacturing Co Ltd filed Critical Fujian Fushun Semiconductor Manufacturing Co Ltd
Priority to CN 201220743588 priority Critical patent/CN203071057U/zh
Application granted granted Critical
Publication of CN203071057U publication Critical patent/CN203071057U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

本实用新型涉及集成块封装技术领域,特别是一种集成块封装框架中DIP排布的架构,其包括集成块封装框架,其特征在于:所述的集成块封装框架布设有复数个DIP;所述DIP中任意上下相邻的两个,其之间的引脚是相互平行交错排布。本实用新型能实现DIP在框架中的紧密排布,提升芯片封装效率。

Description

一种集成块封装框架中DIP排布的架构
技术领域
本实用新型涉及集成块封装技术领域,特别是一种集成块封装框架中DIP排布的架构。
背景技术
 集成块封装工艺中,经成型技术后,在框架中芯片的排布如图1所示,图1是一模的DIP芯片在框架4中的排布示意图,其中两两相邻的DIP芯片1的相对引脚2相对于中心线5是成对称关系,该排布会导致相邻芯片的引脚之间存在一空间3,这样不仅导致框架空间的浪费,而且一模的数量受到限制,导致芯片封装效率一直无法提升,此外,在后续切筋成形工序中,该排布方式很容易导致引脚2的损坏,造成芯片不良率的提升。
发明内容
本实用新型的目的是提供一种集成块封装框架中DIP排布的架构,能实现DIP在框架中的紧密排布,提升芯片封装效率。
其采用以下方案实现:一种集成块封装框架中DIP排布的架构,包括集成块封装框架,其特征在于:所述的集成块封装框架布设有复数个DIP;所述DIP中任意上下相邻的两个,其之间的引脚是相互平行交错排布。
在本实用新型一实施例中,所述DIP引脚的末端与对应DIP的塑封体侧面有一距离D。
在本实用新型一实施例中,所述的框架排布有X排Y列DIP,其中X为不小于2的自然数,Y为自然数。
在本实用新型一实施例中,所述X为5。
本实用新型的架构通过将两两相邻芯片间的引脚交错平行排布,充分了利用框架的空间,不仅避免了芯片引脚在后续加工过程的容易弯脚的问题,而且相较于以往的方式封装效率等到极大提升。
附图说明
图1是现有一模的DIP芯片在框架中的排布示意图。
图2是本实用新型实施例DIP在框架中的排布示意图。
图3是本实用新型实施例中两上下相邻的DIP排布示意图。
其中,1为DIP,2、21、22为引脚,3为空间,4为框架,5为中心线,
具体实施方式
下面结合附图及实施例对本实用新型做进一步说明。
如图2所示,本实施例还提供一种集成块封装框架中DIP排布的架构,请继续参见图2,图中,该架构包括集成块封装框架1,其特征在于:所述的集成块封装框架4布设有复数个DIP1;所述DIP1中任意上下相邻的两个,其之间的引脚2是相互平行交错排布。
请参见图3,在本实用新型一实施例中,所述DIP引脚的末端与对应DIP的塑封体侧面有一距离D,该距离D可根据实际需要调整。
请继续参见图2,图中,所述的框架排布有X排Y列DIP,其中X为不小于2的自然数,Y为自然数。较佳的,该X为5。本实用新型架构充分利用了框架的空间,不仅保证一模数量相较于以往的技术能成倍增加,提高了封装效率,而且避免DIP引脚在后续工序中产生弯脚。
以上所述仅为本实用新型的较佳实施例,凡依本实用新型申请专利范围所做的均等变化与修饰,皆应属本实用新型的涵盖范围。 

Claims (4)

1.一种集成块封装框架中DIP排布的架构,包括集成块封装框架,其特征在于:所述的集成块封装框架布设有复数个DIP;所述DIP中任意上下相邻的两个,其之间的引脚是相互平行交错排布。
2.根据权利要求1所述的集成块封装框架中DIP排布的架构,其特征在于:所述DIP引脚的末端与对应DIP的塑封体侧面有一距离D。
3.根据权利要求1所述的集成块封装框架中DIP排布的架构,其特征在于:所述的框架排布有X排Y列DIP,其中X为不小于2的自然数,Y为自然数。
4.根据权利要求3所述的集成块封装框架中DIP排布的架构,其特征在于:所述X为5。
CN 201220743588 2012-12-29 2012-12-29 一种集成块封装框架中dip排布的架构 Expired - Fee Related CN203071057U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220743588 CN203071057U (zh) 2012-12-29 2012-12-29 一种集成块封装框架中dip排布的架构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220743588 CN203071057U (zh) 2012-12-29 2012-12-29 一种集成块封装框架中dip排布的架构

Publications (1)

Publication Number Publication Date
CN203071057U true CN203071057U (zh) 2013-07-17

Family

ID=48769820

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220743588 Expired - Fee Related CN203071057U (zh) 2012-12-29 2012-12-29 一种集成块封装框架中dip排布的架构

Country Status (1)

Country Link
CN (1) CN203071057U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103035607A (zh) * 2012-12-29 2013-04-10 福建福顺半导体制造有限公司 一种集成块封装框架中dip排布的方法及架构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103035607A (zh) * 2012-12-29 2013-04-10 福建福顺半导体制造有限公司 一种集成块封装框架中dip排布的方法及架构
CN103035607B (zh) * 2012-12-29 2016-04-13 福建福顺半导体制造有限公司 一种集成块封装框架中dip排布的方法及架构

Similar Documents

Publication Publication Date Title
CN202116026U (zh) 一种用于蓄电池的传送台和蓄电池包装线
CN203071057U (zh) 一种集成块封装框架中dip排布的架构
CN103035607B (zh) 一种集成块封装框架中dip排布的方法及架构
CN105236112A (zh) 方形电池自动分料机构
CN205303458U (zh) 一种对插型to220f封装引线框架
CN203552931U (zh) 一种粘结钕铁硼磁体压制固化联动的生产线
CN203460155U (zh) 一种存放轴类工件的装置
CN201690094U (zh) 连接头端子短路结构
CN202275725U (zh) 用于多芯组陶瓷电容器的焊接框架
CN202749366U (zh) 一种桥式整流器df框架
CN204464342U (zh) 背板及组合式连续背板
CN202231006U (zh) Sma集成电路冲切成型产品及sma多排引线框架
CN204011409U (zh) 提高材料利用率的sop 8l 12r引线框架
CN203503646U (zh) Sop28集成电路封装的引线框结构
CN203503645U (zh) Ssop24集成电路封装的引线框结构
CN203774304U (zh) 组合型直插式功率器件引线框架
CN203503648U (zh) Ssop20集成电路封装的引线框结构
CN202816930U (zh) 一种msop8封装的引线框架结构
CN202633055U (zh) 一种陶瓷电容器
CN103117271A (zh) 一种矮本体整流桥堆
CN205355048U (zh) 一种新型sot223封装引线框架
CN203697423U (zh) 一种注塑机移动板
CN201859874U (zh) 一种7p引线框架
CN202349939U (zh) 一种led组合支架
CN202339807U (zh) 通讯阻抗变换变压器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130717

Termination date: 20181229

CF01 Termination of patent right due to non-payment of annual fee