CN202663357U - 压控振荡器的偏置电路 - Google Patents
压控振荡器的偏置电路 Download PDFInfo
- Publication number
- CN202663357U CN202663357U CN 201220325352 CN201220325352U CN202663357U CN 202663357 U CN202663357 U CN 202663357U CN 201220325352 CN201220325352 CN 201220325352 CN 201220325352 U CN201220325352 U CN 201220325352U CN 202663357 U CN202663357 U CN 202663357U
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- oxide
- metal
- grid
- resistance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Abstract
本实用新型公开了一种压控振荡器的偏置电路,包括第一组电流镜、第二组电流镜;第一组电流镜包括第一MOS管、第二MOS管,第一MOS管、第二MOS管为类型相同;第二组电流镜包括第三MOS管、第四MOS管、第五MOS管、第六MOS管和第七MOS管,第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管与第一MOS管、第二MOS管类型相反;第五MOS管的栅极、漏极与第六MOS管的栅极及第二MOS管的漏极相连;第五MOS管的源极与第三MOS管的漏极、栅极以及第六MOS管的源极相连;第六MOS管的漏极与第四MOS管的栅极及第七MOS管的栅极相连;第七MOS管的源极、漏极与第三MOS管的源极及第四MOS管的源极接电源电压;第四MOS管的漏极接压控振荡器。本实用新型的压控振荡器的偏置电路,能减小器件的尺寸。
Description
技术领域
本实用新型涉及一种半导体集成电路,特别是涉及一种压控振荡器的偏置电路。
背景技术
随着半导体工艺技术的不断进步,现代通信技术数据传输速度也越来越快,从而对通信系统的技术参数要求也越来越高。低噪声压控振荡器(VCO)是现代通信系统中不可或缺的电路,其中LC压控振荡器依其优越的低噪声性能被普遍应用于各种通信系统中。
LC压控振荡器的噪声源包括偏置电路噪声、开关管噪声以及谐振器的损耗。除了优化压控振荡器本身的噪声性能以外,目前已经有多种方法来减小由偏置电路带来的噪声,其中一种方法就是用低通滤波器来滤除偏置电路的噪声。现有偏置电路的低通滤波器一般由电阻(R)和电容(C)构成。
一种现有压控振荡器的偏置电路的电路如图1所示,包括带隙基准电流源(BandgapCircuit)、第一组电流镜和第二组电流镜。所述第一组电流镜和所述第二组电流镜分别包括基准电流路径和镜像电流路径。
所述第一组电流镜的基准电流路径由第一MOS管M1组成,镜像电流路径由第二MOS管M2组成,所述第一MOS管M1和所述第二MOS管M2为等比例NMOS管。所述第一MOS管M1的栅极、漏极和所述第二MOS管M2栅极相连并都和所述带隙基准电流源相连,所述第一MOS管M1的源极和所述第二MOS管M2的源极相连并都接地。
所述第二组电流镜的基准电流路径由第三MOS管M3组成,镜像电流路径由第四MOS管M4组成,所述为三MOS管M3和所述第四MOS管M4为等比例PMOS管。所述第二组电流镜还包括一低通滤波器,所述低通滤波器包括电阻R和第七MOS管M7,所述第七MOS管M7为PMOS管且所述第七MOS管M7的源漏连接形成一PMOS管电容。所述第三MOS管M3的漏极、栅极和所述电阻R的一端相连并和所述第二MOS管M2的漏极相连;所述第四MOS管M4的栅极、所述第七MOS管M7的栅极和所述电阻R的另一端相连;所述第七MOS管M7的源极、漏极和所述第三MOS管M3的源极、所述第四MOS管M4的源极相连并都接电源电压VDD;所述第四MOS管M4的漏极接压控振荡器。
工作时,所述带隙基准电流源为所述第一组电流镜的基准电流路径提供第一基准电流I0,在所述第一组电流镜的镜像电流路径和所述第二组电流镜的基准电流路径中流过第一偏置电流I1,在所述第二组电流镜的镜像电流路径中流过第二偏置电流I2,所述第二偏置电流I2提供给所述压控振荡器工作。其中所述第一偏置电流I1为所述第一基准电流I0的镜像电流,所述第二偏置电流I2为所述第一偏置电流I1的镜像电流。所述电阻R和由所述第七MOS管M7形成的PMOS管电容形成电阻电容(RC)低通滤波器,在所述第一偏置电流I1和所述第二偏置电流I2间滤除所述第一基准电流I0中的噪声,即滤除所述带隙基准电流源产生的噪声。
由于压控振荡器的偏置电路中的噪声多为低频噪声,要滤除该噪声,低通滤波器的拐点频率也要很低,也就是所述电阻电容(RC)低通滤波器的电阻、电容的时间常数要很大,这需要所述低通滤波器的电阻、电容的取值至少有一个比较大,在集成电路上实现大电阻或大电容则会占用相当大的晶片面积,成本较高,一般采用片外滤波电容。现有技术中的所述低通滤波器的电阻一般采用阱(well)电阻和多晶硅(Poly)电阻,阱电阻和多晶硅电阻都会占用较大的面积。
实用新型内容
本实用新型所要解决的技术问题是提供一种压控振荡器的偏置电路,能减小器件的尺寸。
为解决上述技术问题,本实用新型提供的压控振荡器的偏置电路,偏置电路包括第一组电流镜、第二组电流镜;
所述第一组电流镜包括第一MOS管、第二MOS管,第一MOS管、第二MOS管为类型相同的晶体管;所述第二组电流镜包括第三MOS管、第四MOS管,第三MOS管、第四MOS管为与第一MOS管、第二MOS管类型相反的晶体管;所述第一MOS管的栅极、漏极及所述第二MOS管的栅极接基准电流源,所述第一MOS管的源极和所述第二MOS管的源极接地;
所述第二组电流镜还包括第五MOS管、第六MOS管和第七MOS管,所述第五MOS管、第六MOS管、第七MOS管为与第一MOS管、第二MOS管类型相反的晶体管;
所述第五MOS管的栅极、漏极与所述第六MOS管的栅极及所述第二MOS管的漏极相连;所述第五MOS管的源极与所述第三MOS管的漏极、栅极以及所述第六MOS管的源极相连;所述第六MOS管的漏极与所述第四MOS管的栅极以及所述第七MOS管的栅极相连;所述第七MOS管的源极、漏极与所述第三MOS管的源极以及所述第四MOS管的源极接电源电压;所述第四MOS管的漏极用于和压控振荡器相连。
较佳的,所述第七MOS管的尺寸大于所述第四MOS管的尺寸。
较佳的,所述基准电流源为带隙基准电流源。
较佳的,所述第一MOS管、所述第二MOS管为NMOS管;所述第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管为PMOS管。
较佳的,所述第二组电流镜还包括第八MOS管,所述第八MOS管M8为与所述第六MOS管M6类型相同的晶体管;所述第八MOS管的源极和所述第六MOS管的源极相连,所述第八MOS管的漏极和所述第六MOS管的漏极相连,所述第八MOS管的栅极接控制电压。
较佳的,所述第八MOS管为PMOS开关管。
较佳的,偏置电路还包括一控制电路;所述控制电路用于产生所述控制电压;
所述控制电路包括第九MOS管、第十MOS管、第一电阻、第二电阻和一迟滞电压比较器;
所述第九MOS管和所述第十MOS管为具有相同尺寸的PMOS管,所述第一电阻和所述第二电阻的电阻值相同;所述第九MOS管的源极和所述第十MOS管的源极都接电源电压,所述第九MOS管的漏极、所述第一电阻的一端接所述迟滞电压比较器的反相输入端,所述第十MOS管的漏极、所述第二电阻的一端接所述迟滞电压比较器的同相输入端,所述第九MOS管的栅极接所述第六MOS管的源极,所述第十MOS管的栅极接所述第六MOS管的漏极,所述第一电阻的另一端和所述第二电阻的另一端接地,迟滞电压比较器的输出端输出所述控制电压。
本实用新型的压控振荡器的偏置电路,采用MOS管在线性工作区的导通电阻作为压控振荡器的偏置电路的低通滤波器的电阻,采用源漏极相连接的MOS管的栅极电容作为压控振荡器的偏置电路的低通滤波器的电容,使压控振荡器的偏置电路的低通滤波器具有大电阻、小电容的特点;本实用新型采用MOS管在线性工作区的导通电阻作为压控振荡器的偏置电路的低通滤波器的电阻,与现有技术中采用阱电阻和多晶硅电阻相比,能够大大较少偏置电路的低通滤波器的在晶片上的占用面积,本实用新型采用源漏极相连接的MOS管的栅极电容作为压控振荡器的偏置电路的低通滤波器的电容,也同样能大大较少偏置电路的低通滤波器的在晶片上的占用面积,从而能够实现低通滤波器的在晶片上的片上集成、并降低成本。本实用新型采用MOS管在线性工作区的导通电阻作为压控振荡器的偏置电路的低通滤波器的电阻,易于实施大电阻,从而能降低低通滤波器的拐点频率,提高产品性能。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步详细的说明:
图1是现有一种压控振荡器的偏置电路的电路图;
图2是本实用新型的压控振荡器的偏置电路实施例一的电路图;
图3是本实用新型的压控振荡器的偏置电路实施例四的电路图;
图4是本实用新型的压控振荡器的偏置电路实施例五的控制电路的电路图;
图5是本实用新型的压控振荡器的偏置电路实施例五的控制电路的工作原理示意图。
具体实施方式
实施例一
压控振荡器的偏置电路如图2所示,偏置电路包括第一组电流镜、第二组电流镜;
所述第一组电流镜包括第一MOS管M1、第二MOS管M2,第一MOS管M1、第二MOS管M2为沟道类型相同的晶体管;所述第二组电流镜包括第三MOS管M3、第四MOS管M4,第三MOS管M3、第四MOS管M4为与第一MOS管M1、第二MOS管M2沟道类型相反的晶体管;所述第一MOS管M1的栅极、漏极及所述第二MOS管M2的栅极接基准电流源,所述第一MOS管M1的源极和所述第二MOS管M2的源极接地;
所述第二组电流镜还包括第五MOS管M5、第六MOS管M6和第七MOS管M7,所述第五MOS管M5、第六MOS管M6、第七MOS管M7为与第一MOS管M1、第二MOS管M2沟道类型相反的晶体管;
所述第五MOS管M5的栅极、漏极与所述第六MOS管M6的栅极及所述第二MOS管M2的漏极相连;所述第五MOS管M5的源极与所述第三MOS管M3的漏极、栅极以及所述第六MOS管M6的源极相连;所述第六MOS管M6的漏极与所述第四MOS管M4的栅极以及所述第七MOS管M7的栅极相连;所述第七MOS管M7的源极、漏极与所述第三MOS管M3的源极以及所述第四MOS管M4的源极接电源电压VDD;所述第四MOS管M4的漏极用于和压控振荡器相连。
较佳的,所述基准电流源为带隙基准电流源。
实施例一中,所述第一组电流镜的基准电流路径由第一MOS管M1组成,镜像电流路径由第二MOS管M2组成。
所述第二组电流镜的基准电流路径由第三MOS管M3和第五MOS管M5组成,所述第二组电流镜的镜像电流路径由所述第四MOS管M4组成。所述第五MOS管M5、第六MOS管M6和第七MOS管M7构成一低通滤波器。
工作时,基准电流源为所述第一组电流镜的基准电流路径提供第一基准电流I0,在所述第一组电流镜的镜像电流路径和所述第二组电流镜的基准电流路径中流过第一偏置电流I1,在所述第二组电流镜的镜像电流路径中流过第二偏置电流I2,所述第二偏置电流I2提供给压控振荡器工作。其中所述第一偏置电流I1为所述第一基准电流I0的镜像电流,所述第二偏置电流I2为所述第一偏置电流I1的镜像电流。所述第五MOS管M5工作于饱和区,所述第五MOS管M5的栅源电压使所述第六MOS管M6导通并工作于线性区并形成一MOS管电阻,所述第七MOS管M7形成一MOS管电容,所述第六MOS管M6的电阻和所述第七MOS管M7的电容一起形成所述低通滤波器的电阻电容滤波单元,所述低通滤波器在所述第一偏置电流I1和所述第二偏置电流I2间滤除第一基准电流I0中的噪声,即滤除基准电流源产生的噪声。所述第六MOS管的电阻和所述第七MOS管的电容的大小要使形成的所述低通滤波器的拐点频率足够低,以滤除基准电流源产生的噪声。
实施例二
基于实施例一,所述第一MOS管M1和所述第二MOS管M2为等比例NMOS管,所述第三MOS管M3、第四MOS管M4、所述第五MOS管M5、第六MOS管M6和第七MOS管M7为PMOS管。
实施例二中,所述第五MOS管M5的栅源电压为所述第六MOS管M6提供偏置电压即栅源电压,使所述第六MOS管M6导通并工作于线性区并形成一MOS管电阻。所述第六MOS管M6的导通电阻的大小通过所述第五MOS管M5的沟道宽长比、所述第六MOS管M6的沟道宽长比和所述第一偏置电流I1的大小进行调节。所述第六MOS管M6的导通电阻和所述第五MOS管M5的沟道宽长比、所述第六MOS管M6的沟道宽长比和所述第一偏置电流I1的大小的关系如下公式所述:
gm5=μpCox(W/L)5(VGS5-VTH5) (1)
Ron6=[μpCox(W/L)6(VGS6-VTH6)]-1 (2)
VGS5=VGS6 (3)
上述公式中,gm5为所述第五MOS管M5的跨导,up为P型半导体材料的电导率,Cox为单位栅电容,(W/L)5为所述第五MOS管M5的沟道的宽长比,VGS5为所述第五MOS管M5的栅源电压,VTH5为所述第五MOS管M5的阈值电压;Ron6为所述第六MOS管M6的导通电阻,(W/L)6为所述第六MOS管M6的沟道的宽长比,VGS6为所述第六MOS管M6的栅源电压,VTH6为所述第六MOS管M6的阈值电压。
由(1)、(2)、(3)可以得到
因为作为二极管接法的所述第五MOS管M5永远工作在饱和区,所以
把(5)带入(4),得到
由公式(6)可知,所述第六MOS管M6的导通电阻Ron6只取决于所述第五MOS管M5、所述第六MOS管M6的器件尺寸以及第一偏置电流I1的大小,又因为所述第三MOS管M3、所述第五MOS管M5和所述第六MOS管M6都是相同类型的PMOS器件,它们具有相同的工艺参数,所以所述第六MOS管M6的导通电阻Ron6与温度以及工艺误差无关。同时,因为所述第七MOS管M7形成的MOS管电容工作在深度线性区,所以温度和工艺误差对它的影响也比较小。所以由所述第六MOS管M6和所述第七MOS管M7组成的RC低通滤波器的拐点频率也几乎不受温度和工艺误差的影响。
实施例三
基于实施例二,所述第七MOS管M7的尺寸大于所述第四MOS管M4的尺寸。
第七MOS管M7的尺寸大于第四MOS管M4的尺寸,第七MOS管M7形成的电容会大于第四MOS管M4的栅源电容,使第四MOS管M4的栅源电容对所述低通滤波器的拐点频率影响忽略掉。
实施例四
基于实施例三,压控振荡器的偏置电路如图3所示,所述第二组电流镜还包括第八MOS管M8;所述第八MOS管M8为与所述第六MOS管M6沟道类型相同的晶体管,所述第八MOS管M8的源极和所述第六MOS管M6的源极即节点A相连,所述第八MOS管M8的漏极和所述第六MOS管M6的漏极即节点B相连,所述第八MOS管M8的栅极接控制电压Vc。
较佳的,所述第八MOS管为PMOS开关管。
实施例四中,所述控制电压Vc用于控制所述第八MOS管M8在所述偏置电路接通瞬间开启,加快所述第六MOS管M6的开启速度,所述第六MOS管M6开启后,所述控制电压Vc控制所述第八MOS管M8关闭。
实施例五
基于实施例四,压控振荡器的偏置电路还包括一控制电路,所述控制电路用于产生所述控制电压Vc并控制所述第八MOS管M8的开和关;所述控制电路如图4所示,包括第九MOS管M9、第十MOS管M10、第一电阻R1、第二电阻R2和一迟滞电压比较器;
所述第九MOS管M9和所述第十MOS管M10为具有相同尺寸的PMOS管,所述第一电阻R1和所述第二电阻R2的电阻值相同。所述第九MOS管M9的源极和所述第十MOS管M10的源极都接电源电压VDD,所述第九MOS管M9的漏极、所述第一电阻R1的一端接所述迟滞电压比较器的反相输入端,所述第十MOS管M10的漏极、所述第二电阻R2的一端接所述迟滞电压比较器的同相输入端,所述第九MOS管M9的栅极接所述第六MOS管M6的源极即节点A,所述第十MOS管M10的栅极接所述第六MOS管M6的漏极即节点B,所述第一电阻R1的另一端和所述第二电阻R2的另一端接地,所述迟滞电压比较器的输出端输出所述控制电压Vc。
所述控制电路的工作原理如下:如图5所示,在电路启动瞬间,电源电压上升到VDD,由于所述第七MOS管M7的MOS管电容两端的电压不能突变,图3中B点电压也被拉升至VDD,从而使所述第四MOS管M4截止。而A点电压则为VDD-VSG4,所以A点电压低于B点电压。因为图4中所述第九MOS管M9和所述第十MOS管M10的栅极分别接到图3中的A、B两点,所以所述第九MOS管M9的栅极电压低于所述第十MOS管M10的栅极电压,导致的所述第九MOS管M9漏极电压即C点电压大于所述第十MOS管M10的漏极电压即D点电压,迟滞电压比较器(Comp)将输出低电压,迟滞电压比较器的输出端连接到图3中所述第八MOS管M8的栅极,从而使所述第八MOS管M8导通。所述第八MOS管M8导通电阻很小,从而使所述第七MOS管M7的栅极电压被迅速拉低,B点电压被迅速拉低至与A点电压相当的点位。当B、A两点的电位差小到一定程度,所述迟滞电压比较器输出高电平,关闭图3中的开关管即所述第八MOS管M8,整个偏置电路得以迅速进入稳定状态,所述第四MOS管M4导通并为压控振荡器VCO电路提供正常的低噪声偏置电流,整个偏置电路的稳定时间较短。
以上通过具体实施例对本实用新型进行了详细的说明,但这些并非构成对本实用新型的限制。在不脱离本实用新型原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本实用新型的保护范围。
Claims (7)
1.一种压控振荡器的偏置电路,偏置电路包括第一组电流镜、第二组电流镜;
所述第一组电流镜包括第一MOS管、第二MOS管,第一MOS管、第二MOS管为类型相同的晶体管;所述第二组电流镜包括第三MOS管、第四MOS管,第三MOS管、第四MOS管为与第一MOS管、第二MOS管类型相反的晶体管;所述第一MOS管的栅极、漏极及所述第二MOS管的栅极接基准电流源,所述第一MOS管的源极和所述第二MOS管的源极接地;其特征在于:
所述第二组电流镜还包括第五MOS管、第六MOS管和第七MOS管,所述第五MOS管、第六MOS管、第七MOS管为与第一MOS管、第二MOS管类型相反的晶体管;
所述第五MOS管的栅极、漏极与所述第六MOS管的栅极及所述第二MOS管的漏极相连;所述第五MOS管的源极与所述第三MOS管的漏极、栅极以及所述第六MOS管的源极相连;所述第六MOS管的漏极与所述第四MOS管的栅极以及所述第七MOS管的栅极相连;所述第七MOS管的源极、漏极与所述第三MOS管的源极以及所述第四MOS管的源极接电源电压;所述第四MOS管的漏极用于和压控振荡器相连。
2.如权利要求1所述压控振荡器的偏置电路,其特征在于:
所述第七MOS管的尺寸大于所述第四MOS管的尺寸。
3.如权利要求1所述压控振荡器的偏置电路,其特征在于:
所述基准电流源为带隙基准电流源。
4.如权利要求1所述压控振荡器的偏置电路,其特征在于:
所述第一MOS管、所述第二MOS管为NMOS管;所述第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管为PMOS管。
5.如权利要求4所述压控振荡器的偏置电路,其特征在于:
所述第二组电流镜还包括第八MOS管,所述第八MOS管M8为与所述第六MOS管M6类型相同的晶体管;所述第八MOS管的源极和所述第六MOS管的源极相连,所述第八MOS管的漏极和所述第六MOS管的漏极相连,所述第八MOS管的栅极接控制电压。
6.如权利要求5所述压控振荡器的偏置电路,其特征在于:
所述第八MOS管为PMOS开关管。
7.如权利要求5所述压控振荡器的偏置电路,其特征在于:
偏置电路还包括一控制电路;所述控制电路用于产生所述控制电压;
所述控制电路包括第九MOS管、第十MOS管、第一电阻、第二电阻和一迟滞电压比较器;
所述第九MOS管和所述第十MOS管为具有相同尺寸的PMOS管,所述第一电阻和所述第二电阻的电阻值相同;所述第九MOS管的源极和所述第十MOS管的源极都接电源电压,所述第九MOS管的漏极、所述第一电阻的一端接所述迟滞电压比较器的反相输入端,所述第十MOS管的漏极、所述第二电阻的一端接所述迟滞电压比较器的同相输入端,所述第九MOS管的栅极接所述第六MOS管的源极,所述第十MOS管的栅极接所述第六MOS管的漏极,所述第一电阻的另一端和所述第二电阻的另一端接地,迟滞电压比较器的输出端输出所述控制电压。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220325352 CN202663357U (zh) | 2012-07-06 | 2012-07-06 | 压控振荡器的偏置电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220325352 CN202663357U (zh) | 2012-07-06 | 2012-07-06 | 压控振荡器的偏置电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202663357U true CN202663357U (zh) | 2013-01-09 |
Family
ID=47458231
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201220325352 Expired - Fee Related CN202663357U (zh) | 2012-07-06 | 2012-07-06 | 压控振荡器的偏置电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202663357U (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107979356A (zh) * | 2017-12-21 | 2018-05-01 | 上海华力微电子有限公司 | 一种压控振荡器电路 |
CN108663579A (zh) * | 2017-04-01 | 2018-10-16 | 杭州晶华微电子有限公司 | 一种低功耗低成本交流信号检测电路 |
CN111162736A (zh) * | 2019-03-14 | 2020-05-15 | 奉加微电子(上海)有限公司 | 压控振荡器 |
CN113359941A (zh) * | 2021-05-26 | 2021-09-07 | 清华大学 | 一种用于信号放大的mos管电阻及其偏置电路 |
-
2012
- 2012-07-06 CN CN 201220325352 patent/CN202663357U/zh not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108663579A (zh) * | 2017-04-01 | 2018-10-16 | 杭州晶华微电子有限公司 | 一种低功耗低成本交流信号检测电路 |
CN108663579B (zh) * | 2017-04-01 | 2020-12-29 | 杭州晶华微电子有限公司 | 一种低功耗低成本交流信号检测电路 |
CN107979356A (zh) * | 2017-12-21 | 2018-05-01 | 上海华力微电子有限公司 | 一种压控振荡器电路 |
CN111162736A (zh) * | 2019-03-14 | 2020-05-15 | 奉加微电子(上海)有限公司 | 压控振荡器 |
CN111162736B (zh) * | 2019-03-14 | 2021-06-01 | 奉加微电子(上海)有限公司 | 压控振荡器 |
CN113359941A (zh) * | 2021-05-26 | 2021-09-07 | 清华大学 | 一种用于信号放大的mos管电阻及其偏置电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102545780B (zh) | 压控振荡器的偏置电路 | |
Krishnan et al. | NBTI impact on transistor and circuit: models, mechanisms and scaling effects [MOSFETs] | |
CN202663357U (zh) | 压控振荡器的偏置电路 | |
CN101310441B (zh) | 电流模式逻辑数字电路 | |
CN103856208B (zh) | 用于电平移位器的系统和方法 | |
CN103701411B (zh) | 一种具有温度和工艺自补偿特性的cmos松弛振荡器 | |
Wright et al. | Thickness limitations of SiO/sub 2/gate dielectrics for MOS ULSI | |
CN101320971B (zh) | 具有锁存电路的分频器及方法 | |
CN104956599A (zh) | 高速接收器电路和方法 | |
US20170149438A1 (en) | Facilitation of increased locking range transistors | |
Racanelli et al. | SiGe BiCMOS technology for communication products | |
CN103309391A (zh) | 高电源抑制比、低功耗基准电流及基准电压产生电路 | |
CN104201880A (zh) | 用于锁相环低电压下抗工艺涨落的低电流失配电荷泵电路 | |
CN105720970B (zh) | 一种基于FinFET器件的异或/同或门电路 | |
US20170324402A1 (en) | Power efficient high speed latch circuits and systems | |
CN102255498A (zh) | 电荷泵电路 | |
CN103379063B (zh) | 线性均衡器 | |
CN106919216A (zh) | 一种基于Cascode电流镜结构的物理不可克隆电路 | |
CN101964659B (zh) | 电压电流转换器 | |
CN105630058A (zh) | 一种改进型片上线性稳压器 | |
CN102681580B (zh) | 一种电流源电路 | |
CN101976949B (zh) | 基于差分结构的快速抗干扰电流采样电路 | |
CN102957316A (zh) | 一种低电荷注入电荷泵及低电荷注入的方法 | |
CN203350760U (zh) | 高电源抑制比、低功耗基准电流及基准电压产生电路 | |
CN101521226B (zh) | 金属氧化物半导体晶体管及其制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130109 Termination date: 20130706 |