CN201867469U - 一种扫描链测试电路 - Google Patents

一种扫描链测试电路 Download PDF

Info

Publication number
CN201867469U
CN201867469U CN2010206103920U CN201020610392U CN201867469U CN 201867469 U CN201867469 U CN 201867469U CN 2010206103920 U CN2010206103920 U CN 2010206103920U CN 201020610392 U CN201020610392 U CN 201020610392U CN 201867469 U CN201867469 U CN 201867469U
Authority
CN
China
Prior art keywords
clock
trigger
selector
generation unit
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2010206103920U
Other languages
English (en)
Inventor
董欣
邹杨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuxi Vimicro Corp
Original Assignee
Wuxi Vimicro Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi Vimicro Corp filed Critical Wuxi Vimicro Corp
Priority to CN2010206103920U priority Critical patent/CN201867469U/zh
Application granted granted Critical
Publication of CN201867469U publication Critical patent/CN201867469U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本实用新型提供一种扫描链测试电路,其包括用于输入初始时钟的时钟输入端、锁相环、时钟生成单元、门控单元、第一选择器、功能触发器、门控逻辑单元、第二选择器和第三选择器,其中所述第二选择器利用测试使能选择初始时钟或所述锁相环输出的时钟以作为所述时钟生成单元中触发器的时钟端输入;所述第三选择器利用测试使能选择初始时钟或时钟生成单元输出的时钟以作为所述门控逻辑单元中触发器的时钟端输入。

Description

一种扫描链测试电路
【技术领域】
本实用新型涉及电路领域,特别是涉及一种扫描链测试电路。
【背景技术】
门控时钟是现有集成电路中常用的降低功耗的方法,主要是通过对生成的时钟与门控信号进行“与”、“或”或者在必要时进行所存(latch)等技术使时钟稳定在某个状态不翻转,降低这些时钟所驱动的触发器动态功耗的技术。
扫描链测试技术是常用的对大规模集成电路进行测试的方法,通过将各个触发器串联成串,通过控制各触发器的状态,实现对电路可观测的测试方法和测试电路。在这种测试下通过要求各个触发器的时钟直接从外部时钟而来,不经过门控单元的控制。如图1所示,其中图(a)示出了一触发器,所述触发器的输入端(D端)的来源有两个,一个是DI(Data Input),另一个是SI(Scan Input),扫描链致能信号(Scan Enable,简称SE)对输入DI和SI进行选择以作为触发器的输入端D的输入。一般的,DI是功能输入,这个在芯片外边通常是看不到的,SI可以通过外边的激励输入进去。在标准含扫描链测试功能的寄存器单元中,可以看出寄存器除了CK(时钟端),还有三个输入(DI/SI/SE),这个功能已经包含在标准的寄存器单元里了,如图(b)所示。图(b)为标准的扫描链测试方法,先通过SI端把需要的激励输入进去,然后切换到功能模式,然后再把功能模式的输出通过SO端把结果输出以进行观测。
现有技术中,时钟生成单元通常不进行扫描链的测试,而是通过例如测试锁相环的时候进行的附加测试。现有技术中,时钟生成单元、门控单元与各触发器的电路图如图2所示,图2为现有技术中的扫描链测试电路,其包括初始时钟、锁相环、时钟生成单元、门控逻辑、门控单元、触发器。此时,扫描链致能信号SE通过对初始时钟和测试使能的选择来仅作为功能触发器的时钟端的输入,即只有功能触发器可以正常使用扫描链进行测试,而图中的门控单元以及门控逻辑单元无法插入到扫描链中,检测覆盖率受到影响。
因此有必要提出一种新的技术方案来解决上述问题。
【实用新型内容】
本部分的目的在于概述本实用新型的实施例的一些方面以及简要介绍一些较佳实施例。在本部分以及本申请的说明书摘要和实用新型名称中可能会做些简化或省略以避免使本部分、说明书摘要和实用新型名称的目的模糊,而这种简化或省略不能用于限制本实用新型的范围。
本实用新型的目的之一在于提供一种扫描链测试电路,其可以提高扫描链覆盖率,实现简单且不影响正常的扫描链测试。
根据本实用新型的,本实用新型提供一种扫描链测试电路,其包括用于输入初始时钟的时钟输入端、锁相环、时钟生成单元、门控单元、第一选择器、功能触发器、门控逻辑单元、第二选择器和第三选择器,其中所述第二选择器利用测试使能选择初始时钟或所述锁相环输出的时钟以作为所述时钟生成单元中触发器的时钟端输入;所述第三选择器利用测试使能选择初始时钟或时钟生成单元输出的时钟以作为所述门控逻辑单元中触发器的时钟端输入。
进一步的,其还包括有第四选择器,其利用测试使能选择所述门控逻辑单元中的触发器的输出或外接电平作为所述门控单元的门控信号以保证各个门控单元打开,其中所述外接电平为高电平或低电平中的一种。
更进一步的,所述初始时钟输入给所述锁相环,所述锁相环与时钟生成单元中的触发器的输入端直接或间接相连,所述时钟生成单元的输出端与门控单元的输入端相连,所述门控单元的输出端与第一选择器的输入端相连,所述第一选择器的输出端与功能触发器的时钟端相连,所述门控逻辑单元中的触发器的输出端与各门控单元的输入端相连。
更进一步的,所述第一选择器利用所述测试使能选择初始时钟或门控单元输出的信号以作为功能触发器的时钟端的输入。
更进一步的,所述时钟生成单元、门控单元、第一选择器、第二选择器以及功能触发器的数目相同。
进一步的,所述测试使能包括有效使能和无效使能。
更进一步的,所述功能触发器、时钟生成单元中的触发器和门控逻辑单元中的触发器为D触发器或RS触发器。
与现有技术相比,本实用新型提供一种改进的扫描链测试电路,其对时钟生成单元中的触发器和门控逻辑单元中的触发器均加入一选择器,所述选择器可以通过测试使能(即扫描链致能信号SE)对触发器时钟的两个输入进行选择,从而将时钟生成单元和门控逻辑单元加入测试扫描链中,提高了扫描链的覆盖率,且实现简单,不影响正常的扫描链测试。
【附图说明】
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:
图1为具有选择输入功能的触发器;
图2为现有技术中的扫描链测试电路;和
图3为实用新型中扫描链测试电路在一个实施例中的电路图。
【具体实施方式】
本实用新型的详细描述主要通过程序、步骤、逻辑块、过程、电路或其他象征性的描述来直接或间接地模拟本实用新型技术方案的运作。为透彻的理解本实用新型,在接下来的描述中陈述了很多特定细节。而在没有这些特定细节时,本实用新型则可能仍可实现。所属领域内的技术人员使用此处的这些描述和陈述向所属领域内的其他技术人员有效的介绍他们的工作本质。换句话说,为避免混淆本实用新型的目的,由于熟知的方法和程序已经容易理解,因此它们并未被详细描述。
此处所称的“一个实施例”或“实施例”是指可包含于本实用新型至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。此外,表示一个或多个实施例的方法、电路图、流程图或功能框图中的模块顺序并非固定的指代任何特定顺序,也不构成对本实用新型的限制。
本实用新型提供一种改进的扫描链测试电路,其对现有的扫描链中的时钟生成单元中的触发器和门控逻辑单元中的触发器均加入一选择器,其可以通过测试使能(即扫描链使能信号SE)对触发器时钟的两个输入进行选择,从而将时钟生成单元和门控逻辑单元加入测试扫描链中。本实用新型是现有技术中(图1中的扫描链测试电路)的改进,其具体结构参见图3所示。
图3为实用新型中扫描链测试电路在一个实施例中的电路图。所述扫描链测试电路包括用于输入初始时钟的时钟输入单元、锁相环、时钟生成单元、门控逻辑单元、门控单元、第一选择器和功能触发器。所述扫描链测试电路在具体实现时,所述时钟生成单元有多个,所述门控逻辑单元、第一选择器、功能触发器的数目均与所述时钟生成单元的数目相同。
本实用新型中所述扫描链测试电路与图1中相同的部分电路具体连接为:所述时钟输入单元输入初始时钟,并将所述初始时钟输送给所述锁相环(即PLL),所述锁相环与所述时钟生成单元中的触发器(未示出)的输入端直接或间接相连,所述时钟生成单元的输出端与所述门控单元的输入端相连,所述门控单元的输出端与所述第一选择器的输入端相连,所述第一选择器的输出端与所述功能触发器的时钟输入端相连;所述门控逻辑单元中的触发器的输出端与所述门控单元的输入端相连。其中所述第一选择器利用所述测试使能选择所述初始时钟或所述门控单元生成的信号作为第一选择器的输出,且其输出作为所述对应功能触发器的时钟端的输入信号。
上述描述的相连可以是直接相连也可以是间接相连,在实际应用中可根据具体电路需要进行直接或间接相连。
这里所述测试使能包括有效使能和无效使能,当测试使能为有效使能时,则第一选择器中通过所述有效使能选择所述门控单元输出的时钟以作为所述功能触发器的时钟输入,否则选择所述初始时钟作为所述功能触发器的时钟输入,此时电路处于正常的工作状态。
由此可知,上述扫描链测试电路保证了所述各个功能触发器进入扫描链。这种结构对时钟生成单元和门控逻辑单元并没有进行测试。而在实际应用中,对时钟生成单元和门控逻辑单元的测试也是相当重要的,所以本实用新型对其缺陷进行如下改进。
与图1中示出的扫描链测试电路相比,本实用新型中的扫描链测试电路做了进一步的改进,其改进之处具体为:
在锁相环和每个时钟生成单元之间均加入了一个第二选择器,所述第二选择器的输入分别为:初始时钟、锁相环输出的时钟、测试使能,所述测试使能选择初始时钟或锁相环输出的时钟以作为第二选择器的输出,并进一步作为所述时钟生成单元中触发器的时钟端的输入信号。
由于所述第二选择器根据测试使能选择初始时钟和所述锁相环生成的时钟中的一个时钟以作为时钟生成单元中的触发器的时钟端的输入信号,因此保证时钟生成单元进入测试扫描链中。
同样,这里的第二选择器在测试使能为有效使能时则选择所述锁相环输出的时钟作为所述时钟生成单元中的触发器的时钟输入,否则选择所述初始时钟作为所述时钟生成单元中的触发器的时钟输入。
同时,本实用新型中的扫描链测试电路对所述门控逻辑单元的触发器加入一第三选择器,所述第三选择器的三个输入端分别为初始时钟、时钟生成单元生成的时钟、测试使能,其中所述测试使能选择所述初始时钟或所述时钟生成单元生成的时钟来作为所述第三选择器的输出,并进一步作为所述门控逻辑单元的触发器的时钟端的输入信号,从而保证所述门控逻辑单元也进入了测试扫描链中。
这里的所述第三选择器在测试使能为有效使能时则选择时钟生成单元输出的时钟作为所述门控逻辑单元中的触发器的时钟输入,否则选择初始时钟作为所述门控逻辑单元中的触发器的时钟输入。
在所述门控逻辑单元中的触发器和所述门控单元之间加入一第四选择器,所述第四选择器的输入端分别为所述门控逻辑单元中的触发器的输出、外接电平(如高电平1或低电平0)、测试使能,所述测试使能选择所述门控逻辑单元的触发器的输出或外接电平。这样,由于门控逻辑单元也进入了扫描链,测试使能对门控逻辑单元的触发器的输入和输出带来影响,从而进一步影响所述门控单元的门控信号(即门控单元的控制信号),若控制信号错误,会导致所述门控单元被错误锁定,进而导致门控单元无法在测试时让时钟自由通过,因此所有门控单元的门控信号在测试时通过测试使能端口输出的有效使能进行控制,让各个门控单元打开以保证以影响正常的扫描链测试。
当所述第四选择器为与门时,可以将所述外接电平置为1,当第四选择器为或门时,可以将所述外接电平置为0或1,当然,所述第四选择器还可以为其他器件,但只需要保证输入的外接信号能够使得第四选择器输出的信号(即门控信号)可以始终在测试使能有效时保证控制门控单元即可。
本实用新型就现有技术进一步提出通过测试使能对所述时钟生成单元中的触发器以及所述门控逻辑单元中的触发器的时钟端进行控制,当然,在实际应用中,同样也可以根据需要对所述时钟生成单元中的触发器以及所述门控逻辑单元的触发器的其他输入端(如输入端D等)进行控制。
在具体应用中,所述触发器可以为D触发器,也可以为RS触发器,也可以为其它类型的触发器或器件。
综上所述,本实用新型通过在时钟生成单元中的触发器和门控逻辑单元中的触发器均对应的加入了一选择器,其可以通过测试使能对触发器时钟的两个输入进行选择,从而将时钟生成单元和门控逻辑单元加入测试扫描链中,实现简单,且在不影响正常的扫描链测试的情况下提高了扫描链覆盖率。
上述说明已经充分揭露了本实用新型的具体实施方式。需要指出的是,熟悉该领域的技术人员对本实用新型的具体实施方式所做的任何改动均不脱离本实用新型的权利要求书的范围。相应地,本实用新型的权利要求的范围也并不仅仅局限于前述具体实施方式。

Claims (7)

1.一种扫描链测试电路,其包括用于输入初始时钟的时钟输入端、锁相环、时钟生成单元、门控单元、第一选择器、功能触发器、门控逻辑单元,其特征在于:其还包括有第二选择器和第三选择器,
所述第二选择器利用测试使能选择初始时钟或所述锁相环输出的时钟以作为所述时钟生成单元中触发器的时钟端输入;
所述第三选择器利用测试使能选择初始时钟或时钟生成单元输出的时钟以作为所述门控逻辑单元中触发器的时钟端输入。
2.根据权利要求1所述的扫描链测试电路,其特征在于:其还包括有第四选择器,其利用测试使能选择所述门控逻辑单元中的触发器的输出或外接电平作为所述门控单元的门控信号以保证各个门控单元打开,其中所述外接电平为高电平或低电平中的一种。
3.根据权利要求2所述的扫描链测试电路,其特征在于:所述初始时钟输入给所述锁相环,所述锁相环与时钟生成单元中的触发器的输入端直接或间接相连,所述时钟生成单元的输出端与门控单元的输入端相连,所述门控单元的输出端与第一选择器的输入端相连,所述第一选择器的输出端与功能触发器的时钟端相连,所述门控逻辑单元中的触发器的输出端与各门控单元的输入端相连。
4.根据权利要求3所述的扫描链测试电路,其特征在于:所述第一选择器利用所述测试使能选择初始时钟或门控单元输出的信号以作为功能触发器的时钟端的输入。
5.根据权利要求3所述的扫描链测试电路,其特征在于:所述时钟生成单元、门控单元、第一选择器、第二选择器以及功能触发器的数目相同。
6.根据权利要求1所述的扫描链测试电路,其特征在于:所述测试使能包括有效使能和无效使能。
7.根据权利要求1-6中任一项所述的扫描链测试的电路,其特征在于:所述功能触发器、时钟生成单元中的触发器和门控逻辑单元中的触发器为D触发器、RS触发器或其它器件。
CN2010206103920U 2010-11-16 2010-11-16 一种扫描链测试电路 Expired - Fee Related CN201867469U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010206103920U CN201867469U (zh) 2010-11-16 2010-11-16 一种扫描链测试电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010206103920U CN201867469U (zh) 2010-11-16 2010-11-16 一种扫描链测试电路

Publications (1)

Publication Number Publication Date
CN201867469U true CN201867469U (zh) 2011-06-15

Family

ID=44138621

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010206103920U Expired - Fee Related CN201867469U (zh) 2010-11-16 2010-11-16 一种扫描链测试电路

Country Status (1)

Country Link
CN (1) CN201867469U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102043123A (zh) * 2010-11-16 2011-05-04 无锡中星微电子有限公司 一种扫描链测试电路
CN105911461A (zh) * 2016-04-26 2016-08-31 湖北理工学院 环形链分时复用测试端口的测试结构
CN114217211A (zh) * 2021-12-15 2022-03-22 四川创安微电子有限公司 一种降低扫描链动态测试功耗的电路及其控制方法
CN115616387A (zh) * 2022-12-06 2023-01-17 长沙驰芯半导体科技有限公司 一种基于芯片的控制信号校准方法、系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102043123A (zh) * 2010-11-16 2011-05-04 无锡中星微电子有限公司 一种扫描链测试电路
CN102043123B (zh) * 2010-11-16 2013-06-12 无锡中星微电子有限公司 一种扫描链测试电路
CN105911461A (zh) * 2016-04-26 2016-08-31 湖北理工学院 环形链分时复用测试端口的测试结构
CN114217211A (zh) * 2021-12-15 2022-03-22 四川创安微电子有限公司 一种降低扫描链动态测试功耗的电路及其控制方法
CN114217211B (zh) * 2021-12-15 2023-09-01 四川创安微电子有限公司 一种降低扫描链动态测试功耗的电路及其控制方法
CN115616387A (zh) * 2022-12-06 2023-01-17 长沙驰芯半导体科技有限公司 一种基于芯片的控制信号校准方法、系统

Similar Documents

Publication Publication Date Title
CN102043123B (zh) 一种扫描链测试电路
CN103576082B (zh) 低功率扫描触发器单元
CN102970013B (zh) 基于扫描链的芯片内部寄存器复位方法及复位控制装置
US7353441B2 (en) Flip flop circuit and apparatus using a flip flop circuit
WO2021134220A1 (zh) 芯片、芯片测试方法及电子设备
US5406216A (en) Technique and method for asynchronous scan design
US6380780B1 (en) Integrated circuit with scan flip-flop
CN201867469U (zh) 一种扫描链测试电路
US11680981B2 (en) Test access port with address and command capability
US7222276B2 (en) Scan test circuit including a control test mode
JPS63243890A (ja) 半導体集積回路装置
US6693460B2 (en) Scan flip-flop and semiconductor integrated circuit device
US20100148836A1 (en) Contention-Free Level Converting Flip-Flops for Low-Swing Clocking
US20110181331A1 (en) Integrated circuit with leakage reduction in static nets
US20070260951A1 (en) Uncompromised standard input set-up time with improved enable input set-up time characteristics in a storage circuit
US7117394B2 (en) Built-in self-test circuit
US6381720B1 (en) Test circuit and method for system logic
CN102938642A (zh) 基于扫描链的芯片内部寄存器的复位方法
JPH10339769A (ja) 遅延テスト方法および該遅延テスト方法に使用するフリップフロップ
CN107393593B (zh) 一种基于扫描链的芯片问题定位的方法
US7289926B2 (en) System and method for examining high-frequency clock-masking signal patterns at full speed
CN110098821A (zh) 触发器电路及集成电路
CN110098829B (zh) 锁存器电路及集成电路
CN207720100U (zh) 一种cpld双边沿触发器电路
CN108647480A (zh) 一种时钟网络电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110615

Termination date: 20111116