CN201465098U - 一种多通道交叉的dma - Google Patents
一种多通道交叉的dma Download PDFInfo
- Publication number
- CN201465098U CN201465098U CN2009200295483U CN200920029548U CN201465098U CN 201465098 U CN201465098 U CN 201465098U CN 2009200295483 U CN2009200295483 U CN 2009200295483U CN 200920029548 U CN200920029548 U CN 200920029548U CN 201465098 U CN201465098 U CN 201465098U
- Authority
- CN
- China
- Prior art keywords
- dma
- channel
- utility
- passage
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000001514 detection method Methods 0.000 claims description 5
- 230000005540 biological transmission Effects 0.000 abstract description 19
- 230000002093 peripheral effect Effects 0.000 abstract description 13
- 238000010586 diagram Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000011161 development Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Landscapes
- Bus Control (AREA)
Abstract
本实用新型公开了一种多通道交叉的DMA,属于数据传输技术领域,其结构包括DMA通道和DMA控制器,DMA通道为多个,DMA控制器包括arbiter(仲裁管理器),arbiter连接每个DMA通道并且对各个DMA通道进行循环检测;每个DMA通道均设置有FIFO(是英文First In First Out的缩写,是一种先进先出的数据缓存器)。本实用新型的一种多通道交叉的DMA和现有技术相比,采用突发的传输方式,各个通道有相同的机会进行DMA传输,实现多个不同外设分时交叉共享DMA进行数据传输。
Description
技术领域
本实用新型涉及一种数据传输技术,具体地说是一种多通道交叉的DMA。
背景技术
随着微电子跟计算机技术的发展,有越来越多的外设需要连接到系统中,像网络、USB、UART等。另外对处理器性能的要求也在不断的提高,除了改进芯片的制造工艺来提高处理器的频率外,采用一些新的体系结构来减轻CPU的负担也被广泛应用,在这种情况下,DMA(Direct Memory Access直接存储器访问)很快发展起来。
DMA作为一个专门用于控制外设与内存进行数据传输的部件,可以有效的减轻CPU的工作任务。因为在很多情况下,CPU不是用来计算而是用来传输数据,这样就使的CPU的使用效率降低,引入DMA后,外围器件所要传输的数据直接通过DMA传给内存,而CPU在这个时间可以继续进行相应的运算和数据处理,从而提高的CPU的利用效率。
在实现DMA传输时,是由DMA控制器直接掌管总线,因此,DMA传输前,CPU要把总线控制权交给DMA控制器,而在结束DMA传输后,DMA控制器应立即把总线控制权再交回给CPU。
随着目前信息技术的发展,数据的传输量越来越大,而且需要外围设备也逐渐增多,这样就会出现一个外围设备由于数据量大而长时间占用总线传输数据,其他的设备数据无法传输的情况,如何解决这种情况是目前的重点。
实用新型内容
本实用新型的技术任务是针对以上不足之处,提供一种采用突发的传输方式,使各个外围设备分时共享DMA数据传输的一种多通道交叉的DMA。
本实用新型解决其技术问题所采用的技术方案是:包括DMA通道和DMA控制器,DMA通道为多个,DMA控制器包括arbiter(仲裁管理器),arbiter连接每个DMA通道并且对各个DMA通道进行循环检测。
DMA通道为8个,每个DMA通道均设置有FIFO(是英文First In FirstOut的缩写,是一种先进先出的数据缓存器)。
使用时,本实用新型的一种多通道交叉的DMA通过AHB总线与CPU相连;直接与外部设备连接。
电路工作过程是如下:首先DMA控制器的arbiter会不断的循环检测各个DMA通道,根据各个DMA通道的FIFO的输出信号来进行判断,当arbiter检测到某一个DMA通道的FIFO存取的数据满足要求,DMA控制器将会发送一个中断请求给CPU,CPU释放AHB总线给DMA,然后DMA进行数据传输;为了防止一个DMA通道过长时间的占用AHB总线,采用突发的传输方式,一次传输的数据的多少可以提前设定,当传送完一定的数据后释放AHB总线给CPU,然后DMA通道将继续进入被监测状态;这时arbiter继续进行循环检测,当满足条件后再向CPU发送中断请求去申请总线。
本实用新型的一种多通道交叉的DMA和现有技术相比,采用突发的传输方式,各个通道有相同的机会进行DMA传输,实现多个不同外设分时交叉共享DMA进行数据传输;因而,具有很好的推广使用价值。
附图说明
下面结合附图对本实用新型进一步说明。
附图1为一种多通道交叉的DMA的使用状态的电路连接框图。
图中:虚线框A内为未使用本实用新型时的外设向CPU传输数据的电路连接框图;虚线框B内为使用本实用新型时的外设向CPU传输数据的电路连接框图。
具体实施方式
下面结合附图和具体实施例对本实用新型作进一步说明。
本实用新型的一种多通道交叉的DMA,其结构包括DMA通道和DMA控制器,DMA通道为8个,DMA控制器包括arbiter(仲裁管理器),arbiter连接每个DMA通道并且对各个DMA通道进行循环检测。
每个DMA通道均设置有FIFO(是英文First In First Out的缩写,是一种先进先出的数据缓存器)。
如图1所示,连接到本实用新型的一种多通道交叉的DMA的外设包括UART3 16550控制器、I2S控制器等;之前这些外设是可以通过APB总线然后经过AHB总线跟CPU进行数据通信;加入本实用新型的一种多通道交叉的DMA后,可以直接通过DMA将外设的数据送到AHB总线上,并且不占用CPU。
图1中,APB MASTER是APB总线的主设备,AHB SLAVE是AHB总线的主设备,AHB MST是AHB总线的主设备。
本实用新型的一种多通道交叉的DMA其加工制作非常简单方便,按说明书附图所示加工制作即可。
除说明书所述的技术特征外,均为本专业技术人员的已知技术。
Claims (2)
1.一种多通道交叉的DMA,包括DMA通道和DMA控制器,其特征在于DMA通道为多个,DMA控制器包括仲裁管理器,仲裁管理器连接每个DMA通道并且对各个DMA通道进行循环检测。
2.根据权利要求1所述的一种多通道交叉的DMA,其特征在于DMA通道为8个,每个DMA通道均设置有FIFO。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009200295483U CN201465098U (zh) | 2009-07-14 | 2009-07-14 | 一种多通道交叉的dma |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009200295483U CN201465098U (zh) | 2009-07-14 | 2009-07-14 | 一种多通道交叉的dma |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201465098U true CN201465098U (zh) | 2010-05-12 |
Family
ID=42392446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009200295483U Expired - Fee Related CN201465098U (zh) | 2009-07-14 | 2009-07-14 | 一种多通道交叉的dma |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201465098U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101937409A (zh) * | 2010-09-02 | 2011-01-05 | 中国电子科技集团公司第三十八研究所 | 分时复用存储器直接访问控制器 |
CN108226741A (zh) * | 2016-12-14 | 2018-06-29 | 中国航空工业集团公司西安航空计算技术研究所 | 一种dma自测试电路 |
-
2009
- 2009-07-14 CN CN2009200295483U patent/CN201465098U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101937409A (zh) * | 2010-09-02 | 2011-01-05 | 中国电子科技集团公司第三十八研究所 | 分时复用存储器直接访问控制器 |
CN108226741A (zh) * | 2016-12-14 | 2018-06-29 | 中国航空工业集团公司西安航空计算技术研究所 | 一种dma自测试电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101901200B (zh) | 一种基于双AHB Master接口的片上DMA控制器实现方法 | |
CN102354305B (zh) | 设备间串行通信系统及方法 | |
CN101937412B (zh) | 一种片上系统及其访问方法 | |
US9632557B2 (en) | Active state power management (ASPM) to reduce power consumption by PCI express components | |
CN102664779B (zh) | 一种can总线数据传送方法 | |
US20080282007A1 (en) | METHOD AND SYSTEM FOR CONTROLLING TRANSMISSION and EXECUTION OF COMMANDS IN AN INTEGRATED CIRCUIT DEVICE | |
CN111901164B (zh) | Ocp nic网卡的适配控制方法、装置、设备及系统 | |
CN103617138A (zh) | 多主机仲裁方法及多主机通信系统 | |
CN103714027A (zh) | 一种直接内存存取控制器的数据传输方法及装置 | |
EP3238000A1 (en) | Method and apparatus to control a link power state | |
CN101498963B (zh) | 一种降低cpu功耗的方法和一种cpu、一种数字芯片 | |
CN101930422A (zh) | 一种基于多层ahb总线的多核cpu互连结构 | |
CN201465098U (zh) | 一种多通道交叉的dma | |
CN103077144A (zh) | 一种确保数据完整的spi通讯接口及其通讯方法 | |
WO2015195790A1 (en) | Universal serial bus (usb) communication systems and methods | |
CN107566301A (zh) | 一种实现RapidIO交换机系统总线速度自动配置的方法及装置 | |
CN113946537A (zh) | 一种加速装置及服务器 | |
CN1879096A (zh) | 从AMBAAHB总线协议到i960-like总线协议的总线接口转换装置 | |
CN102708079B (zh) | 应用于微控制器的控制数据传输的方法及系统 | |
CN116010308A (zh) | 一种dma数据流仲裁器设计 | |
CN113961489B (zh) | 数据访问的方法、装置、设备及存储介质 | |
CN203117968U (zh) | 一种spi通讯接口 | |
CN103049409B (zh) | 一种单向高速数据传输的控制方法 | |
CN102004716A (zh) | 实现设备共享的系统及其方法 | |
KR100475438B1 (ko) | 데이터 버스 시스템 및 버스간 크로스 액세스 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100512 Termination date: 20120714 |