CN1881165A - 具高速外围元件内连接总线的闪存储存装置 - Google Patents

具高速外围元件内连接总线的闪存储存装置 Download PDF

Info

Publication number
CN1881165A
CN1881165A CN 200510078185 CN200510078185A CN1881165A CN 1881165 A CN1881165 A CN 1881165A CN 200510078185 CN200510078185 CN 200510078185 CN 200510078185 A CN200510078185 A CN 200510078185A CN 1881165 A CN1881165 A CN 1881165A
Authority
CN
China
Prior art keywords
flash memory
interface
storage device
internal connection
speed peripheral
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN 200510078185
Other languages
English (en)
Inventor
郑文贵
颜暐駩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Phison Electronics Corp
Original Assignee
Phison Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Phison Electronics Corp filed Critical Phison Electronics Corp
Priority to CN 200510078185 priority Critical patent/CN1881165A/zh
Publication of CN1881165A publication Critical patent/CN1881165A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Bus Control (AREA)

Abstract

本发明涉及具高速外围元件内连接总线的虚拟整合式驱动电子接口闪存储存装置,其微控制器分别连接有闪存及高速外围元件内连接总线连接接口,且设置有闪存接口、高速外围元件内连接总线接口及虚拟整合式驱动电子模块,该电子模块包括整合式驱动电子的虚拟主控端及虚拟装置端,当主机端通过高速外围元件内连接总线对储存装置下达储存或读取的整合式驱动电子接口指令时,该指令会传送至虚拟整合式驱动电子接口模块,并在其中将指令完成,所要存储或读取的资料的数据处理动作再经由闪存接口与闪存完成,使储存装置内的资料于传输时可达到高速外围元件内连接总线所提供的传输速率,主控端会认为储存装置为整合式驱动电子接口装置,而非单纯的高速外围元件内连接总线装置。

Description

具高速外围元件内连接总线的闪存储存装置
技术领域
本发明涉及一种具高速外围元件内连接总线(PCI Express)的虚拟整合式驱动电子接口(IDE)闪存储存装置,尤指利用高速外围元件内连接总线(PCI Express)作为传输接口的虚拟整合式驱动电子接口(IDE)的闪存储存装置。
背景技术
现今计算机科技以日新月异的速度成长,其计算机的发展趋势亦朝运算功能强及速度快的方向迈进,且因时下的中央处理器(CPU)的时脉太快,其它的外围设备的传输速度根本无法跟上中央处理器的处理速度,因此,就算中央处理器的效能继续提升,也不会有太大的改善,这是因为计算机的效能取决于整个系统,必须将整个计算机架构做一改良,才能令中央处理器的效能发挥到极至。
然而,传输资料的速度取决于总线的传输速度,为了能使计算机的效能提升,相关业者无不在总线的传输速度上改良,例如连接硬盘机的整合式驱动电子接口(IDE)的传输速度已达到160MB/s、网络线由10Mb/s提升到1Gb/s,串接端口的R S-232更被传输速率480Mb/s的万用串行总线(USB)所取代,且目前传输速率高达133MB/s外围元件内连接总线(PCI)更将其单向信道的传输速率提高到250MB/s,成为新一代的高速外围元件内连接总线(PCI Express),且此种高速外围元件内连接总线(PCI Express)更提供了支持热插拔的控制功能,所以,此高速外围元件内连接总线(PCI Express)更能为使用者所接受。
再者,自闪存问世以来已以低耗能非挥发性、耐震、高储存密度等迷人的特性,在许多可移植性装置中,渐渐取代EEPROM或电池供电的内存,更由于目前半导体技术日益精进,闪存的储存密度与传输速更是有突飞猛进的成长,因此闪存在许多应用更可以取代硬式磁盘驱动器等传统储存媒体,然而,目前利用闪存所制成的储存装置大多利用万用串行总线(USB)或整合式驱动电子接口(IDE)作为传输接口,而万用串行总线(USB)与整合式驱动电子接口(IDE)的传输速率只有480Mb/s和160MB/s,其传输速率无法跟上闪存的读写速度,使得这一类利用闪存所制成的储存装置,在使用上会被主机端(Host)的万用串行总线(USB)或整合式驱动电子接口(IDE)所限制住,而无法达到其本身最好的状态。
又,在一个程序开发的系统或是软件程序中,都会提供某几种结合了编辑、编译、除错、档案管理和执行为一体的环境接口,此环境接口可让程序设计师执行开发一个应用程序所需要的大部分工作,因此,在主机端所执行的软件会以特定的环境接口与接口设备做沟通,所以外围设备必须具备主机端的环境接口,才可执行由主机端所传来的指令。
所以,要如何使闪存所制成的储存装置可利用传输速度更快的总线作为其传输接口,并可与主机端所设置的环境接口做沟通,以达到其本身的最好状态,即为从事此行业的相关厂商所亟欲研究改善的方向所在。
发明内容
本发明的主要目的在于克服现有技术的不足与缺陷,提出一种具高速外围元件内连接总线(PCI Express)的虚拟整合式驱动电子接口(IDE)闪存储存装置,利用高速外围元件内连接总线(PCI Express)作为主机端与储存装置之间的传输接口,且储存装置设置有微控制器,而微控制器设置有虚拟整合式驱动电子接口(IDE)模块,使储存装置的闪存与主机端存取资料时可达到高速外围元件内连接总线的最佳速率,同时亦拥有整合式驱动电子接口特性。
为达上述目的,本发明提供一种具高速外围元件内连接总线(PCI Express)的虚拟整合式驱动电子接口(IDE)闪存储存装置,该储存装置具有微控制器、闪存及高速外围元件内连接总线连接接口;其中:
该微控制器具有可将资料转换为闪存格式的闪存接口、可将资料转换为高速外围元件内连接总线格式的高速外围元件内连接总线接口、及虚拟整合式驱动电子接口模块,且虚拟整合式驱动电子接口模块设置有可接收主机端所下达整合式驱动电子接口的指令的整合式驱动电子接口主控端及可完成整合式驱动电子接口的指令的整合式驱动电子接口装置端;
该闪存经虚拟整合式驱动电子接口连接于微控制器,且闪存可储存资料或将资料由闪存中读出;
该高速外围元件内连接总线连接接口可供连接至主机端所设置的高速外围元件内连接总线,且高速外围元件内连接总线连接接口连接于微控制器,由此当储存装置连接于主机端时,该储存装置的微控制器会对主机端宣告储存装置为一个整合式驱动电子接口主机端,且主机端所下达的整合式驱动电子接口指令会传送至虚拟整合式驱动电子接口模块,并由整合式驱动电子接口模块来完成指令,而储存装置内的闪存的资料会根据指令并通过微控制器所设置的闪存接口及高速外围元件内连接总线接口将资料转换为闪存或高速外围元件内连接总线所能接受的资料格式,再传至主机端或闪存储存。
根据上述的目的,由于该储存装置具有微控制器,且微控制器分别连接有闪存及可连接至主机端所设置的高速外围元件内连接总线的高速外围元件内连接总线连接接口,而微控制器具有闪存接口、高速外围元件内连接总线接口及虚拟整合式驱动电子接口模块,以使主机端对储存装置下达储存或读取的整合式驱动电子接口指令时,该指令会传送至虚拟整合式驱动电子接口模块,并由虚拟整合式驱动电子接口模块来完成指令,而储存装置内的闪存的资料为会根据指令并通过微控制器所设置的闪存接口及高速外围元件内连接总线(PCI Express)接口会将资料转换为闪存外围元件内连接总线所能接受的资料格式,再传至主机端或闪存,使主机端可通过虚拟整合式驱动电子接口模块对储存装置下达存取资料的整合式驱动电子接口指令,且资料于传输时可达到高速外围元件内连接总线所提供的传输速率,而使储存装置可达到最佳的传输速率,且不失整合式驱动电子接口的特质。
附图说明
图1为本发明较佳实施例的方块图;
图2为本发明较佳实施例于传输资料时的示意图。
图中符号说明
1     储存装置
11    高速外围元件内连接总线(PCI Express)连接接口
12    微控制器
121   闪存接口
122   高速外围元件内连接总线(PCI Express)接口
123   虚拟整合式驱动电子接口模块(IDE Module)
1231  整合式驱动电子接口主控端(IDE Host)
1232  整合式驱动电子接口装置端(IDE Device)
13    闪存
2     主机端
21    高速外围元件内连接总线(PCI Express)
211   单工信道
具体实施方式
为达成上述目的及功效,本发明所采用的技术手段及其构造,结合附图就本发明的较佳实施例详加说明其特征与功能如下,以利完全了解。
请参阅图1所示,为本发明较佳实施例的方块图,由图中可清楚看出,本发明的储存装置1具有高速外围元件内连接总线(PCI Express)连接接口11、微控制器12及闪存13;其中:
该高速外围元件内连接总线(PCI Express)连接接口11可供连接至主机端2所设置的高速外围元件内连接总线(PCIExpress)21。
该微控制器12具有闪存接口121、高速外围元件内连接总线(PCI Express)接口122及虚拟整合式驱动电子接口(IDE)模块123,而虚拟整合式驱动电子接口(IDE)模块123具有整合式驱动电子接口主控端(IDE Host)1231及整合式驱动电子接口装置端(IDE Device)1232,且微控制器12连接于高速外围元件内连接总线(PCI Express)连接接口11,而虚拟整合式驱动电子接口(IDE)模块123并非实体,而是由设计者利用程序模拟的一个虚构体。
该闪存13连接于微控制器12。
当储存装置1所设置的高速外围元件内连接总线(PCI Express)连接接口11连接至主机端2所设置的高速外围元件内连接总线(PCI Express)21时,该储存装置1的微控制器12会对主机端2宣告储存装置1为一个整合式驱动电子接口主机端,如此,主机端2虽以高速外围元件内连接总线(PCI Express)架构来和微控制器12做沟通,但会认定微控制器12是一个整合式驱动电子接口的主机端。
而当主机端2下达整合式驱动电子接口的储存指令时,该指令会先传送至微控制器12的虚拟整合式驱动电子接口(IDE)模块123所设置的整合式驱动电子接口主控端(IDE Host)1231,且整合式驱动电子接口主控端(IDE Host)1231会将此指令传送至整合式驱动电子接口装置端(IDE Device)1232,而由整合式驱动电子接口装置端(IDE Device)1232完成指令,此时,主机端2的资料会先经由高速外围元件内连接总线(PCI Express)21及高速外围元件内连接总线(PCI Express)连接接口11传送至微控制器12,且微控制器12所设置的闪存接口121会将此资料转换为闪存13所能接受的资料格式,而储存至闪存13内。
再者,当主机端2欲读取储存装置1内所储存的资料时,该整合式驱动电子接口指令会先传送至微控制器12的虚拟整合式驱动电子接口(IDE)模块123所设置的整合式驱动电子接口主控端(IDE Host)1231,且整合式驱动电子接口主控端(IDE Host)1231会将此指令传送至整合式驱动电子接口装置端(IDE Device)1232,而由整合式驱动电子接口装置端(IDE Device)1232完成指令,此时,该闪存13会先将资料传送至微控制器12,且微控制器12所设置的高速外围元件内连接总线(PCI Express)接口122会将此资料转换为高速外围元件内连接总线(PCI Express)21所能够接受的格式,再通过高速外围元件内连接总线(PCI Express)连接接口11及高速外围元件内连接总线(PCI Express)21传送至主机端2。
又,该整合式驱动电子接口指令可为ATA或Serial ATA规格,而ATA或Serial ATA仅为整合式驱动电子接口指令的实施例说明,并非用以限定本发明的权利要求。
由上述可知,主机端2对储存装置1进行读取或储存时,其资料是直接通过微控制器12从闪存13内取出或写入,而读取或储存的命令是由虚拟整合式驱动电子接口(IDE)模块123所设置的整合式驱动电子接口主控端(IDE Host)1231及整合式驱动电子接口装置端(IDE Device)1232完成,因此,主机端2即可认定此储存装置1为一个高速外围元件内连接总线(PCI Express)接口的整合式驱动电子接口储存装置。
再者,当主机端2所下指令不包含数据处理,此指令将在虚拟整合式驱动电子接口模块123中完成而微控制器12将不会和闪存13做沟通。
请参阅图2所示,为本发明较佳实施例于传输资料时的示意图,由图中可清楚看出,主机端2与储存装置1在传输资料的实体层可由一组单工信道211组成发送端(Tx)与接收端(Rx),且单工信道211亦可使用一组或一组以上。
所以,本发明的具高速外围元件内连接总线(PCI Express)的整合式驱动电子接口(IDE)闪存储存装置为可改善现有的技术关键在于,本发明利用储存装置所设置的整合式驱动电子接口主控端及整合式驱动电子接口来执行主机端所下达的指令,并使用高速外围元件内连接总线(PCI Express)作为主机端与储存装置之间的传输接口,让资料于传输时可达到高速外围元件内连接总线所提供的传输速率,而使储存装置可达到最佳的传输速率。
上述详细说明仅为针对本发明一种较佳的可行实施例进行说明,惟该实施例并非用以限定本发明的权利要求,凡其它未脱离本发明所揭示的技术精神下所完成的均等变化与修饰变更,均应包含于本发明所涵盖的专利范围中。

Claims (5)

1.一种具高速外围元件内连接总线的虚拟整合式驱动电子接口闪存储存装置,该储存装置具有微控制器、闪存及高速外围元件内连接总线连接接口;其特征在于:
该微控制器具有可将资料转换为闪存格式的闪存接口、可将资料转换为高速外围元件内连接总线格式的高速外围元件内连接总线接口、及虚拟整合式驱动电子接口模块,且虚拟整合式驱动电子接口模块设置有可接收主机端所下达整合式驱动电子接口的指令的整合式驱动电子接口主控端及可完成整合式驱动电子接口的指令的整合式驱动电子接口装置端;
该闪存经虚拟整合式驱动电子接口连接于微控制器,且闪存可储存资料或将资料由闪存中读出;
该高速外围元件内连接总线连接接口可供连接至主机端所设置的高速外围元件内连接总线,且高速外围元件内连接总线连接接口连接于微控制器,由此当储存装置连接于主机端时,该储存装置的微控制器会对主机端宣告储存装置为一个整合式驱动电子接口主机端,且主机端所下达的整合式驱动电子接口指令会传送至虚拟整合式驱动电子接口模块,并由整合式驱动电子接口模块来完成指令,而储存装置内的闪存的资料会根据指令并通过微控制器所设置的闪存接口及高速外围元件内连接总线接口将资料转换为闪存或高速外围元件内连接总线所能接受的资料格式,再传至主机端或闪存储存。
2.如权利要求1所述的闪存储存装置,其中,所述的整合式驱动电子接口指令为ATA规格。
3.如权利要求1所述的闪存储存装置,其中,所述的整合式驱动电子接口指令为Serial ATA规格。
4.如权利要求1所述的具高速外围元件内连接总线的虚拟整合式驱动电子接口闪存储存装置,其中,该主机端与储存装置在传输资料的实体层由一组单工信道组成发送端与接收端。
5.如权利要求4项所述的具高速外围元件内连接总线的整合式驱动电子接口闪存储存装置,其中,该单工信道为一组或一组以上。
CN 200510078185 2005-06-17 2005-06-17 具高速外围元件内连接总线的闪存储存装置 Pending CN1881165A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200510078185 CN1881165A (zh) 2005-06-17 2005-06-17 具高速外围元件内连接总线的闪存储存装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200510078185 CN1881165A (zh) 2005-06-17 2005-06-17 具高速外围元件内连接总线的闪存储存装置

Publications (1)

Publication Number Publication Date
CN1881165A true CN1881165A (zh) 2006-12-20

Family

ID=37519383

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200510078185 Pending CN1881165A (zh) 2005-06-17 2005-06-17 具高速外围元件内连接总线的闪存储存装置

Country Status (1)

Country Link
CN (1) CN1881165A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7822912B2 (en) 2005-03-14 2010-10-26 Phision Electronics Corp. Flash storage chip and flash array storage system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7822912B2 (en) 2005-03-14 2010-10-26 Phision Electronics Corp. Flash storage chip and flash array storage system

Similar Documents

Publication Publication Date Title
JP6134453B2 (ja) コマンドキューイング
CN100530070C (zh) 基于flash的硬盘
CN101398745B (zh) 并行数据存取架构的固态盘存储系统与固态盘控制器
US8904095B2 (en) Data storage device and operating method thereof
US20090083476A1 (en) Solid state disk storage system with parallel accesssing architecture and solid state disck controller
CN109992201B (zh) 数据存储设备及其操作方法
US7606964B2 (en) Virtual USB flash memory storage device with PCI express interface, controller and method thereof
CN103035282B (zh) 存储器储存装置、存储器控制器与温度管理方法
CN111414313B (zh) 数据存储装置及数据存储装置的操作方法
TW202038097A (zh) 多平面上頁面的片段資料讀取方法及電腦程式產品
CN104111801A (zh) 数据存取系统、数据存取装置及数据存取控制器
CN1260663C (zh) 串行总线磁盘扩充器和便携式存储装置
CN101609712B (zh) 具有多非易失性存储器的存储系统及其控制器与存取方法
CN114641762A (zh) 存储器、存储器的控制方法及存储器系统
CN110795366B (zh) 数据存储装置及数据存储装置的操作方法
CN1881165A (zh) 具高速外围元件内连接总线的闪存储存装置
WO2021201900A1 (en) Dual-connector storage system and method for simultaneously providing power and memory access to a computing device
CN1456957A (zh) 支持热插拔和即插即用存储卡的ide硬盘接口装置
CN1889033A (zh) 具高速外围部件互连总线的虚拟usb介面闪存存储装置
CN1269017C (zh) 一种嵌入式系统下usb存储器的驱动开发方法
CN1889065A (zh) 具高速外围部件互连总线的闪存储存装置
CN100397408C (zh) 具高速外围元件内连接总线的读卡机
CN1889090A (zh) 具高速外围部件互连总线的虚拟usb介面读卡机
KR102766448B1 (ko) 컨트롤러, 컨트롤러의 동작 방법 및 이를 포함하는 저장 장치
CN115857805B (zh) 人工智能可计算存储系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Open date: 20061220