CN1889065A - 具高速外围部件互连总线的闪存储存装置 - Google Patents

具高速外围部件互连总线的闪存储存装置 Download PDF

Info

Publication number
CN1889065A
CN1889065A CN 200510081056 CN200510081056A CN1889065A CN 1889065 A CN1889065 A CN 1889065A CN 200510081056 CN200510081056 CN 200510081056 CN 200510081056 A CN200510081056 A CN 200510081056A CN 1889065 A CN1889065 A CN 1889065A
Authority
CN
China
Prior art keywords
flash memory
speed peripheral
peripheral component
storage device
microcontroller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN 200510081056
Other languages
English (en)
Inventor
颜暐駩
杨俊勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Phison Electronics Corp
Original Assignee
Phison Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Phison Electronics Corp filed Critical Phison Electronics Corp
Priority to CN 200510081056 priority Critical patent/CN1889065A/zh
Publication of CN1889065A publication Critical patent/CN1889065A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Bus Control (AREA)

Abstract

本发明为一种具高速外围部件互连总线(PCIExpress)的闪存储存装置,该储存装置具有微控制器,该微控制器分别连接有闪存及高速外围部件互连总线连接介面,该微控制器具有闪存介面及高速外围部件互连总线介面,当储存装置透过高速外围部件互连总线连接介面连接至主机端所设置的高速外围部件互连总线时,该主机端即可存取储存装置内的数据,且存取速率可达到高速外围部件互连总线所提供的传输速率,而使储存装置可达到最佳的传输速率。

Description

具高速外围部件互连总线的闪存储存装置
技术领域
本发明为一种具高速外围部件互连总线(PCI Express)的闪存储存装置,尤指利用高速外围部件互连总线(PCIExpress)作为传输介面的储存装置。
背景技术
现今计算机科技以日新月异的速度成长,其计算机的发展趋势亦朝运算功能强及速度快的方向迈进,且因时下的中央处理器(CPU)的时脉太快,其它的外围设备的传输速度根本无法跟上中央处理器的处理速度,因此,就算中央处理器的效能继续提升,也不会有太大的改善,这是因为计算机的效能取决于整个系统,必须将整个计算机架构做一改进,才能令中央处理器的效能发挥到极至。
然而,传输数据的速度取决于总线的传输速度,为了能使计算机的效能提升,相关业者无不在总线的传输速度上进行改进。例如连接硬盘机的整合式驱动电子介面(IDE)的传输速度已达到160MB/s、网络线由10Mb/s提升到1Gb/s,串接端口的RS-232更被传输速率480Mb/s的万用串行总线(USB)所取代,且目前传输速率高达133MB/s外围部件互连总线(PCI)更将其单向通道的传输速率提高到250MB/s,成为新一代的高速外围部件互连总线(PCI Express),且此种高速外围部件互连总线(PCI Express)更提供了支持热插拔的控制功能,所以,此高速外围部件互连总线(PCI Express)更能为使用者所接受。
再者,自闪存问世以来已以低耗能非挥发性、耐震、高储存密度等迷人的特性,在许多可移植性装置中,渐渐取代EEPROM或电池供电的存储器,更由于目前半导体技术日益精进,闪存的储存密度与传输速更是有突飞猛进的成长,因此闪存的许多应用更可以取代硬式磁盘驱动器等传统储存媒体。然而,目前利用闪存所制成的储存装置大多利用万用串行总线(USB)或整合式驱动电子介面(IDE)作为传输介面,而万用串行总线(USB)与整合式驱动电子介面(IDE)的传输速率只有480Mb/s和160MB/s,其传输速率无法跟上闪存的读写速度,使得这一类利用闪存所制成的储存装置,在使用上会被主机端(Host)的万用串行总线(USB)或整合式驱动电子介面(IDE)所限制住,而无法达到其本身最好的状态。
因此,如何使闪存所制成的储存装置可利用传输速度更快的总线作为其传输介面,以达到其本身的最好状态,即为从事此行业的相关厂商所亟欲研究改善的方向所在。
发明内容
本发明的主要目的在于提供一种具高速外围部件互连总线(PCI Express)的闪存储存装置,该储存装置利用高速外围部件互连总线(PCI Express)作为主机端与储存装置之间的传输介面,使储存装置所设置的闪存于存取数据时,可达到最佳的传输速率。
为达上述目的,本发明的采用的技术手段如下:
一种具高速外围部件互连总线的闪存储存装置,该储存装置具有微控制器,该微控制器分别连接有闪存及可连接至主机端所设置的高速外围部件互连总线的连接介面,该微控制器具有闪存介面、以及高速外围部件互连总线介面;该主机端于储存或读取储存装置内的闪存数据时,该微控制器所设置的闪存介面及高速外围部件互连总线介面会将该数据转换为闪存或高速外围部件互连总线所能接受的数据格式,再传至主机端或闪存,使主机端于存取储存装置内的数据时,可达到高速外围部件互连总线所提供的传输速率,而使储存装置可达到最佳的传输速率。
为达成上述目的及功效,本发明所采用的技术手段及其构造,以下将结合附图与本发明的较佳实施例详加说明其特征与功能。
附图说明
图1为本发明较佳实施例的方块图。
图2为本发明较佳实施例于传输数据时的示意图。
附图符号说明:
1      储存装置
11     高速外围部件互连总线连接介面
12     微控制器
121    闪存介面
122    高速外围部件互连总线介面
13     闪存
2      主机端
21     高速外围部件互连总线(PCI Express)
211    单路通道
具体实施方式
请参阅图1所示,为本发明较佳实施例的方块图,由图中可清楚看出,本发明的储存装置1为具有高速外围部件互连总线(PCI Express)连接介面11、微控制器12及闪存13;其中:
该高速外围部件互连总线(PCI Express)连接介面11为可供连接至主机端2所设置的高速外围部件互连总线(PCI ExDress)21。
该微控制器12具有闪存介面121及高速外围部件互连总线(PCI Express)介面122,且微控制器连接于高速外围部件互连总线(PCI Express)连接介面11。
该闪存13连接于微控制器12。
当储存装置1所设置的高速外围部件互连总线(PCI Express)连接介面11连接至主机端2所设置的高速外围部件互连总线(PCI Express)21时,该储存装置1的微控制器12会对主机端2宣告储存装置1为终点端装置(Endpoint Device)而可开始传输数据,而当主机端2于传送数据至储存装置1时,主机端2的数据会先经由高速外围部件互连总线(PCI Express)21及高速外围部件互连总线(PCI Express)连接介面11传送至微控制器12,且微控制器12所设置的闪存介面121会将此数据转换为闪存13所能接受的数据格式,而储存至闪存13内。
再者,当主机端2欲读取储存装置1内所储存的数据时,该闪存13会先将数据传送至微控制器12,且微控制器12所设置的高速外围部件互连总线(PCI Express)介面122会将此数据转换为高速外围部件互连总线(PCI Express)21所能够接受的格式,再透过高速外围部件互连总线(PCI Express)连接介面11及高速外围部件互连总线(PCI Express)21传送至主机端2。
请参阅图2所示,为本发明较佳实施例于传输数据时的示意图,由图中可清楚看出,主机端2与储存装置1在传输数据的实体层可由一组单路通道211组成发送端(Tx)与接收端(Rx),且单路通道211亦可使用一组或一组以上。
本发明的具高速外围部件互连总线(PCI Express)的闪存储存装置为可改善习用的技术关键在于,本发明为利用高速外围部件互连总线(PCI Express)作为主机端与储存装置之间的传输介面,使闪存于存取数据时,可达到高速外围部件互连总线(PCI Express)所提供的传输速率,而使储存装置可达到最佳的传输速率。
上述详细说明为针对本发明一种较佳的可行实施例说明而已,惟该实施例并非用以限定本发明的申请专利范围,凡其它未脱离本发明所揭示的技艺精神下所完成的均等变化与修饰变更,均应包含于本发明所涵盖的专利范围中。
综上所述,本发明的具高速外围部件互连总线(PCI Express)的闪存储存装置于使用时具有显著的功效增进,诚符合新颖性、发明性及进步性的专利要件,依法提出申请。

Claims (3)

1.一种具高速外围部件互连总线的闪存储存装置,该储存装置具有微控制器、闪存及高速外围部件互连总线连接介面,其特征是,
该微控制器具有可将数据转换为闪存格式或高速外围部件互连总线格式的闪存介面及高速外围部件互连总线介面;
该闪存连接于微控制器,该闪存可储存数据或将数据由闪存中读出;
该高速外围部件互连总线连接介面连接至主机端所设置的高速外围部件互连总线,且高速外围部件互连总线连接介面连接于微控制器,藉此当主机端于储存或读取储存装置内的闪存数据时,该微控制器所设置的闪存介面及高速外围部件互连总线介面会将数据转换为闪存或高速外围部件互连总线所能接受的数据格式,再传至主机端或闪存使主机端可透高速部件互连总线介面储取闪存中的数据。
2.如权利要求1所述的具高速外围部件互连总线的闪存储存装置,其特征是,该主机端与储存装置在传输数据的实体层可由一组单路通道组成发送端与接收端。
3.如权利要求2所述的具高速外围部件互连总线的闪存储存装置,其特征是,该单路通道可为一组或一组以上。
CN 200510081056 2005-06-28 2005-06-28 具高速外围部件互连总线的闪存储存装置 Pending CN1889065A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200510081056 CN1889065A (zh) 2005-06-28 2005-06-28 具高速外围部件互连总线的闪存储存装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200510081056 CN1889065A (zh) 2005-06-28 2005-06-28 具高速外围部件互连总线的闪存储存装置

Publications (1)

Publication Number Publication Date
CN1889065A true CN1889065A (zh) 2007-01-03

Family

ID=37578344

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200510081056 Pending CN1889065A (zh) 2005-06-28 2005-06-28 具高速外围部件互连总线的闪存储存装置

Country Status (1)

Country Link
CN (1) CN1889065A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009049546A1 (fr) * 2007-10-19 2009-04-23 Huawei Technologies Co., Ltd. Circuit de contrôleur de disque dur à semi-conducteurs et disque dur à semi-conducteurs
US7822912B2 (en) 2005-03-14 2010-10-26 Phision Electronics Corp. Flash storage chip and flash array storage system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7822912B2 (en) 2005-03-14 2010-10-26 Phision Electronics Corp. Flash storage chip and flash array storage system
WO2009049546A1 (fr) * 2007-10-19 2009-04-23 Huawei Technologies Co., Ltd. Circuit de contrôleur de disque dur à semi-conducteurs et disque dur à semi-conducteurs

Similar Documents

Publication Publication Date Title
US8086791B2 (en) Solid state memory device with PCI controller
US8225022B2 (en) Methods for eliminating intermediate bussing and bridging requirements between a solid state memory device with PCI controller and a main system bus
CN101398745B (zh) 并行数据存取架构的固态盘存储系统与固态盘控制器
CN109992201B (zh) 数据存储设备及其操作方法
JP6102032B2 (ja) ストレージにアクセスするためのコマンドキュー長を効率的に増やす方法及び装置
CN111414313B (zh) 数据存储装置及数据存储装置的操作方法
CN1523605A (zh) 便携式数据存储设备
CN1260663C (zh) 串行总线磁盘扩充器和便携式存储装置
TW201946066A (zh) 資料儲存裝置及其操作方法
CN101609712B (zh) 具有多非易失性存储器的存储系统及其控制器与存取方法
CN1889065A (zh) 具高速外围部件互连总线的闪存储存装置
CN110795366B (zh) 数据存储装置及数据存储装置的操作方法
US11169584B2 (en) Dual-connector storage system and method for simultaneously providing power and memory access to a computing device
CN101587740B (zh) 多通道固态存储系统
CN1456957A (zh) 支持热插拔和即插即用存储卡的ide硬盘接口装置
CN111324297B (zh) 控制器、数据存储装置及数据存储装置的操作方法
US20070022242A1 (en) [structure of access of nand flash memory]
CN1881165A (zh) 具高速外围元件内连接总线的闪存储存装置
CN1655277A (zh) 多功能数据存储装置及方法
CN1889033A (zh) 具高速外围部件互连总线的虚拟usb介面闪存存储装置
US20210382649A1 (en) Storage System and Method for Using Proactive Device Timeout information
US20130080684A1 (en) Adapter having high speed storage device
US11157214B2 (en) Controller, memory system and operating method thereof
CN100397408C (zh) 具高速外围元件内连接总线的读卡机
CN1492345A (zh) 智能硬盘

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication