CN1860778A - 视频信号处理装置 - Google Patents

视频信号处理装置 Download PDF

Info

Publication number
CN1860778A
CN1860778A CN200580000955.6A CN200580000955A CN1860778A CN 1860778 A CN1860778 A CN 1860778A CN 200580000955 A CN200580000955 A CN 200580000955A CN 1860778 A CN1860778 A CN 1860778A
Authority
CN
China
Prior art keywords
mentioned
processing
vision signal
buffer
noise removing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200580000955.6A
Other languages
English (en)
Other versions
CN1860778B (zh
Inventor
山名章文
帆足克己
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1860778A publication Critical patent/CN1860778A/zh
Application granted granted Critical
Publication of CN1860778B publication Critical patent/CN1860778B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

在进行视频信号的NR(噪声消除)处理和放大缩小处理的情况下,NR缓冲器(104)由例如5个行存储器构成。NR部(103)和放大缩小部(105)由控制部(108)控制。上述控制部(108)控制上述NR部(103)和放大缩小部(105),使得一边使由NR部(103)消除了噪声的1行量的视频信号从NR部(103)输出到NR缓冲器(104)的任意1个行存储器中,一边使在除上述从上述NR部(103)输入了1行量的视频信号的行存储器以外的、NR缓冲器(104)内的多个行存储器中保存的多个行的视频信号,从上述NR缓冲器(104)输入到放大缩小部(105)。因此,能够使存储器小型化,并能够消除视频信号的噪声成分。

Description

视频信号处理装置
技术领域
本发明涉及消除视频信号的噪声成分,并进行视频信号的放大或缩小处理的视频信号处理装置。
背景技术
以往,作为视频信号处理装置,已知有具备消除包含在视频信号中的噪声的NR(Noise Reduction)电路的装置(例如,参照专利文献1)。下面,在图12中例示该具备NR电路的视频信号处理装置的框图结构。
如该图所示,在以往的视频信号处理装置中,作为被编码了的视频数据的视频比特流被输入到视频解码部11A1中。该被解码了的视频信号,暂时保存在解码缓冲器11A2中。然后,NR部(噪声消除部)11A3,从上述解码缓冲器11A2取得视频信号,消除该取得的视频信号的噪声成分,暂时保存在NR缓冲器11A4中。
上述NR缓冲器11A4由场存储器构成,暂时保存1画面量(1场的量)的视频信号。放大缩小部11A5,在1画面量的视频信号被存储到上述NR缓冲器11A4中后,从该NR缓冲器11A4取得所需要的行的量的视频信号,基于该取得的视频信号,在垂直方向和水平方向上放大或缩小视频信号,暂时保存到滤波缓冲器11A6中。显示部11A7,从上述滤波缓冲器11A6取得1画面量的视频信号,与例如TV信号同步地在电视等中对视频进行画面显示。
图13表示上述NR部11A3内部的框图结构。如该图所示,以往的视频信号处理装置的NR部11A3,用NR初始化设定处理电路11B1指定用于消除噪声成分的噪声消除参数,基于该指定的噪声消除参数,在NR处理电路11B2中对噪声成分进行消除处理。
接着,图14表示上述放大缩小部11A5的内部框图结构。如该图所示,以往的视频信号处理装置的放大缩小部11A5,用放大缩小初始化设定处理电路11C1指定垂直方向和水平方向上的放大率或缩小率、以及滤波系数参数,基于该指定的垂直方向和水平方向上的放大率或缩小率、以及滤波系数参数,在放大缩小处理电路11C2中,在垂直和水平方向上进行放大或缩小视频信号的处理。
图15表示以往的视频信号处理装置的动作时序。如该图所示,在以往的视频信号处理装置中,消除噪声成分的NR部11A3,同步于垂直同步信号,在N 1st Field 1212的定时,对1画面量的视频信号进行噪声消除处理。接着,放大缩小部11A5,同步于垂直同步信号,在作为上述NR部11A3的噪声消除处理的下一个垂直同步信号期间的N 1st Field 1222的定时,依次取得上述消除了噪声的1画面量视频信号中所需要的行的量的视频信号,在垂直方向和水平方向上对视频信号进行放大或缩小处理,保存到滤波缓冲器11A6中。接着,显示部11A7,同步于垂直同步信号,在作为上述放大或缩小处理的下一个垂直同步信号期间的N 1st Field 1231的定时,与TV信号同步地输出保存在上述滤波缓冲器11A6中的视频信号。
专利文献1:日本特开2001-186377号公报
发明内容
本发明要解决的课题
可是,在上述以往的技术中,NR缓冲器11A4由存储1画面量(1场的量=例如540行的量)的视频信号的场存储器构成,由此存在以下缺点。
即,一般地,NR部11A3按照视频信号中包含的噪声的多少,来控制执行或停止噪声消除处理。为了能够进行这样的控制,例如采用这样的结构:在图12中,在NR部11A3的前级配置选择器(未图示),在需要进行噪声消除处理时,将解码缓冲器11A2的输出输出到NR部11A3中,另一方面,在不需要进行噪声消除处理时,直接将解码缓冲器11A2的输出输出到放大缩小部11A5中。
可是,在上述结构的情况下,关于放大缩小部11A5中的放大或缩小处理,在上述NR部11A3停止的状况下,由于视频信号不经过NR部11A3直接被输入到放大缩小部11A5中,所以与NR部11A3工作的情况相比,视频信号被提前1画面量(1场的量)即1垂直像素信号量(例如1/60秒)进行放大缩小处理。其结果,在电视等视频显示器中,视频信号被提前显示1垂直像素信号量,不能进行正常的显示。
因此,为了克服上述缺陷,考虑采用例如如下结构:第一,在NR部11A3停止的时候,追加用于暂时复制来自解码缓冲器11A2的视频信号的硬件,将该复制后的视频信号输入到放大缩小部11A5中;第二,在NR部11A3停止的时候,追加用于使在视频显示器中的视频信号显示延迟1画面量,进行正常的视频显示的硬件。可是,该第一和第二想法都存在需要追加硬件的缺点。
并且,NR缓冲器11A3是场存储器,容量很大,因而至视频被实际显示出来需要1画面量的延迟时间。
本发明的目的在于:在视频信号处理装置中,将NR缓冲器的容量限制到较小,并且不需要追加硬件,无论在NR部工作时还是停止时,始终能正常地显示视频信号。
用于解决课题的方法
为了达到上述目的,在本发明中,用多个行存储器构成NR缓冲器,进行控制,并行地执行NR部的噪声消除处理和放大缩小部的放大或缩小处理,使得一边将由NR部消除了噪声的1行量的视频信号保存在1个行存储器中,一边将已经保存在其它的行存储器中的多行量的视频信号供放大缩小部的处理用。
具体来说,本发明的视频信号处理装置,包括:噪声消除部,消除视频信号的噪声成分;NR缓冲器,保存由上述噪声消除部消除了噪声成分的视频信号,且由多个行存储器构成;放大缩小部,对来自上述NR缓冲器的视频信号在垂直方向和水平方向上进行放大或缩小处理;以及控制部,控制上述噪声消除部和放大缩小部;其中,上述控制部控制上述噪声消除部和上述放大缩小部,使得一边使上述噪声消除后的1行量的视频信号从上述噪声消除部输出到上述NR缓冲器的任意1个行存储器中,一边使上述NR缓冲器中的、除从上述噪声消除部输入1行量的视频信号的行存储器以外的多个行存储器中保存的多个行的视频信号,从上述NR缓冲器输入到上述放大缩小部。
本发明特征在于,在上述视频信号处理装置中,上述控制部具有:NR行缓冲器地址保持部,分别保存上述NR缓冲器的多个行存储器的地址;输入切换部,选择保存在上述NR行缓冲器地址保持部中的多个行存储器的地址的任一个,指示给上述噪声消除部;输出切换部,选择保存在上述NR行缓冲器地址保持部中的多个行存储器的地址的任一个,指示给上述放大缩小部;以及缓冲器管理控制部,控制上述输入切换部,使得从上述NR行缓冲器地址保持部选择上述NR缓冲器内的被输入了上述噪声消除后的1行量的视频信号的一个行存储器的地址,并控制上述输出切换部,使得从上述NR行缓冲器地址保持部选择具有上述输入切换部所选择的地址的行存储器以外的多个行存储器的地址。
本发明特征在于,在上述视频信号处理装置中,上述NR行缓冲器地址保持部,由与上述NR缓冲器所具备的行存储器相等个数的NR行缓冲器地址保持部组成;上述多个NR行缓冲器地址保持部,分别保持上述NR缓冲器的相对应的行存储器的地址值;上述缓冲器管理控制部控制上述输入切换部,使得按顺序选择上述多个NR行缓冲器地址保持部,以便在上述NR缓冲器的多个行存储器之间顺次巡回地保持由上述噪声消除部输出的1行量的视频信号。
本发明特征在于,在上述视频信号处理装置中,上述噪声消除部,同步于水平同步信号,消除上述1行量的视频信号的噪声成分;上述放大缩小部,同步于上述水平同步信号,在上述噪声消除部对上述1行量的视频信号的噪声成分进行消除处理的水平同步信号的下一个水平同步信号时,对上述1行量的视频信号在垂直方向和水平方向上进行放大或缩小处理。
本发明特征在于,在上述视频信号处理装置中,还具有初始化设定部,将用于消除上述视频信号的噪声成分的初始值指示给上述噪声消除部,并将用于在垂直方向和水平方向上放大或缩小上述视频信号的初始值指示给上述放大缩小部。
本发明特征在于,在上述视频信号处理装置中,上述初始化设定部具有:噪声消除初始化设定处理电路,将消除上述噪声成分的噪声消除参数指示给上述噪声消除部;以及放大缩小初始化设定处理电路,将以指定的放大率放大视频信号的滤波参数指示给上述放大缩小部。
本发明特征在于,在上述视频信号处理装置中,上述放大缩小初始化设定处理电路,在上述噪声消除初始化设定处理电路的指示处理结束后,开始指示处理,并且,在上述噪声消除部同步于垂直同步信号开始预定的1行量的视频信号的噪声消除处理的前一个垂直同步信号时或者1/60秒前,使用包括上述预定的1行的多个行的量,开始用于放大或缩小视频信号的初始值的指示处理。
本发明特征在于,在上述视频信号处理装置中,上述噪声消除初始化设定处理电路,在上述放大缩小初始化设定处理电路的指示处理结束后,开始指示处理,并且,在上述噪声消除部同步于垂直同步信号开始预定的1行量的视频信号的噪声消除处理的前一个垂直同步信号时或者1/60秒前,开始用于针对上述预定的1行量进行噪声成分消除的初始值的指示处理。
本发明特征在于,在上述视频信号处理装置中,具有配置在上述放大缩小部的后级的显示部,同步于上述视频信号,输出由上述放大缩小部进行了放大或缩小处理的视频信号。
本发明特征在于,在上述视频信号处理装置中,上述显示部,在与上述放大缩小部进行1行量的视频信号的放大或缩小处理的预定的水平同步信号相同的水平同步信号内,将上述1行量的视频信号输出给视频显示器。
本发明特征在于,在上述视频信号处理装置中,上述噪声消除部,在1/60秒或1/60秒的N倍(N是大于等于2的整数)时间以上的期间,停止噪声成分的消除处理。
本发明特征在于,在上述视频信号处理装置中,上述噪声消除部,对由上述放大缩小部进行放大或缩小处理的视频信号的各行量,不进行噪声成分的消除处理。
本发明特征在于,在上述视频信号处理装置中,具有解码缓冲器,保持对进行了编码的视频比特流解码后的视频信号或非压缩的数字视频信号;上述噪声消除部,消除由上述解码缓冲器保持的解码上述视频比特流后的视频信号或上述非压缩的数字视频信号的噪声成分。
根据以上本发明的视频信号处理装置,由噪声消除部消除了噪声的1行量的视频信号,被保存在NR缓冲器内的1个行存储器中,同时已经保存在上述NR缓冲器内的其它多个行存储器中的多个行的视频信号被输入到放大缩小部,进行视频信号的放大或缩小处理。因此,噪声消除部和放大缩小部并行动作,这些噪声消除处理和放大缩小处理在视频信号的垂直同步信号的同一周期内进行,因此,即使在噪声消除部停止动作的时候,放大缩小部的处理也在与噪声消除部继续动作时同样的时刻进行。其结果,向电视等视频显示器的视频的显示时刻不会提前1垂直同步信号量(1周期,例如1/60秒),不追加新的硬件,向视频显示器的视频显示就能正常进行。
并且,上述NR缓冲器,能够由在上述放大缩小部对视频信号进行放大缩小处理所需要的数行基础上增加1行的多个行存储器构成,因此不必像以往那样用场存储器来构成,能够被小型化。
特别的,在本发明中,噪声消除部和放大缩小部的初始化设定处理,在进行视频信号的噪声消除和视频信号的放大或缩小处理的垂直同步信号的前一个垂直同步信号时进行,因而可以将噪声消除部和放大缩小部的动作频率设定得较低,这些噪声消除部和放大缩小部的电路结构可以消减一部分。
另外,在本发明中,如果在放大缩小部中基于水平同步信号进行视频信号的放大或缩小处理,则同步于进行该视频信号的1行量的放大或缩小处理的水平同步信号,向电视等视频显示器输出进行了该放大或缩小处理的1行量的视频信号,因而不需要以往那样的保存放大或缩小处理后的视频信号的场存储器。
发明效果
如以上说明的那样,根据本发明的视频信号处理装置,能够用多个行存储器构成NR缓冲器,因而不管噪声消除部的动作是停止还是继续,都能确保提供给电视等视频显示器的视频始终被正常地显示,并且不需要用场存储器构成NR缓冲器,能够谋求NR缓冲器的小型化。
特别的,根据本发明,噪声消除部和放大缩小部的初始化设定处理能够各自具有余量地进行,能够将噪声消除部和放大缩小部的动作频率设定得较低,因而能够使这些噪声消除部和放大缩小部的电路结构简化。
另外,根据本发明,一边在放大缩小部中基于水平同步信号进行1行量的视频信号的放大或缩小处理,一边按与进行该放大或缩小处理的水平同步信号的周期相同的周期,将进行了该放大或缩小处理的1行量的视频信号输出到电视等视频显示器中,因而可以不需要以往那样的用于保存放大或缩小处理后的视频信号的场存储器。
附图说明
图1是表示本发明的第1实施方式的视频信号处理装置的框图。
图2是表示上述视频信号处理装置中具备的NR缓冲器的内部结构的图。
图3是表示上述视频信号处理装置中具备的控制部的内部结构的框图。
图4是表示本发明的视频信号处理装置的主要部分的动作的一例的时序图。
图5是表示上述视频信号处理装置中具备的NR部和放大缩小部针对水平同步信号的动作的一例的时序图。
图6是表示本发明的第2实施方式的视频信号处理装置的框图。
图7是表示上述视频信号处理装置中具备的NR·放大缩小初始化设定部的内部结构的框图。
图8是表示上述视频信号处理装置的主要部分的动作的一例的时序图。
图9是表示本发明的第3实施方式的视频信号处理装置的框图。
图10是表示上述视频信号处理装置的主要部分的动作的一例的时序图。
图11是表示上述视频信号处理装置中具备的NR部、放大缩小部以及显示部针对水平同步信号的动作的一例的时序图。
图12是表示以往的视频信号处理装置的框图。
图13是表示上述以往的视频信号处理装置中具备的NR部的内部结构的图。
图14是表示上述以往的视频信号处理装置中具备的放大缩小部的内部结构的图。
图15是表示上述以往的视频信号处理装置的动作的时序图。
具体实施方式
下面,参照附图说明本发明的实施方式。
(实施方式1)
图1是表示本发明的第1实施方式的视频信号处理装置的结构框图。
该图所示的本实施方式的视频信号处理装置,是对以MPEG等压缩了的视频比特流进行解码,消除该解码后的视频信号的噪声成分,并对该视频信号进行放大或者缩小处理的装置。
本视频信号处理装置具有视频解码部101、解码缓冲器102、NR部(噪声消除部)103、NR缓冲器104、放大缩小部105、滤波缓冲器106、显示部107和控制部108。
上述视频解码部101,对视频比特流进行解码,将该解码后的视频信号保存给解码缓冲器102中。上述解码缓冲器102是暂时保存由视频解码部101解码了的视频信号的缓冲器。被暂时保存的视频信号同步于垂直同步信号(未图示)地输出到NR部103。
上述NR部103取得被保存在上述解码缓冲器102中的视频信号SIG103,并接收水平同步信号,使上述接收到的视频信号的噪声成分同步于上述水平同步信号,按视频信号的每一行顺次进行消除处理,将该消除了噪声的视频信号SIG104输出给NR缓冲器104。为了确定将NR部103进行了噪声消除的视频信号SIG104输出到NR缓冲器104内的哪个存储器地址,NR部103从控制部108取得存储器地址SIG109,输出噪声成分消除后的视频信号到该存储器地址,进行保存(详细情况后面叙述)。另外,NR部103如已描述的那样,显然也可以取代对视频比特流解码后的视频信号,而是输入从模拟TV、DVD播放器或者网络等输入数字视频信号的非压缩的数字视频信号,对该输入的视频信号或者数字视频信号的噪声成分进行消除处理。
上述NR缓冲器104是暂时保存由NR部103消除了视频信号的噪声成分的视频信号的缓冲器,该被暂时保存的视频信号,之后被输出到放大缩小部105。具体来说,NR缓冲器104,同步于水平同步信号,保存由上述NR部103处理过的1行量的视频数据,并将按之前的水平同步信号处理过的1行的数据输出到放大缩小部105。
这里,上述NR缓冲器104如图2所示那样由5个行存储器104a~104e构成。各行存储器104a~104e,保存来自NR部103的噪声消除后的1行量视频信号。另外,构成NR缓冲器104的行存储器的个数,在本实施方式中是5个,但本发明不限于此,只要不少于3个就可以。
放大缩小部105取得由上述NR缓冲器104保存的视频信号的多行量SIG105,并接收水平同步信号,同步于该水平同步信号,基于上述取得的视频信号,在垂直方向和水平方向上放大或缩小视频信号,将该处理后的视频信号SIG106输出给滤波缓冲器106。放大缩小部105,为了确定从NR缓冲器104输入哪一行的视频信号SIG105,从控制部108取得NR缓冲器104的存储器地址SIG110,取入保存在该取得的存储器地址中的视频信号。
滤波存储器106,是暂时保存由上述放大缩小部105在视频信号的垂直方向和水平方向上放大或缩小了的视频信号的缓冲器,该被暂时保存的视频信号被输出给显示部107。具体来说,该滤波缓冲器106保存由放大缩小部105处理过的1画面量的视频信号,在下一个垂直同步信号中,上述所保存的1画面量的视频信号,被同步于水平同步信号地依次输出给显示部107。
显示部107,对于由上述滤波缓冲器106暂时保存的视频信号,在下一个垂直同步信号中,同步于水平同步信号地、一行一行地取得视频信号,输出给电视TV等的视频显示器。
并且,上述控制部108接收水平同步信号,基于该水平同步信号,向NR部103指示NR缓冲器行地址SIG109,并向放大缩小部105指示NR缓冲器行地址SIG110。其中,上述NR缓冲器行地址SIG109用于指示将由上述NR部消除了噪声成分的1行量的视频信号保存到NR缓冲器104内的行存储器104a~104e的哪一个中;上述NR缓冲器行地址SIG110用于指示将被保存在上述NR缓冲器104中的5行量视频信号中的哪一行的视频信号取入放大缩小部105中。下面,基于图3说明该控制部108的内部结构。
如图3所示,控制部108具有:与上述NR缓冲器104内的5个行存储器104a~104e相同数量的5个NR行缓冲器地址保持部1~5(202~206)、缓冲器管理控制部208、输入切换部201、以及输出切换部207。
上述标号为202的NR行缓冲器地址保持部1保持NR缓冲器104的第1个行存储器104a的开始地址。标号为203的NR行缓冲器地址保持部2保持NR缓冲器104的第2个行存储器104b的开始地址。同样地,标号为204的NR行缓冲器地址保持部3保持NR缓冲器104的第3个行存储器104c的开始地址,标号为205的NR行缓冲器地址保持部4保持第4个行存储器104d的开始地址,标号为206的NR行缓冲器地址保持部5保持第5个行存储器104e的开始地址。
图3所示的控制部108的结构,为了指定保存来自NR部103的噪声消除后的1行量视频信号的1个行存储器,使之与1个NR行缓冲器地址保持部相对应;另一方面,由于通过在垂直方向的4个像素中输出1像素的视频信号的方法来实现放大缩小部105的垂直方向的放大或缩小处理,所以为了能够指定剩余的4个行存储器而使之与余下的4个NR行缓冲器地址保持部相对应。另外,关于在扩大缩小部105中的处理,在垂直方向上只用2个像素进行垂直方向的扩大或缩小处理的情况下,用于此的NR缓冲器104内的行存储器的个数和控制部108内的NR行缓冲器地址保持部的个数分别为2个。
此外,在图3的控制部108中,输入切换部201接受来自缓冲器管理控制部208的指示信号SIG221,在上述标号为202~206的5个NR行缓冲器地址保持部1~5中各自保持的开始地址SIG202~206当中,选择符合上述信号SIG221的一个开始地址,以指示信号SIG201向NR部103指示、输出。
另外,输出切换部207接受来自缓冲器管理控制部208的指示信号SIG222,在上述5个NR行缓冲器地址保持部1~5(202~206)中各自保持的开始地址SIG207~SIG211当中,选择符合上述指示信号SIG222的4个开始地址,以指示信号SIG212~SIG215向放大缩小部105指示、输出。
并且,缓冲器管理控制部208,在视频信号从上述解码缓冲器102输入到NR部103的时候,向输入切换部201输出指示信号SIG211,并向输出切换部207输出指示信号SIG222。给输入切换部201的指示信号SIG221,指示将NR部103进行了噪声消除的1行量视频信号保存到NR缓冲器104内的5个行存储器104a~104e中的哪一个中。另外,给输出切换部207的指示信号SIG222,用于指示选择除给上述输入切换部201的指示信号SIG221所指示的地址的行存储器之外的其它4个行存储器的地址。因此,给输入切换部201的指示信号SIG221和给输出切换部207的指示信号SIG222,不会指示相互重复的地址。
上述控制部108内的缓冲器管理控制部208进行控制,使得将上述NR缓冲器104内的5个行存储器104a~104e和控制部108内的5个NR行缓冲器地址保持部202~206,分别作为环(ring)缓冲器进行管理。即,缓冲器管理控制部208进行控制,使得每从NR部103输出1行量的视频信号,NR缓冲器104内的5个行存储器104a~104e就按顺序保持该1行量的视频信号,在该5个行存储器之间巡回进行1行量的视频信号的保持。因此,缓冲器管理控制部208控制输入切换部201,使得按顺序选择上述5个NR行缓冲器地址保持部202~206。下面,具体说明该控制的情况。
例如,在第M个(M是任意整数)水平同步信号,当对NR部103指示第N行所在的标号202的NR行缓冲器地址保持部1时,对于放大缩小部105,将第N-4行指示为标号203的NR行缓冲器地址保持部2,将第N-3行指示为标号204的NR行缓冲器地址保持部3,将第N-2行指示为标号205的NR行缓冲器地址保持部4,将第N-1行指示为标号206的NR行缓冲器地址保持部5。
接着,在第M+1个水平同步信号,当对NR部103指示第N+1行所在的标号203的NR行缓冲器地址保持部2时,对于放大缩小部105,将第N-3行指示为标号204的NR行缓冲器地址保持部3,将第N-2行指示为标号205的NR行缓冲器地址保持部4,将第N-1行指示为标号206的NR行缓冲器地址保持部5,将第N行指示为标号202的NR行缓冲器地址保持部1。
此外,在第M+2个水平同步信号,当对NR部103指示第N+2行所在的标号204的NR行缓冲器地址保持部3时,对于放大缩小部105,将第N-2行指示为标号205的NR行缓冲器地址保持部4,将第N-1行指示为标号206的NR行缓冲器地址保持部5,将第N行指示为标号202的NR行缓冲器地址保持部1,将第N+1行指示为标号203的NR行缓冲器地址保持部2。这样,将NR行缓冲器地址保持部202~206作为环缓冲器来管理。
接着,说明图1所示的视频信号处理装置的主要部分的动作的一例。图4是表示本实施方式的视频信号处理装置中的各部分的动作的一例的时序图。
在图4所示的时序图中,将视频信号的处理的对象例如标记为“N1st Field”。下面,在各处理的标记中,“N”、“N+1”等表示处理对象的帧序号(N是整数)。另外,“1st Field”或“2nd Field”分别表示是对第1场、第2场的处理。另外,在图4所示的时序图中,1场的期间、即垂直同步期间是1/60秒。
如图4所示那样,在本实施方式的视频信号处理装置中,视频解码部101,同步于垂直同步信号地从第1场开始处理第N个视频比特流301的解码。
接着,NR部103,与开始上述第N个视频比特流的解码的期间之后的第2个垂直同步信号的垂直有效(active)期间同步,消除第1场312和第2场314的噪声成分,并输出该噪声消除后的视频信号。放大缩小部105,同步于与上述NR部103相同的垂直同步信号的垂直有效期间,对第N个消除了噪声成分的视频信号即第1场322和第2场324,按顺序在垂直方向和水平方向上进行放大或缩小处理,输出该处理后的视频信号。
基于图5说明上述NR部103的噪声消除处理和放大缩小部105的放大缩小处理的、在1个垂直同步信号内的详细动作。即,在图5中,NR部103,按水平同步信号的每一个周期,从第1行开始,像第1行、第2行、第3行这样,依次对视频信号的1行量进行噪声消除处理。该噪声消除处理在到下一个水平同步信号时完成,也有提前结束的时候。另一方面,放大缩小部105,在上述NR部103对任意的第M行的视频信号进行了噪声消除处理的下一个水平同步信号时,进行该第M行的视频信号的放大或缩小处理。即,NR部103和放大缩小部105进行流水线处理。
这样,在每1个垂直同步信号内进行1场的量的视频信号的噪声消除和放大缩小处理后,如图4所示那样,显示部107,与开始第N场322、324的垂直方向和水平方向的放大或缩小处理的期间的下一个垂直同步信号同步,顺次输出第N个在垂直方向和水平方向上进行了放大或缩小处理的视频信号、即第1场331和第2场332。
另外,关于NR部103的第1场的处理的NR初始化设定处理311,是与开始第N个视频比特流的解码的期间之后的第2个垂直同步信号的垂直消隐期间同步地开始进行的。在该NR初始化设定处理后开始NR处理312。另外,关于上述第2场的处理,上述NR初始化设定处理313,是与开始第N个视频比特流的解码的期间之后的第3个垂直同步信号的垂直消隐期间同步地开始进行的,在该NR初始化设定处理后开始NR处理314。
另外,关于在放大缩小部105中的第1场的处理的放大缩小初始化设定处理321,是与NR部103开始第N个第1场的噪声消除处理312的垂直同步信号相同的垂直同步信号的垂直消隐期间同步地开始的,在该放大缩小初始化设定处理之后开始放大缩小处理322。另外,关于在放大缩小部105中的第2场的处理,其放大缩小初始化处理323,是与NR部103开始第N个第2场的噪声消除处理314的垂直同步信号相同的垂直同步信号的垂直消隐期间同步地开始的,在该放大缩小初始化设定处理后开始放大缩小处理324。
这里,在例如N+1 1st Field316和N+1 2nd Field318以后的噪声消除处理不再需要、NR部103停止了的情况下(图4中,用虚线表示这些场316、318的噪声消除处理的停止状态),进行放大缩小部105的放大缩小处理和显示部107的输出处理的时刻,是NR部103进行动作的情况下的垂直同步信号相同的时刻,没有任何不同。因此,不需要为了应付NR103部停止时的情况而追加暂时复制来自解码缓冲器102的视频信号的硬件、或追加用于使在电视等中的视频信号的显示延迟1画面量的硬件,能确保在电视等视频显示器中的视频显示始终进行正常的视频显示。
并且,在本实施方式中,由控制部108控制NR部103和放大缩小部105,使由NR部103进行的1行量视频信号的噪声消除及该视频信号向NR缓冲器104的保存处理,与放大缩小部105所进行的视频信号的放大或缩小处理相互不冲突地并行进行,因而能够只用5个行存储器104a~104e构成NR缓冲器104。因此,与以往那样用场存储器构成NR缓冲器的情况相比,能够使NR缓冲器结构简单且规模小。
另外,本实施方式的视频信号处理装置所包含的各部的动作,可以通过利用软件使中央运算装置(CPU)动作来实现。
(实施方式2)
图6是表示本发明的第2实施方式的视频信号处理装置的结构框图。
该图所示的视频信号处理装置具有视频解码部401、解码缓冲器402、NR部404、NR缓冲器405、放大缩小部406、滤波缓冲器407、显示部408、控制部409。关于这些结构,与在上述第1实施方式中说明过的图1是相同的,因此省略其详细说明。
在本实施方式中,特别具有配置了NR·放大缩小初始化设定部(初始化设定部)403这一特征。上述NR·放大缩小初始化设定部403,对NR部404指示用于噪声成分消除的初始化设定信号(噪声消除参数)SIG404,并对放大缩小部406指示用于在垂直方向和水平方向上的放大或缩小的初始化设定信号(滤波参数)SIG412。
图7表示上述NR·放大缩小初始化设定部403的内部结构。如该图所示,NR·放大缩小初始化设定部403具有初始化切换部SIG503、NR初始化设定处理电路501、和放大缩小初始化设定处理电路502。
上述初始化切换部SIG503,切换NR初始化设定处理电路501和放大缩小初始化设定处理电路502。该初始化切换部SIG503接收保存在图6所示的解码缓冲器402中的解码后的视频信号(或由视频解码部401解码后的视频信号),将该接收到的视频信号的首部中所包含的顺序(sequence)头信息SH和图像头信息PH发送给NR初始化设定处理电路501和放大缩小初始化设定处理电路502。初始化切换部SIG503,最初切换到NR初始化设定处理电路501侧,在该NR初始化设定处理完成之后,切换到放大缩小初始化设定处理电路502侧。
上述NR初始化设定处理501,基于所接收到的信息,生成在NR部404中需要的用于消除视频信号的噪声成分的噪声消除参数,并将其作为信号SIG506指示给NR部404。另外,放大缩小初始化设定处理502,基于所接收到的信息,生成在放大缩小部406中需要的用于视频信号的垂直方向和水平方向的放大或缩小处理的滤波参数,并将其作为信号SIG507指示给放大缩小部406。
上述NR·放大缩小初始化设定部403,如图8所示,在视频解码部401的解码处理开始后的下一个垂直同步信号(换言之,是在进行NR部404和放大缩小部406的处理的垂直同步信号的前一个垂直同步信号)时,进行初始化信号的生成和指示。并且,NR初始化设定处理电路501的处理,在垂直同步信号的前一半时间(即1/120秒)内完成,在其后一半时间(1/120秒)内进行放大缩小初始化设定处理电路502的处理。
接着,基于图8所示的时序图说明本实施方式的视频信号处理装置的主要部分的动作的一例。
在该图中,视频解码部401,同步于垂直同步信号,从第1场起开始第N个视频比特流601的解码。接着,NR·放大缩小初始化设定部403,与开始上述第N个视频比特流的解码的期间的下一个垂直同步信号同步,生成针对第1场611和第2场612的第N个视频比特流的噪声消除参数,指示给NR部404,然后,生成针对该第N个视频比特流的用于垂直方向和水平方向的放大缩小处理的滤波参数,指示给放大缩小部406。
NR部404,与开始上述第N个视频比特流的解码的期间的之后第2个垂直同步信号同步,基于上述所指示的噪声消除参数,消除第1场621和第2场622的噪声成分。放大缩小部406,同步于与上述NR部404相同的垂直同步信号,基于上述所指示的滤波参数,对第N个消除了噪声成分的视频信号、即第1场631和第2场632,进行垂直方向和水平方向的放大缩小处理。
接着,显示部408,与开始上述第N个的垂直方向和水平方向的放大缩小处理的期间的下一个垂直同步信号同步,输出第N个进行了垂直方向和水平方向的放大缩小处理的视频信号、即第1场641和第2场642。
这里,在本实施方式中,NR·放大缩小初始化设定处理部403,在实际的噪声消除处理或放大缩小处理的前一个垂直同步信号(1/60秒的时间)时,进行针对NR部404的噪声消除参数的生成及指示、和针对放大缩小部406的滤波参数的生成及指示,因此,与以往那样在垂直同步信号的垂直消隐期间这一较短的时间进行这些生成和指示的情况相比,能够降低NR·放大缩小初始化设定处理部403的动作频率。并且,NR部404和放大缩小部406也可以在从垂直同步信号到下一个垂直同步信号的时间(1/60秒的时间)内进行处理,因此可以降低这些NR部404和放大缩小部406的动作频率,能够削减这些电路的规模。
另外,在本实施方式中,NR·放大缩小初始化设定部403的动作,也可以通过软件使中央运算装置(CPU)进行动作来实现。
另外,在本实施方式中,先生成噪声消除参数,然后生成滤波参数,但当然也可以反过来,先生成滤波参数,然后生成噪声消除参数。
(实施方式3)
接着,基于图9说明本发明的第3实施方式的视频信号处理装置。
图9所示的视频信号处理装置具有视频解码部801、解码缓冲器802、NR部803、NR缓冲器804、放大缩小部805、显示部806、及控制部807。关于这些结构,与在上述第1实施方式中说明过的图1是相同的,所以省略其详细说明。
本实施方式的特征在于去除了图1或图6所示的滤波缓冲器106、407的结构。
即,在本实施方式中,在图11所示的1个垂直同步信号内,NR部803与水平同步信号同步地对视频信号从第1行到第N行一行一行地顺次进行噪声消除处理,并且,放大缩小部805,比上述NR部803的噪声消除处理晚1个水平同步信号地对视频信号从第1行到第N行一行一行地顺次进行放大或缩小处理,这一点和上述第1实施方式是一样的。但显示部806,将由上述放大缩小部805处理过的各行的视频信号,在与进行该放大缩小处理的水平同步信号相同的水平同步信号时,输出到电视等视频显示器。因此,放大缩小部805和显示部806同步且按同一水平同步信号(的同一周期)并行进行处理动作。
因此,显示部806,与如上述那样放大缩小部805正处理的视频信号的行同步,将该行的视频信号输出到电视等视频显示器,其结果,如图10的时序图所示,显示部806与放大缩小部805同步,放大缩小部805按各垂直同步信号顺次进行第N个、第N+1个...场922、924、926、928的放大或缩小处理,在与该各垂直同步信号相同的垂直同步信号期间,顺次输出第N个、第N+1个...场931~934。
这样,放大缩小部805同步于水平同步信号,一行一行地对视频信号进行放大或缩小处理,与此相应,显示部806同步于该水平同步信号,一行一行地将视频信号顺次输出给电视等,因此,在电视等视频显示器中的视频显示得以正常进行。
因此,在本实施方式中,不需要配置用于保存来自放大缩小部805的放大或缩小了的视频信号的滤波缓冲器(场存储器)(图12的以往例所示的滤波缓冲器11A6)。并且,在本实施方式中,由图10可知,从视频解码部801进行视频信号的解码开始到显示部806中的视频信号的处理的期间,是2个垂直同步信号,而在图15所示的以往例中,由该图可知,是4个垂直同步信号,因此在本实施方式中,与上述以往例相比,能提前2个垂直同步信号地进行视频显示。其结果,关于通常付随于视频信号的声音信号,该声音信号解码后只需保存2垂直同步信号的量即可,可以使保存声音信号用的缓冲器的容量减半。
工业可利用性
如以上说明的那样,本发明中,能够用多个行存储器构成存储噪声消除后的视频信号的NR缓冲器,能够并行执行噪声消除部的处理和放大缩小部的处理,因此,作为数字电视、DVD等的噪声消除处理、或电视的输出信号处理等的视频信号处理装置等是有用的。
权利要求书
(按照条约第19条的修改)
1.(修改后)一种视频信号处理装置,其特征在于,包括:
噪声消除部,消除视频信号的噪声成分;
NR缓冲器,保存由上述噪声消除部消除了噪声成分的视频信号,且由多个行存储器构成;
放大缩小部,对来自上述NR缓冲器的视频信号在垂直方向和水平方向上进行放大或缩小处理;以及
控制部,控制上述噪声消除部和放大缩小部;
其中,上述控制部控制上述噪声消除部和上述放大缩小部,使得一边使上述噪声消除后的1行量的视频信号从上述噪声消除部输出到上述NR缓冲器的任意1个行存储器中,一边使上述NR缓冲器中的、除了从上述噪声消除部输入1行量的视频信号的行存储器以外的多个行存储器中保存的多个行的视频信号,从上述NR缓冲器输入到上述放大缩小部,
上述噪声消除部,同步于水平同步信号,消除上述1行量的视频信号的噪声成分,
上述放大缩小部,同步于上述水平同步信号,在上述噪声消除部对上述1行量的视频信号的噪声成分进行消除处理的水平同步信号的下一个水平同步信号时,对上述1行量的视频信号在垂直方向和水平方向上进行放大或缩小处理。
2.(删除)。
3.(删除)。
4.(删除)。
5.根据权利要求1所述的视频信号处理装置,其特征在于:
还具有初始化设定部,将用于消除上述视频信号的噪声成分的初始值指示给上述噪声消除部,并将用于在垂直方向和水平方向上放大或缩小上述视频信号的初始值指示给上述放大缩小部。
6.根据权利要求5所述的视频信号处理装置,其特征在于:
上述初始化设定部具有
噪声消除初始化设定处理电路,将消除上述噪声成分的噪声消除参数指示给上述噪声消除部;以及
放大缩小初始化设定处理电路,将以指定的放大率放大视频信号的滤波参数指示给上述放大缩小部。
7.根据权利要求5所述的视频信号处理装置,其特征在于:
上述放大缩小初始化设定处理电路,在上述噪声消除初始化设定处理电路的指示处理结束后,开始指示处理,并且,在上述噪声消除部同步于垂直同步信号开始预定的1行量的视频信号的噪声消除处理的前一个垂直同步信号时或者1/60秒前,使用包括上述预定的1行的多个行的量,开始用于放大或缩小视频信号的初始值的指示处理。
8.根据权利要求5所述的视频信号处理装置,其特征在于:
上述噪声消除初始化设定处理电路,在上述放大缩小初始化设定处理电路的指示处理结束后,开始指示处理,并且,在上述噪声消除部同步于垂直同步信号开始预定的1行量的视频信号的噪声消除处理的前一个垂直同步信号时或者1/60秒前,开始用于针对上述预定的1行量进行噪声成分消除的初始值的指示处理。
9.根据权利要求1所述的视频信号处理装置,其特征在于:
具有配置在上述放大缩小部的后级的显示部,同步于上述视频信号,输出由上述放大缩小部进行了放大或缩小处理的视频信号。
10.根据权利要求9所述的视频信号处理装置,其特征在于:
上述显示部,在与上述放大缩小部进行1行量的视频信号的放大或缩小处理的预定的水平同步信号相同的水平同步信号内,将上述1行量的视频信号输出给视频显示器。
11.(修改后)根据权利要求1所述的视频信号处理装置,其特征在于:
上述噪声消除部,在1/60秒或1/60秒的N倍(N是大于等于2的整数)时间以上的期间,停止噪声成分的消除处理。
12.(修改后)根据权利要求1所述的视频信号处理装置,其特征在于:
上述噪声消除部,对由上述放大缩小部进行放大或缩小处理的视频信号的各行量,不进行噪声成分的消除处理。
13.(修改后)根据权利要求1所述的视频信号处理装置,其特征在于:
具有解码缓冲器,保持对进行了编码的视频比特流解码后的视频信号或非压缩的数字视频信号;
上述噪声消除部,消除由上述解码缓冲器保持的解码上述视频比特流后的视频信号或上述非压缩的数字视频信号的噪声成分。

Claims (13)

1.一种视频信号处理装置,其特征在于,包括:
噪声消除部,消除视频信号的噪声成分;
NR缓冲器,保存由上述噪声消除部消除了噪声成分的视频信号,且由多个行存储器构成;
放大缩小部,对来自上述NR缓冲器的视频信号在垂直方向和水平方向上进行放大或缩小处理;以及
控制部,控制上述噪声消除部和放大缩小部;
其中,上述控制部控制上述噪声消除部和上述放大缩小部,使得一边使上述噪声消除后的1行量的视频信号从上述噪声消除部输出到上述NR缓冲器的任意1个行存储器中,一边使上述NR缓冲器中的、除了从上述噪声消除部输入1行量的视频信号的行存储器以外的多个行存储器中保存的多个行的视频信号,从上述NR缓冲器输入到上述放大缩小部。
2.根据权利要求1所述的视频信号处理装置,其特征在于:
上述控制部具有
NR行缓冲器地址保持部,分别保存上述NR缓冲器的多个行存储器的地址;
输入切换部,选择保存在上述NR行缓冲器地址保持部中的多个行存储器的地址的任一个,指示给上述噪声消除部;
输出切换部,选择保存在上述NR行缓冲器地址保持部中的多个行存储器的地址的任一个,指示给上述放大缩小部;以及
缓冲器管理控制部,控制上述输入切换部,使得从上述NR行缓冲器地址保持部选择上述NR缓冲器内的被输入了上述噪声消除后的1行量的视频信号的一个行存储器的地址,并控制上述输出切换部,使得从上述NR行缓冲器地址保持部选择具有上述输入切换部所选择的地址的行存储器以外的多个行存储器的地址。
3.根据权利要求2所述的视频信号处理装置,其特征在于:
上述NR行缓冲器地址保持部,由与上述NR缓冲器所具备的行存储器相等个数的NR行缓冲器地址保持部组成;
上述多个NR行缓冲器地址保持部,分别保持上述NR缓冲器的相对应的行存储器的地址值;
上述缓冲器管理控制部控制上述输入切换部,使得按顺序选择上述多个NR行缓冲器地址保持部,以便在上述NR缓冲器的多个行存储器之间顺次巡回地保持由上述噪声消除部输出的1行量的视频信号。
4.根据权利要求1所述的视频信号处理装置,其特征在于:
上述噪声消除部,同步于水平同步信号,消除上述1行量的视频信号的噪声成分;
上述放大缩小部,同步于上述水平同步信号,在上述噪声消除部对上述1行量的视频信号的噪声成分进行消除处理的水平同步信号的下一个水平同步信号时,对上述1行量的视频信号在垂直方向和水平方向上进行放大或缩小处理。
5.根据权利要求1所述的视频信号处理装置,其特征在于:
还具有初始化设定部,将用于消除上述视频信号的噪声成分的初始值指示给上述噪声消除部,并将用于在垂直方向和水平方向上放大或缩小上述视频信号的初始值指示给上述放大缩小部。
6.根据权利要求5所述的视频信号处理装置,其特征在于:
上述初始化设定部具有
噪声消除初始化设定处理电路,将消除上述噪声成分的噪声消除参数指示给上述噪声消除部;以及
放大缩小初始化设定处理电路,将以指定的放大率放大视频信号的滤波参数指示给上述放大缩小部。
7.根据权利要求5所述的视频信号处理装置,其特征在于:
上述放大缩小初始化设定处理电路,在上述噪声消除初始化设定处理电路的指示处理结束后,开始指示处理,并且,在上述噪声消除部同步于垂直同步信号开始预定的1行量的视频信号的噪声消除处理的前一个垂直同步信号时或者1/60秒前,使用包括上述预定的1行的多个行的量,开始用于放大或缩小视频信号的初始值的指示处理。
8.根据权利要求5所述的视频信号处理装置,其特征在于:
上述噪声消除初始化设定处理电路,在上述放大缩小初始化设定处理电路的指示处理结束后,开始指示处理,并且,在上述噪声消除部同步于垂直同步信号开始预定的1行量的视频信号的噪声消除处理的前一个垂直同步信号时或者1/60秒前,开始用于针对上述预定的1行量进行噪声成分消除的初始值的指示处理。
9.根据权利要求1所述的视频信号处理装置,其特征在于:
具有配置在上述放大缩小部的后级的显示部,同步于上述视频信号,输出由上述放大缩小部进行了放大或缩小处理的视频信号。
10.根据权利要求9所述的视频信号处理装置,其特征在于:
上述显示部,在与上述放大缩小部进行1行量的视频信号的放大或缩小处理的预定的水平同步信号相同的水平同步信号内,将上述1行量的视频信号输出给视频显示器。
11.根据权利要求1、5及9的任一项所述的视频信号处理装置,其特征在于:
上述噪声消除部,在1/60秒或1/60秒的N倍(N是大于等于2的整数)时间以上的期间,停止噪声成分的消除处理。
12.根据权利要求1、5及9的任一项所述的视频信号处理装置,其特征在于:
上述噪声消除部,对由上述放大缩小部进行放大或缩小处理的视频信号的各行量,不进行噪声成分的消除处理。
13.根据权利要求1、5以及9的任一项所述的视频信号处理装置,其特征在于:
具有解码缓冲器,保持对进行了编码的视频比特流解码后的视频信号或非压缩的数字视频信号;
上述噪声消除部,消除由上述解码缓冲器保持的解码上述视频比特流后的视频信号或上述非压缩的数字视频信号的噪声成分。
CN200580000955.6A 2004-10-14 2005-09-01 视频信号处理装置 Expired - Fee Related CN1860778B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004300515 2004-10-14
JP300515/2004 2004-10-14
PCT/JP2005/015984 WO2006040883A1 (ja) 2004-10-14 2005-09-01 映像信号処理装置

Publications (2)

Publication Number Publication Date
CN1860778A true CN1860778A (zh) 2006-11-08
CN1860778B CN1860778B (zh) 2010-10-13

Family

ID=36148185

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200580000955.6A Expired - Fee Related CN1860778B (zh) 2004-10-14 2005-09-01 视频信号处理装置

Country Status (5)

Country Link
US (1) US20080192146A1 (zh)
EP (1) EP1679882A4 (zh)
JP (1) JP3991064B2 (zh)
CN (1) CN1860778B (zh)
WO (1) WO2006040883A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116456144A (zh) * 2023-06-14 2023-07-18 合肥六角形半导体有限公司 一种无帧缓存视频流处置输出装置和方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8264610B2 (en) 2006-04-18 2012-09-11 Marvell World Trade Ltd. Shared memory multi video channel display apparatus and methods
US8284322B2 (en) * 2006-04-18 2012-10-09 Marvell World Trade Ltd. Shared memory multi video channel display apparatus and methods
US8218091B2 (en) 2006-04-18 2012-07-10 Marvell World Trade Ltd. Shared memory multi video channel display apparatus and methods
JP2007335956A (ja) * 2006-06-12 2007-12-27 Mitsubishi Electric Corp デジタルテレビ
KR101556931B1 (ko) * 2009-02-24 2015-10-02 삼성전자주식회사 영상 데이터 처리 장치 및 방법
JPWO2011114633A1 (ja) * 2010-03-18 2013-06-27 パナソニック株式会社 映像信号処理装置及び映像信号処理方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0588181B1 (en) * 1992-09-14 2000-11-15 THOMSON multimedia Method and apparatus for noise reduction
EP0660595B1 (en) * 1993-12-20 2000-03-15 Matsushita Electric Industrial Co., Ltd. A noise reducer
JPH07177393A (ja) * 1993-12-21 1995-07-14 Matsushita Electric Ind Co Ltd 雑音除去装置
US6002447A (en) * 1996-03-07 1999-12-14 Thomson Consumer Electronics, Inc. Video signal processing apparatus
US6239847B1 (en) * 1997-12-15 2001-05-29 Netergy Networks, Inc. Two pass multi-dimensional data scaling arrangement and method thereof
JPH11275447A (ja) * 1998-03-20 1999-10-08 Nikon Corp 撮像装置
US6927783B1 (en) * 1998-11-09 2005-08-09 Broadcom Corporation Graphics display system with anti-aliased text and graphics feature
JP3338002B2 (ja) * 1999-05-27 2002-10-28 松下電器産業株式会社 画像メモリ機能付き映像装置
JP2000358193A (ja) * 1999-06-15 2000-12-26 Matsushita Electric Ind Co Ltd 画像メモリ機能付き映像装置
US6836289B2 (en) * 1999-12-20 2004-12-28 Texas Instruments Incorporated Digital still camera architecture with red and blue interpolation using green as weighting factors
JP3718832B2 (ja) * 2000-05-31 2005-11-24 松下電器産業株式会社 画像出力装置及び画像出力制御方法
EP1160759A3 (en) * 2000-05-31 2008-11-26 Panasonic Corporation Image output device and image output control method
US6996186B2 (en) * 2002-02-22 2006-02-07 International Business Machines Corporation Programmable horizontal filter with noise reduction and image scaling for video encoding system
US6980598B2 (en) * 2002-02-22 2005-12-27 International Business Machines Corporation Programmable vertical filter for video encoding
US7782398B2 (en) * 2002-09-04 2010-08-24 Chan Thomas M Display processor integrated circuit with on-chip programmable logic for implementing custom enhancement functions
JP4035408B2 (ja) * 2002-09-10 2008-01-23 キヤノン株式会社 解像度変換装置及び方法及び情報処理装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116456144A (zh) * 2023-06-14 2023-07-18 合肥六角形半导体有限公司 一种无帧缓存视频流处置输出装置和方法
CN116456144B (zh) * 2023-06-14 2023-09-26 合肥六角形半导体有限公司 一种无帧缓存视频流处置输出装置和方法

Also Published As

Publication number Publication date
EP1679882A1 (en) 2006-07-12
JP3991064B2 (ja) 2007-10-17
EP1679882A4 (en) 2008-07-09
US20080192146A1 (en) 2008-08-14
WO2006040883A1 (ja) 2006-04-20
JPWO2006040883A1 (ja) 2008-05-15
CN1860778B (zh) 2010-10-13

Similar Documents

Publication Publication Date Title
CN1860778A (zh) 视频信号处理装置
CN1776802A (zh) 数据输出方法及其装置、使用了它的液晶屏驱动装置和液晶显示装置
CN1942870A (zh) 对矩形区域的突发存储器访问的方法
CN1991906A (zh) 在多重图形处理单元图形子系统中进行多重缓冲
CN1778107A (zh) 数据再生装置、视频显示装置、使用它们的软件更新系统及软件更新方法
CN1130667C (zh) 运动图象再生质量控制装置及其控制方法
CN1959803A (zh) 动态图像显示装置和动态图像显示方法
CN1815606A (zh) 使用多个数据处理设备进行数据处理的设备和方法
CN1917636A (zh) 运动图像分发系统和运动图像分发服务器
CN101043600A (zh) 重放设备和使用该重放设备的重放方法
CN1969299A (zh) 图像生成装置及图像生成方法
CN101051457A (zh) 一种电影卡拉ok的电子娱乐系统
CN1747558A (zh) 用于产生图形数据的设备和方法、和信息记录介质
CN101079989A (zh) 视频处理装置,及添加时间代码和准备编辑列表的方法
JP2015012410A (ja) 画像復号装置
CN1652155A (zh) 一种改变数字图像尺寸的方法及装置
CN1622637A (zh) 图像死点和噪声的消除方法
CN1522060A (zh) 校正数据输出装置、帧数据校正装置和显示装置、方法
CN1719889A (zh) 实现视频逐行到隔行转换的装置和转换方法
CN103780942B (zh) 一种信息配置方法及装置
CN102821229A (zh) 图像处理装置和图像处理方法
CN1113317C (zh) 图形处理器和图形处理方法
JP5151999B2 (ja) 画像処理装置及び画像処理方法
CN101065973A (zh) 解码电路、解码装置及解码系统
EP1883246A3 (en) Video Encoder with Adaptive Frame Skipping

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101013

Termination date: 20130901