CN1725190A - 一种地址总线的故障检测方法 - Google Patents
一种地址总线的故障检测方法 Download PDFInfo
- Publication number
- CN1725190A CN1725190A CN 200410069586 CN200410069586A CN1725190A CN 1725190 A CN1725190 A CN 1725190A CN 200410069586 CN200410069586 CN 200410069586 CN 200410069586 A CN200410069586 A CN 200410069586A CN 1725190 A CN1725190 A CN 1725190A
- Authority
- CN
- China
- Prior art keywords
- register
- control module
- address
- data
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明公开了一种地址总线的故障检测方法,该方法为:a:连接地址总线连接到寄存器的信号输入端;b:由控制单元向被检测功能单元发出读或写信号;并触发寄存器;c:控制单元读取寄存器中的数据并与被检测功能单元的地址比较;d:若两者不相同,则判断该功能单元地址总线故障。采用本发明的方法,能够有效对各功能单元的地址总线进行检测,避免设备出现事故。
Description
技术领域
本发明涉及电子或通信领域的检测技术,尤其涉及一种地址总线的故障检测方法。
背景技术
为了提高电子产品的可靠性并避免事故发生,需要将电子产品可能存在的故障检测出来。通常,电子产品上电后,首先要对整个系统进行自检。产品自检一般由系统的CPU或控制单元(控制单元是指包含有CPU的功能模块,它可以是一个芯片也可以是一块单板。它一般运行一定的软件来完成设备需要完成的全部或部分功能。)对其外部功能单元(功能单元是指受控制单元控制,完成一定功能的单元。它可以是一个或几个芯片,也可以是一块单板。)进行检查,基本包含存储器及功能芯片等。这种上电自检是检测控制单元同其他功能单元的通信是否正常,也就是,保证通信必需的地址总线、数据总线、控制总线的工作正常。
对于数据总线和控制总线,一般只要保证写入的数据和读出的数据一致就可以判断数据总线和控制总线是正确的。
对于地址总线,由于地址信息是由控制单元发给功能单元的单项输出信息,因此即使在芯片引脚损坏或加工导致网络开路等原因导致控制单元操作了错误的地址,控制单元也很难发现其错误的存在。因此,如何有效检测功能单元的地址总线是否工作正常,一直是业界需加以解决的问题。然而,目前还没有较好的手段来检测功能单元的地址总线是否工作正常。
发明内容
本发明提供一种地址总线故障的检测方法。
本发明的地址总线的故障检测方法,包括以下步骤:
a:连接地址总线与寄存器的信号输入端;
b:控制单元向被检测功能单元发出读或写信号,并触发寄存器;
c:控制单元读取寄存器中的数据并与被检测功能单元的地址信息比较;
d:若两者不相同,则判断该功能单元地址总线故障。
所述步骤c还包括,在控制单元读取寄存器中的数据后,使寄存器的数据更新为寄存器的地址。
所述方法进一步包括:控制单元判断是否检测其它功能单元的地址总线,如果是,则转至步骤b,否则完成检测。
所述步骤b中,触发寄存器的具体方法为:通过控制单元的读、写或其组合信号作为寄存器的触发信号。
所述步骤c中,控制单元读取寄存器中的数据是通过控制单元向寄存器发出读信号来选通该寄存器的。
所述步骤c中,控制单元读取寄存器中的数据是通过地址译码和读信号的组合信号来选通该寄存器的。
所述步骤c中,控制单元读取寄存器中的数据是通过控制单元的I\O控制信号来选通该寄存器的。
所述寄存器为D触发器。
采用本发明的方法可以有效对各功能单元的地址总线进行检测,预先判断地址总线是否有误,从而有效避免电子设备出现事故。
附图说明
图1是控制单元同功能单元的连接关系示意图;
图2是本发明用寄存器实现地址锁存的连接示意图;
图3是本发明方法流程图。
具体实施方式
控制单元同功能单元的连接关系如图1所示,控制单元通过地址总线指定其操作的地址单元;通过数据总线传递需要交互的信息;通过控制总线完成整个信息交互过程的控制。地址总线是控制单元发给功能单元地址信息的通道,是单方向的输出信息。数据总线是双向的,即从控制单元把数据送往功能单元,也可以把功能单元的数据送回控制单元。控制总线通过不同的控制信号完成信息的交互过程。
本发明通过一寄存器存储上次控制单元信息交互时输出的地址信息,并在控制单元访问该寄存器时将寄存器中存储的地址信息通过数据总线反馈给控制单元。
寄存器的信号连接如图2所示,图中以D触发器作为实现存储控制单元信息交互时输出地址信息的寄存器。该D触发器的输入端与地址总线相连接,时钟信号为控制单元控制总线中读或写及其组合信号,输出端Q端输出锁存的地址,该D触发器的输出三态选通信号可以是控制单元读取该寄存器的读信号,也可以是地址译码和读信号的组合信号,还可以是控制单元的I/O控制信号。
本发明方法的具体实施过程如下:控制单元向被检测功能单元发出读或写信号,D触发器以控制单元的读或写信号作为其触发信号,将地址总线的信息锁存。由于在控制单元运行时需不断的从内存中读取CPU的操作指令,为了避免控制单元读取指令对D触发器的干扰,建议使用写信号作为触发信号。同时在该检测执行过程中,通过独享CPU来屏蔽其他程序对检测的干扰。
控制单元通过选通D触发器来读取其锁存的地址信息,并与被检测功能单元的地址信息比较,如果两者不同,则说明被检测功能单元地址总线出现故障。
在控制单元读取该D触发器锁存的地址信息后,D触发器更新其锁存数据为该触发器自身的地址信息。
在地址总线的故障判断时,可以采取遍历方式读取某些地址。这时D触发器中保存了相应的信息。随后,控制单元读D触发器中的内容,并判断该D触发器存储的内容是否同上次操作的地址信息相同。
建议设备上电自检的时候,控制单元检测功能单元的所有工作地址区间,并判断地址总线的功能是否正常。图3为实现多个功能单元地址总线的故障检测流程图,其具体步骤如下:
控制单元向需检测的功能单元发出读或写命令;并触发D触发器;
控制单元选通并读取D触发器中锁存的内容,与上次被检测功能单元的地址信息比较;
若两者不相同,则判断该功能单元地址总线故障;
控制单元判断是否继续检测其它功能单元的地址总线;
如果需要继续检测,则继续启动检测流程;
如果不需要继续检测,则结束流程。
根据本发明的方法,在设计功能单元的逻辑功能时,可以通过加设一个特殊的寄存器,该寄存器用以存储上次控制单元信息交互时输出的地址信息,并在控制单元访问该寄存器时将寄存器中存储的地址信息通过数据总线反馈给控制单元,以此来检测该功能单元的地址总线是否工作正常。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书的保护范围为准。
Claims (8)
1、一种地址总线的故障检测方法,包括以下步骤:
a:连接地址总线与寄存器的信号输入端;
b:控制单元向被检测功能单元发出读或写信号,并触发寄存器;
c:控制单元读取寄存器中的数据并与被检测功能单元的地址信息比较;
d:若两者不相同,则判断该功能单元地址总线故障。
2、如权利要求1所述的方法,其特征在于:所述步骤c还包括,在控制单元读取寄存器中的数据后,使寄存器的数据更新为寄存器的地址。
3、如权利要求1所述的方法,其特征在于:进一步包括如下步骤:控制单元判断是否检测其它功能单元的地址总线,如果是,则转至步骤b,否则完成检测。
4、如权利要求1所述的方法,其特征在于:所述步骤b中,触发寄存器的具体方法为:通过控制单元的读、写或其组合信号作为寄存器的触发信号。
5、如权利要求1、2、3或4所述的方法,其特征在于:所述步骤c中,控制单元读取寄存器中的数据是通过控制单元向寄存器发出读信号来选通该寄存器的。
6、如权利要求1、2、3或4所述的方法,其特征在于:所述步骤c中,控制单元读取寄存器中的数据是通过地址译码和读信号的组合信号来选通该寄存器的。
7、如权利要求1、2、3或4所述的方法,其特征在于:所述步骤c中,控制单元读取寄存器中的数据是通过控制单元的I\O控制信号来选通该寄存器的。
8、如权利要求1、2、3或4所述的方法,其特征在于:所述寄存器为D触发器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004100695863A CN100357905C (zh) | 2004-07-20 | 2004-07-20 | 一种地址总线的故障检测方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004100695863A CN100357905C (zh) | 2004-07-20 | 2004-07-20 | 一种地址总线的故障检测方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1725190A true CN1725190A (zh) | 2006-01-25 |
CN100357905C CN100357905C (zh) | 2007-12-26 |
Family
ID=35924672
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100695863A Active CN100357905C (zh) | 2004-07-20 | 2004-07-20 | 一种地址总线的故障检测方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100357905C (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103941625A (zh) * | 2014-05-08 | 2014-07-23 | 哈尔滨工业大学 | Can总线数据传输监控系统 |
CN104991875A (zh) * | 2015-07-02 | 2015-10-21 | 成都智明达数字设备有限公司 | 一种地址总线的检测方法 |
CN110890125A (zh) * | 2018-09-07 | 2020-03-17 | 爱思开海力士有限公司 | 存储器装置及其操作方法 |
CN112799974A (zh) * | 2021-01-26 | 2021-05-14 | 科东(广州)软件科技有限公司 | 一种存储卡的控制方法及系统 |
CN114168396A (zh) * | 2021-11-19 | 2022-03-11 | 苏州浪潮智能科技有限公司 | 一种故障定位方法及相关组件 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0234798A (ja) * | 1988-07-26 | 1990-02-05 | Fujitsu Ltd | ピンのめっき方法 |
JPH0315948A (ja) * | 1989-06-13 | 1991-01-24 | Nec Corp | アドレスバス試験方式 |
JPH0469756A (ja) * | 1990-07-10 | 1992-03-04 | Sharp Corp | アドレスバスチェック装置 |
JPH11272509A (ja) * | 1998-03-24 | 1999-10-08 | Nec Ic Microcomput Syst Ltd | 半導体集積回路 |
JP3957469B2 (ja) * | 2000-04-11 | 2007-08-15 | Necエレクトロニクス株式会社 | 半導体記憶装置 |
-
2004
- 2004-07-20 CN CNB2004100695863A patent/CN100357905C/zh active Active
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103941625A (zh) * | 2014-05-08 | 2014-07-23 | 哈尔滨工业大学 | Can总线数据传输监控系统 |
CN103941625B (zh) * | 2014-05-08 | 2017-02-22 | 哈尔滨工业大学 | Can总线数据传输监控系统 |
CN104991875A (zh) * | 2015-07-02 | 2015-10-21 | 成都智明达数字设备有限公司 | 一种地址总线的检测方法 |
CN110890125A (zh) * | 2018-09-07 | 2020-03-17 | 爱思开海力士有限公司 | 存储器装置及其操作方法 |
CN110890125B (zh) * | 2018-09-07 | 2023-05-02 | 爱思开海力士有限公司 | 存储器装置及其操作方法 |
CN112799974A (zh) * | 2021-01-26 | 2021-05-14 | 科东(广州)软件科技有限公司 | 一种存储卡的控制方法及系统 |
CN112799974B (zh) * | 2021-01-26 | 2021-12-03 | 科东(广州)软件科技有限公司 | 一种存储卡的控制方法及系统 |
CN114168396A (zh) * | 2021-11-19 | 2022-03-11 | 苏州浪潮智能科技有限公司 | 一种故障定位方法及相关组件 |
CN114168396B (zh) * | 2021-11-19 | 2024-01-12 | 苏州浪潮智能科技有限公司 | 一种故障定位方法及相关组件 |
Also Published As
Publication number | Publication date |
---|---|
CN100357905C (zh) | 2007-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7428663B2 (en) | Electronic device diagnostic methods and systems | |
US6880113B2 (en) | Conditional hardware scan dump data capture | |
US20070168738A1 (en) | Power-on error detection system and method | |
US6745345B2 (en) | Method for testing a computer bus using a bridge chip having a freeze-on-error option | |
US7882395B2 (en) | Debug device for embedded systems and method thereof | |
CN1841079A (zh) | 一种可编程逻辑器件配置的检测方法 | |
US20030041290A1 (en) | Method for monitoring consistent memory contents in redundant systems | |
CN1725190A (zh) | 一种地址总线的故障检测方法 | |
CN1180346C (zh) | 在一计算机系统中的bios存储装置的自动安全恢复方法 | |
CN1125400C (zh) | 信号处理设备 | |
CN201017277Y (zh) | 嵌入式系统的测试行动联合组隔离电路 | |
US5590278A (en) | Method for detecting addressing errors in an electrical unit | |
US20070294583A1 (en) | Device and Method for Analyzing Embedded Systems for Safety-Critical Computer Systems in Motor Vehicles | |
CN105786680B (zh) | 内核崩溃后内存预分析方法及其系统 | |
CN1797360A (zh) | 内存可靠性检测系统以及方法 | |
US6125456A (en) | Microcomputer with self-diagnostic unit | |
JP2004101203A (ja) | ロジックlsiの不良解析システム及び不良解析方法 | |
CN1203405C (zh) | 为了检查目的具有二重核心逻辑电路和硬件故障输入的集成电子组件 | |
CN1328665C (zh) | Ide通道测试装置及方法 | |
CN1194299C (zh) | 动态存储器功能测试方法 | |
CA2563255A1 (en) | Elevator electronic safety system | |
US20090222702A1 (en) | Method for Operating a Memory Device | |
JPH079636B2 (ja) | バス診断装置 | |
JP2857479B2 (ja) | バス・インターフェース検査を行う電子機器 | |
CN114897150A (zh) | 一种ai智能模组的可靠性设计方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |