CN1666428A - 改进的时钟启用系统 - Google Patents
改进的时钟启用系统 Download PDFInfo
- Publication number
- CN1666428A CN1666428A CN038155605A CN03815560A CN1666428A CN 1666428 A CN1666428 A CN 1666428A CN 038155605 A CN038155605 A CN 038155605A CN 03815560 A CN03815560 A CN 03815560A CN 1666428 A CN1666428 A CN 1666428A
- Authority
- CN
- China
- Prior art keywords
- clock
- signal
- circuit
- integrated circuit
- functional block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. TPC [Transmission Power Control], power saving or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
- H04W52/0261—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
- H04W52/0287—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment
- H04W52/0293—Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment having a sub-controller with a low clock frequency switching on and off a main controller with a high clock frequency
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
- Mobile Radio Communication Systems (AREA)
- Microcomputers (AREA)
Abstract
一种用于多芯片设备的时钟启用系统,包括:具有时钟信号的第一集成电路(图1),和具有至少一个从第一集成电路周期性请求时钟信号的功能块的至少一个第二集成电路;响应每一个功能块的时钟请求电路,用于响应于任意一个或多个功能块的激活提供时钟请求信号;响应于所述时钟请求信号的时钟启用电路,用于使第一集成电路能为第二集成电路上的功能块提供时钟信号。
Description
技术领域
本发明涉及一种改进的时钟启用(enable)系统,尤其涉及通过限制在集成电路之间传输的时钟信号的活动而使电源电流最小的这样一种系统。
背景技术
在使用由一个集成电路产生的时钟信号以服务第二个集成电路的系统中,当在第二个集成电路上的电路不需要有效时钟信号的间隙期间将有效时钟信号传输到第二个集成电路时,电源电流不必很大。例如,在很多GSM移动台设计中,由数字基带处理器(DBB)产生的主时钟服务于模拟基带处理器(ABB)上的功能块。主时钟可能被持续保持有效,但这样做将非常低效。当没有ABB电路需要有效的主时钟信号时,主时钟信号应被禁用(disable),以使电源电流最小。一个方法是利用众所周知的时钟选通(gating)技术以在ABB内禁用时钟信号。由于没有限制从DBB传输到ABB的时钟信号的活动,此方法不是很有效。需要电源电流来对从DBB到ABB传输时钟信号的线路的电容充放电。由于DBB是多任务多处理器设备,其在ABB不需要时钟信号时可能无法迅速响应,因此使用DBB软件不能有效地控制时钟信号。在DBB上使用适于ABB的专用定时电路可以控制时钟活动,但这样不灵活并需要附加电路。
发明内容
因此,本发明的目的是提供一种改进的时钟启用系统。
本发明进一步的目的是提供这样一种改进的时钟启用系统,其通过控制时钟信号的活动节能。
本发明进一步的目的是提供这样一种改进的时钟启用系统,其通过仅在电路需要有效时钟信号时,维持有效时钟信号从而节能。
本发明进一步的目的是提供这样一种改进的时钟启用系统,其通过除了在第二个集成电路需要时钟信号以外,阻止有效时钟信号从产生时钟信号的集成电路传输到使用时钟信号的第二个集成电路,从而节能。
本发明进一步的目的是提供这样一种改进的时钟启用系统,其降低因在集成电路间传输时钟信号的互连线路上的电容所导致的能量损耗。
本发明由以下实现产生:用于在多芯片环境中节能的非常简单而有效的时钟启用系统,可以通过监控由来自另一个集成电路上的时钟驱动器的时钟信号所服务的一个集成电路上的功能块的状态,并仅在一个或多个功能块处于需要有效时钟信号的有效状态时,允许将这些时钟信号传输到具有该功能块的芯片来实现。
本发明的特点是一种用于多芯片设备的时钟启用系统,包括:具有时钟信号的一个第一集成电路,和包括至少一个需要时钟信号的功能块的至少一个第二集成电路。存在响应每一个功能块的时钟请求电路,用于响应任意一个或多个功能块的激活,提供时钟请求信号。响应该时钟请求信号的时钟启用电路使第一集成电路能够为第二芯片上的功能块提供时钟信号。
在一个优选实施例中,时钟请求电路可以在第二集成电路上,时钟启用电路可以在第一集成电路上。
本发明的特征还在于一种用于多芯片蜂窝终端的时钟启用系统,用于启用具有时钟信号的数字基带处理器集成电路,和具有从数字基带处理器集成电路周期性请求时钟信号的至少一个功能块的模拟基带处理器集成电路。响应每一个功能块的时钟请求电路响应任意一个或多个功能块的激活,提供时钟请求信号。响应时钟请求信号的时钟启用电路使数字基带处理器集成电路能为模拟基带处理器集成电路上的功能块提供时钟信号。
在一个优选实施例中,时钟请求电路可以在模拟基带处理器集成电路上。时钟启用电路可以在数字基带处理器集成电路上。模拟基带处理器集成电路混频信号设备可包括RF编/解码器和话音频带(voiceband)编/解码器。
附图说明
从以下对优选实施方式和附图的说明中,本领域的技术人员可想到其它目的,特征和优点,其中:
图1是使用根据本发明的时钟启用系统的GSM移动台的示意方框图;以及
图2是根据本发明的移动台和改进的时钟启用系统的详细框图。
具体实施方式
图1所示是GSM移动台10的主要电子部件,多芯片设备包括数字基带(DBB)集成电路处理器12和模拟基带(ABB)集成电路处理器14。例如,如图所示,ABB 14可包括,话音频带编/解码器13和射频(RF)编解码器15。GSM移动台10也包括具有天线18的射频电路16和具有麦克风和扬声器的音频电路20。电源管理电路22为其它部件提供电源。
射频电路16用天线18接收基站发射的RF信号,并产生相应的基带信号。RF编解码器15将模拟基带信号转换成数字信号。DBB 12所分析的数字信号解调由ABB 14产生的数字基带信号,再现基站所发送的数字信号。
DBB 12解码数字话音数据,并为ABB 14提供数字话音频带信号。ABB 14话音频带编解码器13将数字话音频带信号转换成模拟信号,并用模拟信号驱动扬声器。
ABB 14放大来自麦克风的模拟话音频带信号。ABB 14话音频带编解码器13将模拟信号转换成数字信号。DBB 12解码数字话音频带信号,以产生数字数据以发射到基站。
DBB 12为ABB 14 RF编解码器15提供数字数据。RF编解码器15调制数字数据以产生数字信号,并将数字信号转换成模拟信号。模拟基带信号被提供给射频电路16。射频电路16用模拟基带信号产生RF信号,并用天线18将RF信号发射到基站。
DBB 12典型地包括微处理器24和数字信号处理器26,及其它。DBB 12也控制与用户的接口,包括键盘,显示器及类似设备。ABB 14包括用于操作移动台10的所有模数和数模变换器(ADC和DAC),包括将用RF电路接收的模拟信号转换成数字形式的ADC,以及将数字信号转换成模拟形式用于使用射频电路16发射的DAC。
TXON线路28和RXON线路30分别控制在DBB 12和射频电路16之间通过ABB 14的信号的发射和接收。线路32上的MCLK时钟信号提供时钟信号,以操作ABB 14中的转换器和其它电路。串行接口线34传输DBB 12和ABB 14之间的3种类型的串行接口信号:DBB和最终的音频电路20之间的音频信号;DBB和最终的射频电路16之间的信号;以及读写ABB 14中的控制寄存器的控制信号。
本发明的系统所独有的是MCLKEN线36,其在ABB 14的一个或多个功能块在需要线路32上的有效MCLK信号时,为DBB 12的时钟驱动器提供启用信号。ABB 14包括多个功能块。图2所示的发射DAC和斜坡(ramp)DAC 40由线路28上的信号TXON激活,从而将输入传输到射频电路16。发射DAC和斜坡DAC提供输出信号TxMclkEn。功能块42包括由线路30上的RXON信号激活的接收ADC,以接收来自射频电路16的信号。功能块42转而提供输出信号RxMClkEn。功能块44包括自动频率控制DAC,电流输出DAC和辅助ADC,及其它电路,并提供输出信号AuxMClkEn信号。功能块46包括话音频带ADC和话音频带DAC,用于与音频电路20中的麦克风和扬声器交换信号。其提供输出信号VbMclkEn。功能块48ASPORT接口使用一组信号34与DBB 12的ASPORT接口50之间接收和发送数据。ASPORT接口提供输出信号AspMclkEn。功能块50(复位逻辑)响应复位信号和线路32上的MCLK信号,以提供输出信号RstMclkEn。每一个来自功能块40,42,44,46,48和50的信号被提供给时钟请求电路,或门60,其在线路36上的输出MCLKEN被传送到DBB12的时钟启用电路,或门62。或门62也接收来自DBB12 ASPORT接口50的信号。或门62的输出启动与门64,以通过MCLK线路32传送来自时钟66的时钟信号,从而操作ABB14的多个功能块。
在操作中,任何一个功能块40,42,44,46,48和50的激活都将产生各自的信号TxMclkEn,RxMclkEn,AuxMclkEn,VbMclkEn,AspMclkEn或RstMclkEn。当这些信号中的任意一个或多个出现时,或门60在线路36上提供MCLKEN。如果此信号或线路68上的ASPORT接口信号出现在或门62,或门62将有输出,以使与门64将时钟信号MCLK通过线路32传送到ABB 14中的电路。这样,时钟信号仅在它所服务的电路需要时提供,时钟信号出现在编解码器14上或经MCLK线路32传输时都没有功率浪费。
虽然本发明的具体特征在某些附图中而没有在其它附图中展示,这仅仅为了方便,因为根据本发明每个特征可以与任何或所有其它特征组合。在此使用的词语“包括”,“具有”和“与”都应广泛和全面解释,而不限于任何物理互连。而且,任何在本申请中公开的实施例都不能作为唯一可能实施例。
对于本领域的技术人员能想到其它实施例,它们包含在以下的权利要求书中:
Claims (7)
1.一种用于多芯片设备的时钟启用系统,包括:
具有时钟信号的第一集成电路,和具有至少一个从第一集成电路请求时钟信号的功能块的至少一个第二集成电路;
响应每一个所述功能块的时钟请求电路,用于响应任意一个或多个所述功能块的激活,提供时钟请求信号;
响应所述时钟请求信号的时钟启用电路,用于使第一集成电路能为所述第二芯片上的所述功能块提供时钟信号。
2.如权利要求1所述的时钟启用系统,其中所述时钟请求电路在所述第二集成电路上。
3.如权利要求1所述的时钟启用系统,其中所述时钟启用电路在所述第一集成电路上。
4.一种用于多芯片集成电路蜂窝终端的时钟启用系统,包括:
具有时钟信号的数字基带处理器集成电路,和具有至少一个从时钟驱动器请求时钟信号的功能块的模拟基带处理器集成电路;
响应每一个所述功能块的时钟请求电路,用于响应任意一个或多个所述功能块的激活提供时钟请求信号;和
响应所述时钟请求信号的时钟启用电路,用于使第一集成电路能为所述模拟基带处理器集成电路上的所述功能块提供时钟信号。
5.如权利要求4所述的时钟启用系统,其中所述时钟请求电路在所述模拟基带处理器集成电路上。
6.如权利要求4所述的时钟启用系统,其中所述时钟启用电路是所述数字基带处理器集成电路。
7.如权利要求4所述的时钟启用系统,其中所述模拟基带处理器集成电路包括RF编/解码器和话音频带编/解码器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/159,177 | 2002-05-30 | ||
US10/159,177 US6950672B2 (en) | 2002-05-30 | 2002-05-30 | Clock enable system |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1666428A true CN1666428A (zh) | 2005-09-07 |
CN100426687C CN100426687C (zh) | 2008-10-15 |
Family
ID=29582836
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB038155605A Expired - Lifetime CN100426687C (zh) | 2002-05-30 | 2003-04-29 | 改进的时钟启用系统 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6950672B2 (zh) |
EP (1) | EP1508203B1 (zh) |
CN (1) | CN100426687C (zh) |
WO (1) | WO2003103176A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2154788B1 (en) * | 2008-08-12 | 2017-06-28 | Nxp B.V. | Time accurate control of RF over a DigRF interface |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0642691B2 (ja) * | 1988-05-21 | 1994-06-01 | 富士通株式会社 | 移動電話端末 |
US5280650A (en) * | 1989-03-20 | 1994-01-18 | Motorola, Inc. | DSP based radio with diminished power requirements |
US5677849A (en) * | 1993-11-08 | 1997-10-14 | Cirrus Logic, Inc. | Selective low power clocking apparatus and method |
WO1996025796A1 (en) * | 1995-02-17 | 1996-08-22 | Intel Corporation | Power dissipation control system for vlsi chips |
CN1153563A (zh) * | 1994-04-28 | 1997-07-02 | 文鲁奈克斯技术公司 | 集成电路的温度管理 |
US5675808A (en) * | 1994-11-02 | 1997-10-07 | Advanced Micro Devices, Inc. | Power control of circuit modules within an integrated circuit |
KR0147619B1 (ko) * | 1995-01-27 | 1998-12-01 | 김광호 | 플립플롭 제어기 |
JPH113134A (ja) * | 1997-06-13 | 1999-01-06 | Toshiba Corp | 半導体チップキット |
US5950120A (en) * | 1997-06-17 | 1999-09-07 | Lsi Logic Corporation | Apparatus and method for shutdown of wireless communications mobile station with multiple clocks |
DE19733530C2 (de) * | 1997-08-02 | 2003-10-09 | Philips Intellectual Property | Mobilfunkgerät |
US6564329B1 (en) * | 1999-03-16 | 2003-05-13 | Linkup Systems Corporation | System and method for dynamic clock generation |
US6898721B2 (en) * | 2001-06-22 | 2005-05-24 | Gallitzin Allegheny Llc | Clock generation systems and methods |
-
2002
- 2002-05-30 US US10/159,177 patent/US6950672B2/en not_active Expired - Lifetime
-
2003
- 2003-04-29 CN CNB038155605A patent/CN100426687C/zh not_active Expired - Lifetime
- 2003-04-29 WO PCT/US2003/013096 patent/WO2003103176A1/en active Application Filing
- 2003-04-29 EP EP03756163.6A patent/EP1508203B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP1508203A4 (en) | 2009-01-14 |
CN100426687C (zh) | 2008-10-15 |
US6950672B2 (en) | 2005-09-27 |
EP1508203B1 (en) | 2016-06-29 |
US20030224745A1 (en) | 2003-12-04 |
WO2003103176A1 (en) | 2003-12-11 |
EP1508203A1 (en) | 2005-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2446632C2 (ru) | ГИБРИДНЫЙ МЕХАНИЗМ ЭКОНОМИИ ЭНЕРГИИ ДЛЯ VoIP-УСЛУГ | |
CN1201512C (zh) | 具有协调的主和副发射机的无线通信装置和方法 | |
EP2106184B1 (en) | Power managing method applied to a wireles network apparatus and power management thereof | |
KR100736851B1 (ko) | 근거리 무선 통신 모듈을 구비한 mbmm 단말기 및 통신방법 | |
US6151681A (en) | Dynamic device power management | |
US8008949B1 (en) | Clock selection for a communications processor having a sleep mode | |
US7920897B2 (en) | Interference suppression in computer radio modems | |
CN100444670C (zh) | Gsm/phs双模手机及两模块间发送数据的方法 | |
CN1417659A (zh) | 便携式计算机 | |
CN100426687C (zh) | 改进的时钟启用系统 | |
US7310512B2 (en) | Radio communication method, radio communication system, wide area radio communication base station, and radio communication terminal | |
TW200504496A (en) | Method for PCI express power management using a PCI PM mechanism in a computer system | |
TW200519607A (en) | Interrupt signal control method | |
JPH07295948A (ja) | データバッファ | |
CN113867787A (zh) | 一种服务器网卡之间的切换系统和方法 | |
CN101141739A (zh) | 电视功能模块与移动功能模块间发送数据方法及相应终端 | |
TW202215202A (zh) | 經由通訊匯流排控制的計算設備中的節能技術 | |
KR100415579B1 (ko) | 무선랜 카드의 전력 관리 방법 | |
CN100389574C (zh) | 一种近距无线通信的移动终端及其实现方法 | |
CN200941676Y (zh) | 一种具有气象信息播报功能的接收机 | |
CN221149189U (zh) | 一种无线复合智能开关 | |
CN202738117U (zh) | 一种蓝牙音频数据传输设备间链接控制装置 | |
CN202261829U (zh) | 一种双模数字音频系统 | |
CN101877622B (zh) | 提升数据传输效能的方法 | |
CN101155339A (zh) | 具讯息转换功能的无线通讯装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
ASS | Succession or assignment of patent right |
Owner name: MEDIATEK INC. Free format text: FORMER OWNER: ANALOG DEVICES INC. Effective date: 20080404 |
|
C41 | Transfer of patent application or patent right or utility model | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20080404 Address after: Hsinchu Science Industrial Park, Taiwan Applicant after: MEDIATEK Inc. Address before: Massachusetts, USA Applicant before: Analog Devices, Inc. |
|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20081015 |