CN1577582A - 使用现有控制器信号确定扇区块大小的方法、装置和设备 - Google Patents
使用现有控制器信号确定扇区块大小的方法、装置和设备 Download PDFInfo
- Publication number
- CN1577582A CN1577582A CN200410063899.8A CN200410063899A CN1577582A CN 1577582 A CN1577582 A CN 1577582A CN 200410063899 A CN200410063899 A CN 200410063899A CN 1577582 A CN1577582 A CN 1577582A
- Authority
- CN
- China
- Prior art keywords
- size
- data block
- final data
- read
- length
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/12—Formatting, e.g. arrangement of data block or words on the record carriers
- G11B20/1217—Formatting, e.g. arrangement of data block or words on the record carriers on discs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B2005/0002—Special dispositions or recording techniques
- G11B2005/0005—Arrangements, methods or circuits
- G11B2005/001—Controlling recording characteristics of record carriers or transducing characteristics of transducers by means not being part of their structure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/012—Recording on, or reproducing or erasing from, magnetic disks
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
- G11B5/09—Digital recording
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Error Detection And Correction (AREA)
Abstract
一种使用现有控制器信号来确定扇区块大小的方法和装置已经公开。本发明检测指示数据长度的数据通道门信号的特征,基于特征的检测来确定数据长度,并且基于确定的长度来计算数据长度中最后数据块的大小。
Description
技术领域
本发明一般地涉及存储系统,尤其涉及一种使用现有控制器信号确定扇区块大小的程序存储设备。
背景技术
磁记录是信息处理工业的关键且非常宝贵的部分。虽然基本原理对于早期磁带机已经一百年,并且对于硬磁盘驱动器已经超过四十年,技术革新的汇集继续扩展磁记录产品的存储容量和性能。对于硬磁盘驱动器,自第一个磁盘驱动器应用于数据存储以来,磁性介质上写入数据位的面密度已经增加多于两百万倍。面密度因磁铁记录磁头,介质,驱动电子学和力学的改进而继续增长。
数据位可以由读/写磁头从磁性介质上的数据扇区中读出和写入到数据扇区中。读和写信号又通过读/写记录通道传达到和从读/写磁头。存储控制器为几种不同大小的这些数据扇区提供支持。但是,读/写通道支持的实际扇区大小典型地不是代码字大小的倍数(包括循环冗余码(CRC)字节和纠错码(ECC)字节),例如通道游程长度受限(RLL)码。这里“字节”是指一组位的通用术语。它可以,但不局限于,一组8位。它可以是一组任意数目的位,例如10位或12位。在这里描述的实例可以应用于不同大小的“字节”。代码字大小是传送的用户位(与通道位也就是已编码用户位相对)的数目,并且例如RLL码的编码率(=m/n)描述用户位(m)与已编码通道位(n)的比值。
更准确地说,1/2的通道编码率意思是两倍于用户数据的信息写入到磁性介质上。例如,如果存储控制器,例如硬磁盘控制器(HDC)提供612字节的数据扇区和8个CRC字节以及36个ECC字节,扇区的实际大小是656字节。如果使用96/104通道编码率(也就是,96个用户位比104个已编码通道位),那么代码字大小是12个字节(也就是96用户位除以8位,假设在这种情况下,一个字节中存在8位)。
当数据的最后块的大小不等于代码字的大小时,读/写通道可能以两种方法处理该最后数据块。第一种方法是添凑(pad)附加字节到最后数据块以延长其长度以匹配代码字大小。例如,数据的最后块的块大小(R)可以计算为扇区大小N和代码字大小L的模,表示为MOD(N,L)。如果扇区大小N是556字节并且使用96/104通道代码率,那么最后数据块的大小是4字节(也就是,R=MOD(556,12)=4字节)。那么,使最后数据块的大小等于代码字大小所需的添凑字节的数目是八(也就是,12字节-4字节=8字节)。添凑字节的方法在最后数据块上继续奇偶校验保护,但是减小总的编码效率从而导致存储磁道格式效率的损失。
处理较小最后数据块的第二种方法不是添凑字节到最后数据块,而是任由最后数据块不受奇偶校验保护。该技术不会遭受编码效率的损失。但是,该技术增加误码率从而降低误码率性能(例如,损失的数量级依赖于未经处理的软误码率)。
处理最后数据块的较好方法是使用允许可变块大小而不是固定块大小上的奇偶校验保护的方案。例如,在96/104通道编码率的情况下,最后数据块上的奇偶校验保护可以在从例如如上计算的4字节开始并且以2字节增量继续的块大小上实现。该方法不需要添凑字节而保持最后数据块上的奇偶校验保护,从而增加总的系统性能。但是,为了实现该方法,读/写通道需要知道最后数据块的大小,一个不由当前读/写通道硬件提供的参数。
然而,存在有读/写通道确定最后数据块大小的技术。一种方法是记录通道为存储控制器提供电触点(针),使用针上的信号来确定最后数据块的大小。另一种技术是记录通道提供寄存器来存储最后数据块的大小的信息。但是,这些技术需要修改控制器与读/写通道之间的接口。
那么可以看出,存在对一种使用现有控制器信号来确定扇区块大小的方法、装置和程序存储设备的需要。
发明内容
为了克服上述现有技术中的局限性,并且为了克服当阅读和理解本说明书时将变得显然的其他局限性,本发明公开一种使用现有控制器信号来确定扇区块大小的方法、装置和程序存储设备。
本发明通过确定读/写通道从存储控制器接收或者发送到存储控制器的、包括分裂扇区的数据扇区最后块的块大小,而不对控制器与读/写通道之间的接口做任何修改,来解决上述问题。此外,数据的最后块上的适当奇偶校验编码/解码可以应用,而不添凑附加字节,从而导致误码率的改进和数据传输效率的节省。
一种可由计算机读取的程序存储设备确实包括可由计算机执行的一个或多个指令程序,以执行用于确定在存储系统中处理的最后数据块大小的方法,其中该方法包括检测指示数据长度的数据通道门信号的特征,基于特征的检测来确定数据长度,以及基于确定的长度来计算数据长度中最后数据块的大小。
在本发明的另一种实施方案中,提供一种读/写通道设备。该读/写通道设备包括用于检测指示数据长度的数据通道门信号的特征的信号处理器,以及基于特征的检测来确定数据长度并且基于确定的长度来计算数据长度中最后数据块的大小的计数器。
在本发明的另一种实施方案中,提供一种使用现有控制器信号来确定扇区块大小的存储系统。该存储系统包括用于将数据存储于其上的存储介质,该存储介质格式化为预先确定的扇区长度,有效地连接到存储介质、用于在存储介质上读写数据的转换器,以及用于确定最后数据块大小的读/写通道设备,该读/写通道设备包括用于检测指示数据长度的数据通道门信号的特征的信号处理器,以及基于特征的检测来确定数据长度并且基于确定的长度来计算数据长度中最后数据块大小的计数器。
在本发明的另一种实施方案中,提供另一种用于确定最后数据块大小的存储系统。该存储系统包括用于检测指示数据长度的数据通道门信号的特征的装置,用于基于特征的检测确定数据长度的装置,以及用于基于确定的长度计算数据长度中最后数据块的大小的装置。
在本发明的另一种实施方案中,提供一种确定在存储系统中处理的最后数据块大小的方法。该方法包括检测指示数据长度的数据通道门信号的特征,基于特征的检测来确定数据长度,以及基于确定的长度来计算数据长度中最后数据块的大小。
表征本发明的新颖性的这些和多种其他优点和特征在附加到这里并形成其一部分的权利要求书中详细指出。但是,为了更好地理解本发明,它的优点,以及通过它的使用而获得的目的,应当参考形成其另一部分的附图,和参考附随描述材料,其中说明并描述根据本发明的装置的具体实例。
附图说明
现在参考附图,其中从头到尾相同的参考数字表示相应的部分:
图1说明一种存储系统;
图2是磁盘驱动存储系统的一个实例的说明;
图3说明显示因具有八字节大小的最后数据块上奇偶校验保护的缺乏而导致的性能损失的图表;
图4说明显示因具有四字节大小的最后数据块上奇偶校验保护的缺乏而导致的性能损失的图表;
图5说明根据本发明一种实施方案的读/写通道;
图6是说明根据本发明一种实施方案确定扇区块大小的存储控制器写信号的转换的时序图;
图7是说明根据本发明一种实施方案确定扇区块大小的存储控制器读信号的转换的时序图;
图8是使用现有控制器信号来确定扇区块大小的流程图;以及
图9说明根据本发明一种实施方案使用现有控制器信号来确定扇区块大小的存储系统。
具体实施方式
在下面实例实施方案的描述中,参考形成其一部分的附随附图,并且在其中经由说明来显示本发明可以实践于其中的具体实施方案。应当理解,其他实施方案可以使用,因为可以不背离本发明的范围做结构改变。
本发明提供一种使用现有控制器信号来确定扇区块大小的方法、装置和程序存储设备。奇偶校验保护或任何其他操作可以增加到可变块大小数据。系统确定读/写通道从控制器接收或发送到控制器的数据扇区的最后块的块大小,而不对控制器与读/写通道之间的当前接口做任何修改。数据的最后块上的适当奇偶校验编码/解码或者数据的最后块上的任何其他操作可以应用,而不添凑附加字节,以提供误码率的改进和数据传输效率的节省。
图1说明一种存储系统100。在图1中,转换器110在致动器120的控制下。致动器120控制转换器110的位置。转换器110在磁性介质130上写入和读出数据。读/写信号传递到数据通道140。信号处理器150控制致动器120并处理数据通道140的信号。另外,介质译码器160由信号处理器150控制,以使得磁性介质130能够相对于转换器110移动。本发明不打算局限于特定类型的存储系统100或者在存储系统100中使用的介质130的类型。
图2是磁盘驱动存储系统200的一个实例的说明。如图2中所示,至少一个可旋转磁盘220支撑在主轴222上并且由磁盘驱动电机224旋转。每个磁盘220上的磁记录介质是环状同心数据磁道的形式(没有显示)。
至少一个浮动块226位于磁盘220上,每个浮动块226支撑一个或多个读/写磁头228,其中磁头228包括本发明的传感器。当磁盘220旋转时,浮动块226快速地在磁盘表面230上移进和移出,使得磁头228可以访问期望数据记录于其中的磁盘220的不同部分。每个浮动块226通过悬挂234连接到传动臂232。悬挂234提供轻微的弹簧力,其相对于磁盘表面230偏压浮动块226。每个传动臂232连接到致动器236。致动器236可以是,例如音圈电机(VCM)。致动器236由控制单元240提供的位置控制信号244来控制。
在磁盘驱动器200操作期间,磁盘220的旋转在浮动块226和磁盘表面230之间产生空气轴承,其在浮动块226上施加向上力或升力。浮动块226的表面,其包括磁头228并且朝向磁盘220的表面,称作空气轴承表面(ABS)。因此,空气轴承抗衡悬挂234的轻微弹簧力,并且在正常操作期间,支撑浮动块226以小且基本上恒定的间距接近磁盘表面230。
磁盘驱动器200的各种组件在操作中由控制单元240产生的控制信号,例如访问控制信号和内部时钟信号来控制。典型地,控制单元240具有逻辑控制电路,存储装置和微处理器。控制单元240产生控制信号,以控制各种系统操作,例如驱动电机控制信号242和磁头位置控制信号244。位置控制信号244提供期望的电流分布,以最优地移动并定位浮动块226到磁盘220上的期望数据磁道。读写信号通过记录通道246传达到和从读/写磁头228。记录通道可以包括设备,例如编码器/解码器(ENDEC)和/或奇偶校验后处理器(PPP)260和计数器265。
典型磁盘驱动存储系统200的上面描述仅为了陈述的目的。存储系统可以包含大量磁盘和致动器,并且每个致动器可以支撑大量浮动块,应当是显然的。基本典型磁存储系统200的许多其他变化可以结合本发明来使用,同时保持在本发明的范围和意图中。但是,本领域技术人员将认识到,本发明并不打算局限于如图2中说明的磁盘驱动存储系统。
图3-4是说明因奇偶校验保护的缺乏而导致的系统性能损失的图表300,400。当处理小于代码字的最后数据块时,读/写通道可能任由最后数据块不受奇偶校验保护,并且不添凑字节到最后数据块。如上所提及的,该技术增加误码率,降低误码率性能(例如,损失的数量级依赖于未经处理的软误码率)。
图3说明显示因具有八字节大小的最后数据块上的奇偶校验保护的缺乏而导致的性能损失的图表300。更准确地说,图3关于奇偶校验码和无奇偶校验码之间的性能差异,来说明因最后数据块上的奇偶校验保护的缺乏而导致的性能损失。该图表300假设实际扇区大小为572字节(N),包括CRC和ECC字节,代码字大小(L)为12字节,并且最后数据块大小(R)等于8字节(例如,R=MOD(N,L)=MOD(572,12)=8字节)。因此,如具有标记为损失的数量级(log10)310的y轴和标记为奇偶校验优于无奇偶校验的假定增益320的x轴的图3的图表中说明的比特误码率(BER)增益,关于具有八个字节的最后数据块,大约为0.4损失数量级330。
图4说明显示因具有四字节大小的最后数据块上的奇偶校验保护的缺乏而导致的性能损失的图表400。更准确地说,图4关于奇偶校验码和无奇偶校验码之间的性能差异,来说明因最后数据块上的奇偶校验保护的缺乏而导致的性能损失。该图表400假设实际扇区大小为556字节(N),包括CRC和ECC字节,代码字大小(L)为12字节,并且最后数据块大小(R)等于4字节(例如,R=MOD(N,L)=MOD(556,12)=4字节)。因此,如具有标记为损失的数量级(log10)410的y轴和标记为奇偶校验优于无奇偶校验的假定增益420的x轴的图4的图表中说明的比特误码率(BER)增益,关于具有四个字节的最后数据块,大约为0.25损失数量级430。
因此,扇区块大小需要使用现有控制器信号来确定。有这种支持,奇偶校验保护可以增加到可变块大小数据。本发明确定读/写通道从控制器接收或发送到控制器的数据扇区的最后块的块大小,而不对控制器与读/写通道之间的当前接口做任何修改。适当的奇偶校验编码/解码可以应用到数据的最后块上,而不添凑附加字节,从而导致误码率的改进和数据传输效率的节省。
图5说明根据本发明一种实施方案的读/写通道500。为了计算用户数据的最后块的大小,读/写通道500需要具有计数器510,例如模计数器,每次计数器达到最大块大小时复位到零。当计数器510停止时,计数器将计算最后数据块的大小(R)(也就是,当总计时大小小于代码字的字节的余数)。
当将用户信息515写入到介质540时,计数器510尤其将最后数据块的大小报告给通道编码器525。通道编码器525将基于数据块的大小在用户数据515上执行编码。另外的奇偶校验和/或编码530可以在经由转换器535传送到介质540之前在最后数据块上执行。
当从介质540上的扇区中读出数据时,奇偶校验后处理545和解码550在用户数据块上执行。为了在最后数据块上应用奇偶校验后处理545和解码550,在最后数据块进入奇偶校验后处理器545之前,读/写通道500必须知道例如最后数据块的大小。因此,计数器510尤其将最后数据块的大小(也就是最后数据块的字节的余数)经由通道检测器555报告给奇偶校验后处理器545。在奇偶校验后处理之后,数据传递到通道解码器550以解码。通道解码器550产生已解码的用户数据560。计数器可以由信号例如任选的RWCLK 570驱动。本领域技术人员将认识到,图5中说明的功能不需要由单独的实体执行,而是由适当配置的设备,例如数字信号处理器(DSP)或专用集成电路(ASIC)等执行。
图6和7说明使用现有控制器信号来确定扇区块大小的信号系统图600,700。根据本发明,数据610可以写入到介质(图2中的220)中或者从介质中读出。数据610可以包括至少间隔字段615,同步字段(sync字段)620,同步字节(sync字节)625,用户数据630,纠错码635和添凑字节640(例如为了维特比闭合)。但是,本发明并不打算局限于这些字段。
从存储控制器(图2中的240),例如HDC提供的写信号(写门信号)650和/或读信号(读门信号)可以用来指示传送到介质的数据的长度,并且关于通道参考时钟(RWCLK)是准确的。存储控制器已经通过任何可接受的方式具有数据扇区,包括分裂扇区的长度的知识。存储控制器通过改变写门信号和/或读门信号的特性(例如写门信号和/或读门信号的去声明)来向读/写通道指示用户数据的最后字节或者用户数据最后字节之前的任意预定义数目的字节(对于写门信号M1字节,对于读门信号M2字节)。M1和M2可以不同并且经由通道寄存器可编程。对于写门信号,M1通常为零,其命令写门信号在用户数据的最后字节去声明。M1并不局限于零,并且可以是任意其他数目,其将命令写门信号去声明用户数据最后字节前面的M1字节。对于读门信号,M2通常为非零,其命令读门信号去声明用户数据最后字节前面的M2字节。M2通常等于奇偶校验后处理器等待时间(latency)和ENDEC等待时间的总和。
由存储控制器产生的读写信号的后沿的分辨率是例如两个(2)RWCLK周期,暗示着最后数据块的大小可以是例如符合两个字节增量。但是,对于最后数据块的大小,本发明并不局限于时钟周期或字节增量的数目。
为了计算用户数据扇区610的最后块的大小,读/写通道(例如图5中的500)可以具有可以保存最大块大小(也就是,最大块大小减去一个字节,因为计数器将第一字节编号为零)的计数器(图5中的510)。但是,本发明并不局限于该块大小。该计数器可以称作模计数器,每次达到最大块大小时复位到零。计数器可以由时钟例如RWCLK驱动,并且由同步字节625的识别来触发。但是,本发明并不局限于由时钟驱动计数器或者由同步字节625的识别触发计数器。
最大块大小L可以称作计数器长度。例如,令数据扇区大小(例如数据扇区大小)长度为N字节。当使用96/104通道编码时,最大块大小L是12字节(例如,96用户位除以8位)。计数器停止之后,计数器将提供余数(也就是,大小(R))作为最后数据块的最后块的大小。如果写门信号在用户数据的最后字节去声明,其中
R=MOD(N,L)。 (1)
如果写门信号去声明用户数据最后字节前面的M1字节,并且计数器在停止计数之后具有存储在计数器中的K字节,那么
R=MOD(K+M1,L), (2)
其中K+M1=N。
例如,如果N等于556字节,并且L等于12,那么R等于4(也就是R=MOD(556,12)=4)字节。
另外,为了使读/写通道正确地写入和/或读出具有可变大小的数据最后块,在最后数据块到达读/写通道输入之前,读/写通道的处理设备,例如编码器/解码器(图5中的525,550)和/或奇偶校验后处理器(PPP)(图5中的545)必须分别知道最后数据块的大小。为了确定最后数据块的大小,存储控制读/写信号的转换以特定时间间隔检测。
图6是说明根据本发明一种实施方案用于确定扇区块大小的存储控制器写信号的转换的时序图600。为了写入,存储控制器(图2中的240)当检测到不包括任何添凑字节640的最后数据字节出现在不归零(NRZ)总线655上(例如,从NRZ总线)时,去声明652写门信号650。但是,本发明并不局限于使用NRZ通道位表示,并且不局限于使存储控制器当检测到最后数据字节时去声明652写门信号650。存储控制器可以去声明652写门信号650最后数据字节前面的M1字节,其中M1是存储控制器与读/写通道之间预定义的数目。写门信号650由存储控制器的去声明652,用信号通知读/写通道(图2中的246)最后用户数据字节或者最后数据字节前面的M1个字节的结束。计数器信号660转换662,然后计数器将最后数据块的大小报告给处理设备(图5中的525),其基于最后块的大小调用适当的编码器。
根据本发明的一种实施方案,因为写通路等待时间,将存在足够的时间使处理设备(图5中的525)在确定最后数据块大小之后编码/解码数据的最后块。因此,由存储控制器或者读/写通道产生的延长的写门信号665,当写门信号650有效(例如声明)时是有效的680(例如声明),并且继续有效直到最后用户字节和维特比闭合的所有添凑字节640清空出读/写通道写通路。添凑字节的数目可以是预定义的数目或者寄存器的一位可以用来设置该值。
图6的时序图也说明根据本发明的写入过程的信号传输操作。存储控制器声明写门信号650并且开始输出包括同步字段620,同步字节625,用户数据630,和纠错码字节635的数据。存在两种方式产生添凑字节640(例如维特比闭合添凑字节)。一种方式是,存储控制器产生添凑字节670并且编码添凑字节等于写通路等待时间671(不会实际地写入到磁盘上),并且读/写通道在添凑字节670期间闭锁。第二种方式是,读/写通道产生添凑字节640。当读/写通道产生添凑字节640时,存储控制器不需要产生添凑字节670并编码添凑字节等于写通路等待时间671。
当存储控制器开始输出同步字节625时,NRZ总线信号655转换。当NRZ总线信号655的转换685(例如NRZ信号655的声明)由读/写通道检测到时,计数器信号660声明661并且计数器开始计数用户数据字节630外加ECC 635。然后,读/写通道在用户数据630和ECC 635期间由任何可接受的方法闭锁。当写门信号650的去声明652由读/写通道检测到时,计数器停止计数用户数据630(外加ECC 635)并且将最后数据块的余数字节的大小(R)报告给编码器。延长的写门信号665继续有效680(例如声明)与读/写通道输出已编码用户数据和添凑字节640(例如维特比闭合添凑字节)到转换器一样长。
然后,读/写通道将基于R个字节的大小在最后数据块上执行奇偶校验和编码。延长的写门信号665当检测到维特比闭合添凑字节670的最后字节清空出读/写通道写通路时,将转换到无效状态690(例如,去声明)。
例如,如果扇区大小N=512+8+36=556,并且添凑字节670的数目是3,那么在同步字625在NRZ总线655上开始之后,如果写门信号650将声明675长达556个字节(也就是N)。在计数器停止计数之后,计数器将具有存储的4个字节(也就是R=MOD(556,12)=4字节),如果选择96/104编码。
图7是说明根据本发明用于确定扇区块大小的存储控制器读信号的转换的时序图700。为了在最后数据块上应用适当的奇偶校验后处理和解码,在最后数据块进入奇偶校验后处理器之前,读/写通道必须确定最后数据块的大小。为了这样做,读门信号710必须由存储控制器去声明715正在读出的扇区的最后数据字节结束之前的至少M2个字节,其中M2等于奇偶校验后处理器等待时间和编码器/解码器等待时间的总和720。
读门信号710的去声明715扇区的最后数据字节结束之前的至少M2个字节720被执行,以确保最后数据块还没有输入到奇偶校验后处理器中(这对于分裂和非分裂扇区是正确的)。换句话说,存储控制器去声明715读门信号710不包括任何添凑字节的最后数据字节结束之前的M2个字节720,使得读/写通道能够在最后块由奇偶校验后处理器和编码器/解码器处理之前确定最后块的大小。
使用读信号确定最后数据块的大小期间关心的是确定M2的值。因为不同的奇偶校验后处理器和编码器/解码器可能使用不同大小的块,M2的值可能对于具有不同大小的编码是不同的。存在该问题的至少两种解决办法。第一种解决办法是使得M2的值对于具有不同大小的所有编码是相同的。第二种解决办法是选择最大的编码作为M2的值。因此,可以需要寄存器的1或2位来设置该值。
当从介质上的扇区读出用户数据时,计数器(图5中的510)当同步字节725由读/写通道检测到时开始计数字节。当存储控制器去声明715读门信号710正在读出的扇区结束之前的M2个字节720时,计数器停止计数。在这一点上,计数器将具有存储在计数器中的K个字节,其中K+M2等于例如扇区的用户数据730外加ECC字节735的长度。计数器将最后数据块的字节的余数(R)报告给奇偶校验后处理器和通道解码器,其中
R=MOD(K+M2,L) (3)
由读/写通道产生的延长读门信号740当读门710有效750时是有效的,并且继续有效745直到最后M2个数据字节720清空到NRZ总线755上。
图7的时序图也说明根据本发明一种实施方案读出过程的信号传输操作。存储控制器当检测到同步字段765的开始时声明750读门信号710。NRZ总线755被声明760。当检测到同步字节725时,读/写通道输出一个同步字节或几个同步字节到NRZ总线755上,并且开始输出附加的用户数据730到NRZ总线755上。计数器开始计数用户数据字节730,同时存储控制器通过任何适当的方法闭锁。
然后,存储控制器去声明715读门信号710正在读出的扇区结束之前的M2个字节720。当去声明715读门信号710时,计数器停止计数用户数据730,并且K个字节将已经存储在计数器中。然后,计数器将最后数据块的大小(也就是R个字节)报告给奇偶校验后处理器和通道解码器,其中最后数据块的大小等于R=MOD(K+M2,L)。延长的读门信号740在读门信号710变得无效715(也就是去声明)之后继续有效745(也就是声明)。
最后数据块的处理如下来确定。如果R等于零,那么最后数据块的大小是L,并且奇偶校验后处理器开始处理最后数据块。如果R不等于零,那么最后数据块的大小不是L,并且奇偶校验后处理器将处理大小为L的当前块以及大小为R的最后数据块。在奇偶校验后处理之后,数据传递到通道解码器以解码。最后,当数据的最后字节清空出通道读通路时,延长的读门信号740变得无效770。
此外,当读出用户数据时,读/写通道通常以早读方式操作。早读方式是读/写通道去声明715读门信号710的时间比读/写通道应当的早,以允许管道读的方式。而且,存储控制器典型地在计数来自读/写通道的输入用户数据字节期间具有几个字节的等待时间。为了使读/写通道正确地计数字节,存储控制器当去声明715读门信号710时需要考虑等待时间。
例如,如果扇区大小等于556字节(也就是,N=512+8+36=556),读通路的最大等待时间是30字节,并且存储控制器计数数据字节的延迟是2个字节,那么读门信号将在同步字725检测到之后声明长达M2个字节(556减去30)。在计数器停止计数之后,计数器具有存储的10个字节(也就是,K=MOD(526,12)=10字节),如果选择96/104编码。那么,最后数据块的大小R是4字节(也就是,R=MOD(10+30,12)=4)。在完成当前12字节块的处理之后,奇偶校验后处理器选择4字节块的奇偶校验后处理。
图8是根据本发明一种实施方案使用现有控制器信号来确定扇区块大小的流程图800。在图8中,数据通道门信号的转换(例如声明或去声明)被检测,指示写入到介质或从介质中读出的数据的长度810。数据的长度基于门信号的转换的检测来确定820。那么,数据长度中最后数据块的大小基于确定的长度来计算830。
图9说明使用可从程序存储设备中读出的可执行程序,根据参考图1-8说明的本发明实施方案使用现有控制器信号来确定扇区块大小的存储系统900。参考本发明说明的过程可以确实体现在计算机可读介质或载体,例如图9中说明的一个或多个固定和/或可移除数据存储设备968,或者其他数据存储或数据通信设备中。表示体现在可移除数据存储设备968上的过程的计算机程序990可以装载到存储器992中或者系统900中,例如处理器996中,以配置图9的系统900来执行。计算机程序990包括当由图9的控制器900读出并执行时,使得系统900可以完成执行本发明的步骤或要素所必需的步骤的指令。
本发明实例实施方案的前述描述已经为说明和描述的目的而呈现。它不打算是彻底的或者将本发明局限于公开的精确形式。考虑到上面的讲授,许多修改和改变是可能的。意图本发明的范围不是用该详述,而是由附加于此的权利要求书来限制。
Claims (32)
1.一种可由计算机读取的程序存储设备,该介质包括可由计算机执行的一个或多个指令程序,以执行用于确定在存储系统中处理的最后数据块大小的方法,该方法包括:
检测指示数据长度的数据通道门信号的特征;
基于特征的检测来确定数据的长度;以及
基于确定的长度来计算数据长度中最后数据块的大小。
2.根据权利要求1的程序存储设备,其中检测数据通道门信号的特征还包括检测用于指示数据长度中最后数据块的读门信号和写门信号的转换。
3.根据权利要求2的程序存储设备,其中检测写门信号的转换还包括检测写门信号去声明正在写入的数据扇区结束之前的M1个字节,以提供最后数据块的大小(R),最后数据块的大小(R)等于MOD(K+M1,L),其中K是确定长度计数,K+M1等于扇区大小N并且L等于代码字大小。
4.根据权利要求2的程序存储设备,其中检测读门信号的转换还包括检测读门信号去声明正在读出的数据扇区结束之前的M2个字节,以提供最后数据块的大小(R),最后数据块的大小(R)等于MOD(K+M2,L),其中K是确定长度计数,K+M2等于扇区大小N并且L等于代码字大小。
5.根据权利要求2的程序存储设备,还包括在从介质中读出最后数据块之后,解码最后数据块。
6.根据权利要求5的程序存储设备,其中解码最后数据块还包括使用奇偶校验后处理和游程长度受限解码方案。
7.根据权利要求1的程序存储设备,其中计算最后数据块的大小还包括计算扇区大小(N)与代码字大小(L)的模(MOD),以提供最后数据块的大小(R),其中最后数据块的大小(R)等于MOD(D,L)。
8.根据权利要求1的程序存储设备,还包括在将最后数据块写入到介质之前,编码最后数据块。
9.根据权利要求8的程序存储设备,其中编码最后数据块还包括使用奇偶校验和游程长度受限编码方案。
10.根据权利要求1的程序存储设备,还包括在最后数据块上应用奇偶校验编码/解码,而不添凑附加字节。
11.一种读/写通道设备,包括:
用于检测指示数据长度的数据通道门信号特征的信号处理器;以及
用于基于特征的检测来确定数据长度并且用于基于确定的长度来计算数据长度中最后数据块的大小的计数器。
12.根据权利要求11的读/写通道设备,其中信号处理器还包括用于指示数据长度中最后数据块的读门和写门。
13.根据权利要求12的读/写通道设备,其中写门在正在写入的数据扇区结束之前提供信号M1个字节,以提供最后数据块的大小(R),最后数据块的大小(R)等于MOD(K+M1,L),其中K+M1等于扇区大小N并且L等于代码字大小。
14.根据权利要求12的读/写通道设备,其中读门在正在读出的数据扇区结束之前提供信号M2个字节,以提供最后数据块的大小(R),最后数据块的大小(R)等于MOD(K+M2,L),其中K+M2等于扇区大小N并且L等于代码字大小。
15.根据权利要求11的读/写通道设备,还包括用于在从介质中读出最后数据块之后解码最后数据块的解码器。
16.根据权利要求15的读/写通道设备,其中解码器还包括用于提供奇偶校验后处理的后处理器和用于提供游程长度受限解码方案的通道解码器。
17.根据权利要求11的读/写通道设备,其中计数器计算扇区大小(N)和代码字大小(L)的模(MOD),以提供最后数据块的大小(R),其中最后数据块的大小(R)等于MOD(N,L)。
18.根据权利要求11的读/写通道设备,还包括用于在将最后数据块写入到介质之前编码最后数据块的编码器。
19.根据权利要求18的读/写通道设备,其中编码器还包括用于提供奇偶校验和游程长度受限处理的通道编码器和奇偶校验编码器。
20.根据权利要求11的读/写通道设备,还包括用于在最后数据块上应用奇偶校验而不添凑附加字节的编码器/解码器。
21.一种使用现有控制器信号来确定扇区块大小的存储系统,包括:
用于将数据存储于其上的存储介质,存储介质格式化为预先确定的扇区长度;
转换器,有效地连接到存储介质,用于在存储介质上读写数据;以及
用于确定最后数据块大小的读/写通道设备,包括:
用于检测指示数据长度的数据通道门信号的特征的信号处理器;以及
基于特征的检测来确定数据长度并且基于确定的长度来计算数据长度中最后数据块的大小的计数器。
22.根据权利要求21的存储系统,还包括用于产生写门信号和读门信号到读/写通道,以及用于产生NRZ数据到读/写通道以写入和用于从读/写通道接收NRZ数据以读出的存储控制器。
23.根据权利要求21的存储系统,其中信号处理器还包括用于指示数据长度中最后数据块的写门和读门。
24.根据权利要求23的存储系统,其中写门在正在写入的数据扇区结束之前提供信号M1个字节,以提供最后数据块的大小(R),最后数据块的大小(R)等于MOD(K+M1,L),其中K+M1等于扇区大小并且L等于代码字大小。
25.根据权利要求23的存储系统,其中读门在正在读出的数据扇区结束之前提供信号M2个字节,以提供最后数据块的大小(R),最后数据块的大小(R)等于MOD(K+M2,L),其中K+M2等于扇区大小并且L等于代码字大小。
26.根据权利要求21的存储系统,还包括用于在从介质中读出最后数据块之后解码最后数据块的解码器。
27.根据权利要求26的存储系统,其中解码器还包括用于提供奇偶校验后处理的后处理器和用于提供游程长度受限解码方案的通道解码器。
28.根据权利要求21的存储系统,其中计数器计算扇区大小(N)与代码字大小(L)的模(MOD),以提供最后数据块的大小(R),其中最后数据块的大小(R)等于MOD(N,L)。
29.根据权利要求21的存储系统,还包括用于在将最后数据块写入到介质之前编码最后数据块的编码器。
30.根据权利要求29的存储系统,其中编码器还包括用于提供奇偶校验和游程长度受限处理的通道编码器和奇偶校验编码器。
31.一种用于确定在存储系统中处理的最后数据块的大小的存储系统,包括:
用于检测指示数据长度的数据通道门信号的特征的装置;
用于基于特征的检测来确定数据长度的装置;以及
用于基于确定的长度来计算数据长度中最后数据块的大小的装置。
32.一种确定在存储系统中处理的最后数据块的大小的方法,包括:
检测指示数据长度的数据通道门信号的特征;
基于特征的检测来确定数据长度;以及
基于确定的长度来计算数据长度中最后数据块的大小。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/619,742 | 2003-07-15 | ||
US10/619,742 US7199954B2 (en) | 2003-07-15 | 2003-07-15 | Method, apparatus and program storage device for determining sector block sizes using existing controller signals |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1577582A true CN1577582A (zh) | 2005-02-09 |
CN100517492C CN100517492C (zh) | 2009-07-22 |
Family
ID=34062628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100638998A Expired - Fee Related CN100517492C (zh) | 2003-07-15 | 2004-07-14 | 使用现有控制器信号确定扇区块大小的方法、装置和设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7199954B2 (zh) |
JP (1) | JP2005038588A (zh) |
CN (1) | CN100517492C (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4501566B2 (ja) * | 2004-07-13 | 2010-07-14 | 富士通株式会社 | 無線通信装置及び移動局 |
JP2006216095A (ja) * | 2005-02-01 | 2006-08-17 | Hitachi Global Storage Technologies Netherlands Bv | データ記憶装置及びデータ記憶制御回路並びに磁気ディスク装置の制御方法 |
US7609468B2 (en) * | 2005-04-06 | 2009-10-27 | Marvell International Ltd. | Method and system for read gate timing control for storage controllers |
US7764453B1 (en) * | 2006-05-16 | 2010-07-27 | Marvell International Ltd. | Method for interfacing non-volatile medium control system components |
US8214719B1 (en) | 2007-07-26 | 2012-07-03 | Marvell International Ltd. | Long latency protocol for hard disk controller interface |
CN105867836A (zh) * | 2015-01-23 | 2016-08-17 | 中兴通讯股份有限公司 | 存储管理方法、装置及流媒体系统 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2789585B2 (ja) | 1987-10-27 | 1998-08-20 | ソニー株式会社 | 高能率符号化装置 |
US5157743A (en) * | 1987-10-28 | 1992-10-20 | Canon Kabushiki Kaisha | Image information coding apparatus |
AU665200B2 (en) * | 1991-08-02 | 1995-12-21 | Sony Corporation | Digital encoder with dynamic quantization bit allocation |
TW272341B (zh) * | 1993-07-16 | 1996-03-11 | Sony Co Ltd | |
JP3011263B2 (ja) * | 1997-03-31 | 2000-02-21 | 日本電気株式会社 | 磁気テープ装置 |
US6084739A (en) * | 1997-03-31 | 2000-07-04 | Adaptec, Inc. | Write synchronization system on a headerless format magnetic disk device |
JPH11272294A (ja) | 1998-03-25 | 1999-10-08 | Sony Corp | エンコード方法、デコード方法、エンコード装置、デコード装置、ディジタル信号記録方法、ディジタル信号記録装置、記録媒体、ディジタル信号送信方法及びディジタル信号送信装置 |
JP2000134105A (ja) * | 1998-10-29 | 2000-05-12 | Matsushita Electric Ind Co Ltd | オーディオ変換符号化に用いられるブロックサイズを決定し適応させる方法 |
US6449689B1 (en) * | 1999-08-31 | 2002-09-10 | International Business Machines Corporation | System and method for efficiently storing compressed data on a hard disk drive |
US6577460B1 (en) * | 2000-03-01 | 2003-06-10 | International Business Machines Corporation | Method and apparatus for improving track format efficiency in a direct access storage device |
US6505320B1 (en) * | 2000-03-09 | 2003-01-07 | Cirrus Logic, Incorporated | Multiple-rate channel ENDEC in a commuted read/write channel for disk storage systems |
US6747829B2 (en) * | 2001-06-29 | 2004-06-08 | International Business Machines Corporation | Pad eliminating decoding method and apparatus for a direct access storage device |
US6868515B2 (en) * | 2001-07-13 | 2005-03-15 | Hitachi Global Storage Technologies Netherlands Bv | Formatting method and apparatus for a direct access storage device |
US6691186B2 (en) * | 2001-10-09 | 2004-02-10 | Texas Instruments Incorporated | Dual sequencer based disk formatter |
-
2003
- 2003-07-15 US US10/619,742 patent/US7199954B2/en not_active Expired - Fee Related
-
2004
- 2004-07-12 JP JP2004204252A patent/JP2005038588A/ja active Pending
- 2004-07-14 CN CNB2004100638998A patent/CN100517492C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN100517492C (zh) | 2009-07-22 |
US7199954B2 (en) | 2007-04-03 |
US20050013028A1 (en) | 2005-01-20 |
JP2005038588A (ja) | 2005-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5603002A (en) | Hard disk drive having buffer memory employing directory based cache controller with data replacement scheme | |
US8514507B2 (en) | Processing data for recording to a storage device | |
US8161351B2 (en) | Systems and methods for efficient data storage | |
US8131920B2 (en) | Method and system for dynamically allocating read and write sequence randomizer | |
JPH0696560A (ja) | データ記憶装置のインデクスパルス発生装置及びディスクドライブ | |
JP2003141822A (ja) | データ記憶装置、読み出しデータの処理装置および読み出しデータの処理方法 | |
US8429499B2 (en) | Disk drive and method for data conversion process in a disk drive | |
US8638515B2 (en) | Writing data to a storage medium | |
KR100368958B1 (ko) | 위치 오차 신호 필드에 부호화된 정보를 갖는 디스크 드라이브 | |
CN1577582A (zh) | 使用现有控制器信号确定扇区块大小的方法、装置和设备 | |
US6594096B2 (en) | Configuration of channel-to-controller interface in a disc drive | |
US7131052B2 (en) | Algebraic decoder and method for correcting an arbitrary mixture of burst and random errors | |
US6950270B2 (en) | Adaptive index reference position qualification | |
US6587977B1 (en) | o,k,m,/m recording code | |
KR100304022B1 (ko) | 위치 오류 신호 필드에 부호화된 정보를 구비하는 데이터 기억 디스크 | |
EP0063912A1 (en) | Encoding and decoding data in a data storage system | |
US20090021853A1 (en) | Hard Disk Drive with Divided Data Sectors and Hard Disk Drive Controller for Controlling the Same | |
US6691186B2 (en) | Dual sequencer based disk formatter | |
US6992854B1 (en) | Disk drive using servo in data technique | |
US6868515B2 (en) | Formatting method and apparatus for a direct access storage device | |
US6747829B2 (en) | Pad eliminating decoding method and apparatus for a direct access storage device | |
JPS63124272A (ja) | メモリ制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090722 Termination date: 20100714 |