CN1349627A - 处理器的省电控制方法、记录媒体、以及处理器的省电控制装置 - Google Patents
处理器的省电控制方法、记录媒体、以及处理器的省电控制装置 Download PDFInfo
- Publication number
- CN1349627A CN1349627A CN00807039.3A CN00807039A CN1349627A CN 1349627 A CN1349627 A CN 1349627A CN 00807039 A CN00807039 A CN 00807039A CN 1349627 A CN1349627 A CN 1349627A
- Authority
- CN
- China
- Prior art keywords
- task
- mentioned
- main
- carrying
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3228—Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
在具有节省电力功能的1个处理装置上存在多个OS的环境中,包含以所定的时间经过为契机接受从硬件定时器输出的定时中断的主OS,以及作为由该主OS执行的任务进行处理的副OS,在该主OS,以定时中断为契机判定是否没有可执行的任务,当在副OS上有可执行的任务时,对副OS进行中断。
Description
技术领域
本发明涉及在具有节省电力功能的1个处理装置上存在多个OS(Operating System:操作系统)的环境中,通过统一控制各OS的定时中断,避免个别的定时中断,维持处理器的省电模式,实现抑制消耗电力的处理器的省电控制方法。
背景技术
携带电话、笔记本电脑等携带信息终端,使用充电式蓄电池作为电源。然而,在连续使用终端的情况下,使用充电式蓄电池的终端的工作时间,充其量也就是数小时。因此,为了延长终端的工作时间,必需改善能更有效地使用蓄电池电力的节省电力功能。作为一种节省电力功能,即是在空闲时间也就是处理装置未执行任务的时间,停止供给处理装置的时钟脉冲,或者降低时钟脉冲的频率电平,转移到节省电力模式,从而抑制处理装置的消耗电力。转移到节省电力模式的处理装置,通过硬件定时器,以定时中断为契机再起动。
第1图是表示已有的处理器的省电控制方法的概念图。第1图中,22是处理装置。23是第一OS;24是对于第一OS23以所定时间间隔(周期中断)或指定的时间(非周期中断)进行定时中断的硬件定时器;25是从硬件定时器24接受定时中断的定时处理机;26是通过定时处理机25的呼叫,顺序执行任务的调度机;27是没有执行任务时,通过调度机26的呼叫,将处理装置22转移到节省电力模式的节省电力机构;28是第一OS23的任务。在硬件定时器24对第一OS23进行定时中断的同时,将起床信号输出到处理装置22,再起动处于节省电力模式的处理装置。
29是第二OS;30是对于第二OS29以所定时间间隔(周期中断)或指定的时间(非周期中断)进行定时中断的硬件定时器;31是从硬件定时器30接受定时中断的定时处理机;32是通过定时处理机31的呼叫,顺序执行任务的调度机;33是没有执行任务时,通过调度机32的呼叫,将处理装置22转移到节省电力模式的节省电力机构;34是第二OS的任务。在硬件定时器30对第二OS29进行定时中断的同时,将起床信号输出到处理装置22,再起动处于节省电力模式的处理装置。
如上所述,分别在第一OS23设置硬件定时器24、在第二OS29设置硬件定时器30,则各硬件定时器24、30分别对第一OS23或第二OS29进行定时器中断。因此,已有的处理器的省电控制方法,每当发生各OS的定时中断时,处理装置22都要起动,则存在不可能高效率地维持节省电力模式的问题。
本发明为了解决上述问题,提出了一种可以高效率地维持处理装置的节省电力模式的处理器的省电控制方法,以及实行该处理器的省电控制方法的处理器的省电控制装置,即在1个处理装置上存在多个OS的状况下,通过统一控制对各OS的定时中断,减少定时中断次数。
发明的内容
本发明的处理器的省电控制方法,作为由处理装置实行控制的多个OS,包含以所定时间经过为契机接受从硬件定时器输出的定时中断的主OS,以及按该主OS执行的任务进行操作的副OS,在主OS中,判定有无以定时中断为契机可以执行的任务,当在副OS上存在可能执行的任务时,则对副OS进行中断。
这样,不会发生各OS的个别的定时中断,具有可高效率地维持处理装置的节省电力模式的效果。
本发明的处理器的省电控制方法,在实行控制多个OS的同时,在多个OS上不存在应执行的任务时,对于工作停止的处理装置,通过以经过任意的时间为契机起动处理装置的硬件定时器控制定时中断处理,在保持处理装置的节省电力状态的处理器的省电控制方法中,作为多个OS,包含从硬件定时器接受定时中断的主OS,以及按该主OS执行的任务进行操作的副OS,具有以下步骤:
主OS处理步骤,即通过该主OS,检出定时中断的步骤;以定时器中断为契机,判定有无应执行的任务的第一判定步骤;当不存在应执行的任务时,使处理装置停止的处理装置停止步骤。
副OS处理步骤,即通过副OS,判定有无应执行的任务的第二判定步骤;当没有应执行的任务时,将处理交还第一判定步骤的步骤,在第一判定步骤判定存在应在副OS上执行的任务时,在副OS上进行中断处理,以该中断为契机计测时间,在所定时间实行第二判定步骤。
这样,从分配在多个OS的硬件定时器可以抑制个别发生定时中断,能够更有效地维持处理装置的节省电力模式。
本发明有的处理器的省电控制方法,包含通过每隔一定时间在副OS进行中断的周期起动处理机实行的副OS中断步骤。
这样,利用OS提供的周期起动处理机功能,可以统一控制各OS要求的定时中断,减少定时器的中断次数,可更有效地维持节省电力模式。
本发明的处理器的省电控制方法,包含通过指定时间以后由在副OS进行中断的报警处理机实行的副OS中断步骤。
这样,利用OS提供的报警处理机功能,可以仅发生必要的定时中断,能够更有效地维持节省电力模式。
本发明的处理器的省电控制方法,包含在其在副OS进行中断时,根据附加了在主OS应执行的任务中最高优先位次的高优先度任务实行的副OS中断步骤。
这样,即使OS没有周期起动处理机功能和报警处理机功能,利用高优先度任务,也可以仅发生必要的定时中断,能够更有效地维持节省电力模式。
本发明的处理器的省电控制方法,包含在由硬件定时器计测到下一个定时中断的时间的同时,判定已计测的时间是否长于预定时间的步骤,包含当已计测的时间长于预定时间时,停止处理装置工作的处理装置停止步骤。
这样,在处理装置空闲时间不转移到节省电力模式,在预定时间以上处理装置不空闲时也不转移到节省电力模式,即可防止将处理装置频繁地转移到节省电力模式的额外消耗(发生在从节省电力模式返回所花费的时间时)。
本发明的处理器的省电控制方法,包含以下主OS处理步骤:在硬件定时器每隔一定时间周期地进行定时中断处理时,判定到达任务的执行预定时间后是否必要再次进行定时中断处理的步骤,和在不必要再次进行定时中断处理时停止硬件定时器的步骤。
这样,在采用非周期中断实现了系统定时器的状况下,在时刻用定时器是必要时,通过统一管理时刻用定时器和主OS的系统定时中断,即可减少定时器的中断次数,将处理装置长时间保持在节省电力模式。
本发明的处理器的省电控制方法,包含以下主OS处理步骤:通过在比硬件定时器更长的周期进行定时中断的长周期用硬件定时器执行,检出定时中断的步骤。。
这样,对于执行等待时间不同的任务,可以使用长周期用定时器进行定时中断,即可停止硬件定时器,减少消耗电力。
本发明的处理器的省电控制方法,包含以下主OS处理步骤:通过与计测时刻同时在所定时刻进行定时中断的时刻用定时器,执行检出定时器中断的步骤。
这样,即可在正确时刻发生定时中断。
作为在不存在应执行的任务的情况下由停止的处理装置实行控制的多个OS,包含从以任意的时间经过为契机起动处理装置的硬件定时器接受定时中断的主OS,以及按该主OS执行的任务进行操作的副OS,本发明的存储媒体记录了在计算机上实行以下步骤的程序:
主OS处理步骤,即:通过主OS,由硬件定时器检出定时中断的步骤;以定时器中断为契机,判定有无应执行的任务的第一判定步骤;当不存在应执行的任务时,停止处理装置的处理装置停止步骤,
副OS处理步骤,即:通过副OS,判定有无应执行的任务的第二判定步骤;当没有应执行的任务时,将处理交还第一判定步骤的步骤,
在第一判定步骤判定存在应在副OS上执行的任务时,在副OS进行中断处理,以该中断为契机计测时间,在所定时间实行上述第二判定步骤的副OS介入步骤。
这样,使用存储媒体可以更有效地控制处理装置。
本发明的处理器的省电控制装置,具有以下部件:定时器部件,包含以任意的时间经过为契机进行定时中断,并在不存在应处理的任务时起动停止工作的处理装置的硬件定时器;存储部件,以定时中断为契机判定有无应执行的任务,当不存在应执行的任务时停止处理装置,当存在应执行的任务时进行中断的主OS,处理由该主OS执行的任务,以来自该主OS的中断为契机判定有无应执行的任务,当存在应执行的任务时存储执行任务的副OS。
这样,在装置上设置的硬件定时器是一个,而通过由多个硬件定时器进行的定时中断,不会使处理装置频繁再起动,可以抑制装置的消耗电力。
本发明的处理器的省电控制装置,具备装有以比硬件定时器更长的周期进行定时中断的长周期用定时器的定时器部件。
这样,对于执行等待时间不同的任务,可以使用长周期用定时器进行定时中断,即可停止硬件定时器减少消耗电力。
本发明的处理器的省电控制装置,具备装有时刻用定时器的定时器部件。
这样,可以在正确的时刻发生定时中断。
附图的简单说明
第1图是表示已有的处理器的省电控制装置的概念图。
第2图是表示本发明实施例1的处理器的省电控制装置的概念图。
第3图是说明本发明实施例1的处理器的省电控制方法中主OS处理步骤的流程图。
第4图是说明本发明实施例1的处理器的省电控制方法中副OS处理步骤和副OS中断步骤的流程图。
第5图是表示本发明实施例2的处理器的省电控制的概念图。
第6图是说明本发明实施例2的处理器的省电控制方法中副OS处理步骤和副OS中断步骤的流程图。
第7图是表示本发明实施例3的处理器的省电控制装置的概念图。
第8图是说明本发明实施例3的处理器的省电控制方法中副OS处理步骤和副OS中断步骤的流程图。
第9图是表示本发明实施例4的处理器的省电控制的概念图。
第10图是说明本发明实施例4的处理器的省电控制方法中主OS处理步骤的流程图。
第11图是表示本发明实施例5的处理器的省电控制装置的概念图。
第12图是说明本发明实施例5的处理器的省电控制方法中主OS处理步骤的流程图。
第13图是表示本发明实施例6的处理器的省电控制装置的概念图。
第14图是表示本发明实施例7的处理器的省电控制装置的概念图。
第15图是说明本发明实施例7的处理器的省电控制方法中主OS处理步骤的流程图。
第16图是说明由时刻用定时器进行中断处理的流程图。
实施发明的最佳实施例
以下,为了更详细地说明本发明,根据附图对实施本发明的最佳实施例予以说明。
实施例1
第2图是表示本发明实施例1的处理器的省电控制装置的概念图。第3图是说明处理器的省电控制方法的处理顺序中主OS处理步骤的流程图。第4图是说明处理器的省电控制方法中副OS处理步骤和副OS中断步骤的流程图。第2图中,1是实际控制处理装置和定时器等硬件的主OS;2是具有节省电力模式的处理装置;3是对主OS1进行非周期中断,仅在时间经过通知必要时进行定时中断的硬件定时器;4是根据来自硬件定时器3的定时中断起动的主OS1的定时处理机;5是根据定时处理机4的呼叫,按顺序良好地执行任务的主OS调度机;6是在主OS1上不执行任务时进行呼叫,控制处理装置2使其转移到节省电力模式的主OS1的节省电力机构;7是在OS1上进行处理的主OS任务。
8是主OS1以外的OS,作为由OS1处理的任务的一个而工作的副OS;9是作为副OS8的定时处理机工作的,由主OS1起动的周期起动处理机;10是根据周期起动处理机9的呼叫,按顺序良好执行任务的副OS调度机;11是在副OS8上不执行任务时进行呼叫,使副OS8的任务处于就寝状态的副OS8节省电力机构;12是在副OS8上处理的任务,13是存储主OS1、副OS8的存储部件。
以下,根据本发明实施例1的处理器的省电控制方法,用图3说明主OS处理步骤。在S101,当主OS1起动时,接受根据硬件定时器3的定时中断的定时处理机4进行登记。在S102,主OS1的调度机5判断在主OS1上是否有可执行的任务,若存在可执行的任务,则在S103执行该任务。调度机5将副OS8作为主OS1的任务之一予以处理。
当在主OS1上没有可执行任务时,调度机5呼叫主OS1的节省电力机构6。然后,在S104,节省电力机构6将处理装置2转移到节省电力模式。然而,在处理装置2被转移到节省电力状态下,硬件定时器3进行定时中断,主OS1的定时处理机4起动,实行S111。在S111,定时处理机4呼叫调度机5。调度机5判断在包含副OS8的任务中是否有可执行的任务,根据必要,例如副OS8的实行时间到达时(超时),则在S112对副OS8进行中断。当在S111没有可执行任务时,将处理机停止,把处理交还S102。
下面,用第4图说明副OS处理步骤和副OS中断步骤。副OS8作为主OS1执行的任务之一予以处理。在S112,通过主OS1的中断,副OS8起动,在S121,接受主OS1的中断的周期起动处理机9进行登记。周期起动处理机9具有在每隔指定的一定时间进行在重复处理机记述的处理的功能,作为副OS8的系统定时器进行工作。接受主OS1的中断而起动的周期起动处理机9,呼叫副OS8的调度机10。副OS8的调度机10,在S122,判断在副OS8上是否有可执行任务,若存在可执行任务,则在S123执行该任务。若在副OS8上没有可执行任务,则调度机10呼叫副OS8的节省电力机构11,在S124,利用主OS1的应用程序接口电路(API)使副OS8为就寝状态。即使副OS8为就寝状态,周期起动处理机9仍工作,当到达所定时间时进行中断处理。
副OS中断步骤,在作为副OS8的系统定时器工作的周期起动处理机9发生超时时实行。也就是,在S131,周期起动处理机9对副OS8进行中断,呼叫副OS8的调度机10。副OS8的调度机10在S132,判断是否有必要使时间经过等待到任务执行。若不必要进行时间等待,则不需要再次中断,在S135停止周期起动处理机9。若有必要使时间等待到任务执行,则必需再次中断,在S133判断周期起动处理机9是否正在停止;若是正在停止,由在S134使周期起动处理机9再次起动。然后,在S136,调度机10判断在副OS8上是否存在可执行任务。若存在可执行任务,在S137,通过就寝API(S124)判断副OS8是否为就寝状态,若正在就寝,则在S138唤醒OS8。
上述说明的处理器的省电控制方法,主OS1统一接受在定时中断的同时使处理装置2再起动的来自硬件定时器3的定时中断,向副OS8的中断由主OS1的调度机5呼叫的周期起动处理机9进行,则能以1次中断在主OS1、和副OS8双方进行定时中断。当副OS8上的任务和主OS1上的任务不必进行时间经过等待时,也就是不必再次中断时,可停止来自硬件定时器3的中断。其结果是可减少来自硬件定时器3的中断次数,较长地维持处理装置2处于节省电力模式的时间,能够抑制移动通信终端的消耗电力。
上述说明的处理器的省电控制装置,设置在装置中的硬件定时器3是一个,而通过多个硬件定时器3的定时中断,不会使处理装置2频繁再起动,则可抑制装置的消耗电力。
实施例2
第5图是表示本发明实施例2的处理器的省电控制装置的概念图。第6图是说明本发明实施例2的处理器的省电控制方法中副OS处理步骤和副OS中断步骤的流程图。第5图中,14是作为副OS8的定时处理机工作的由主OS1起动的报警处理机。第5图中与第2图相同的符号表示相同或相当的部分,说明予以省略。
主OS处理步骤与第3图一样,说明予以省略。下面用第6图说明副OS处理步骤和副OS中断步骤。副OS8作为主OS1执行的任务之一进行处理。当副OS8起动时,在S221,接受来自主OS1的报警处理机14进行登记。报警处理机14具有在指定时间后仅进行一次记述在处理机的处理的功能,作为副OS8的系统定时器工作。接受主OS1的中断而起动的报警处理机14,呼叫副OS8的调度机10。副OS8的调度机10的处理S122~S124与第3图一样,说明予以省略。
副OS中断步骤,在作为副OS8的系统定时器工作的报警处理机14发生超时实行。也就是,在S131,报警处理机14对副OS8进行中断处理,呼叫副OS8的调度机10。然后,在S231,对副OS8的中断处理结果,判断是否有必要进行时间经过等待。若时间等待必要时,则在S232再次登记报警处理机14,将处理交还S136。若在S231没有必要进行时间经过等待,将处理交还S136。
按照实施例1说明的处理器的省电控制方法,通过作为副OS8的系统定时器的周期起动处理机9,接受对副OS8的中断,即使等待副OS8上的任务执行时还有时间的情况下,来自周期起动处理机9的中断也将周期地发生,其结果是主OS1必需周期地接受来自硬件定时器3的中断。与此不同,上述说明的处理器的省电控制方法,作为副OS8的系统定时器,通过在指定时间后仅进行一次中断的报警处理机14,接受对副OS8的中断,只是真正必要时,发生硬件定时器3的中断。其结果,即使通常存在将时间经过等待作为必要的任务,也可减少来自硬件定时器3的中断次数,较长地保持处理装置2在节省电力模式的时间。
实施例3
第7图是表示本发明实施例3的处理器的省电装置的概念图。第8图是说明处理器的省电控制方法中副OS处理步骤和副OS中断步骤的流程图。第7图中,15是作为副OS8的定时处理机工作的由主OS1起动的高优先度任务。主OS1先执行优先度高的任务,则高优先度任务15必需设定为高于副OS8的任务的高优先度。第7图中与第2图相同的符号表示相同或相当部分,说明予以省略。
主OS处理步骤与第3图一样,说明予以省略。下面用第8图说明副OS处理步骤和副OS中断步骤。副OS8作为主OS1的执行任务之一进行处理。当副OS8起动时,在S321,接受来自主OS1中断的高优先度任务15进行登记。高优先度任务15作为副OS8的系统定时器进行工作。接受来自主OS1的中断而起动的高优先度任务15呼叫副OS8的调度机10。副OS8的调度机10的处理S122~S124与第3图一样,说明予以省略。
在主OS1上工作的高优先度任务15发生超时,通过副OS8上的任务的等待状态解除,高优先度任务15起动,实行副OS中断处理。高优先度任务15在S331进行对副OS8的中断处理。在S136~S138所示的处理与第4图相同,说明予以省略。在S332,对副OS8的中断处理结果,判断是否有必要进行时间经过等待。若有必要进行时间等待,则在S333发行主OS1提供的时间经过等待API,使高优先度任务15为就寝状态。若没有必要进行时间经过等待,则在S334发行主OS1的任务就寝API,,使高优先度任务15为就寝状态。
根据由实施例1和实施例2说明的处理器的省电控制方法,用周期起动处理机9或报警处理机14实现副OS8的系统定时器,则在主OS1没有处理机功能的情况下,不可能实现中断功能。然而,按照上述说明的处理器的省电控制方法,若主OS1有优先度调度功能,则即使对于没有处理机功能的主OS1,也可以不依靠硬件定时器3实现对副OS8的中断处理。
实施例4
第9图是表示本发明实施例4的处理器的省电控制装置的概念图。第10图是说明处理器的省电控制方法中主OS处理步骤的流程图。第9图中,16是由主OS1的定时器处理机4调节并由主OS1的节省电力机构6参照的节省电力动作控制标志。第9图中与第2图相同的符号表示相同或相当部分,说明予以省略。
下面说明其动作。主OS1,与实施例1一样,从仅在时间经过通知必要时进行定时器中断的实行非周期中断的硬件定时器3接受定时器中断。以下用第10图说明主OS处理步骤。处理S101~S104进行与第3图同样的处理,说明予以省略。在S401,节省电力机构6参照是否设置了节省电力动作控制标志16,仅在设置了节省电力动作控制标志16时,在S104将处理装置2转移到节省电力模式。
当硬件定时器3进行非周期中断时,主OS1的定时处理机4起动。定时处理机4的处理S111~S112与第3图相同,省略说明。在S411,判断到达下一次中断的时间是否长于规定的时间,若较长时,则在S412设置节省电力动作标志16。副OS处理步骤和副OS中断步骤与第4图相同,说明予以省略。
根据实施例1到实施例3的处理器的省电控制方法,当在主OS1上不存在可执行任务时,经常使处理装置2处于节省电力模式。然而,当处理装置2频繁转移到节省电力模式时,将产生额外消耗(发生在从节省电力模式返回所化费时间时)。按照上述说明的处理器的省电控制方法,参照节省电力动作控制标志16,由于处理装置的空闲时间未在预先规定的时间以上时不会转移到节省电力模式,则可防止处理装置2频繁转移到节省电力模式。
实施例5
第11图是表示本发明实施例5的处理器的省电控制装置的概念图。第12图是说明处理器的省电控制方法的处理顺序中主OS处理步骤的流程图。第11图中,17是每当设定的时间经过时,对主OS1进行周期中断的硬件定时器。第11图中,与第2图相同的符号表示相同或相当的部分,说明予以省略。以下用第12图说明主OS处理步骤。当硬件定时器17进行定时中时,主OS1的定时器处理机4起动。定时处理机4的处理S111~S112与第3图相同,说明予以省略。主OS1的定时中断处理结果,在S511判断是否有必要进行时间经过等待。当在S511有必要进行时间经过等待时,在S512判断是否为定时中断停止中,若是停止中,则在S513重新开始定时中断。当在S511没有必要进行时间等待时,则在S514停止硬件定时器17,停止定时中断。
上述说明的处理器的省电控制方法,作为主OS1的系统定时器可以采用周期中断,则能够容易地实现节省电力功能。当不必进行时间经过等待而不需要再次中断时,将停止硬件定时器17,减少来自硬件定时器17的中断次数,可较长地保持处理装置2在节省电力模式的时间。
实施例6
第13图是表示本发明实施例6的处理器的省电控制装置的概念图。第13图中,18是长周期用定时器,19是长周期用定时器程序库信息库。第13图中与第11图相同的符号表示相同或相当部分,说明予以省略。主OS处理步骤、副OS处理步骤和副OS中断步骤与第12图、第4图相同,说明予以省略。
以下说明的处理器的省电控制方法,根据任务的性质,变更进行定时中断的定时器种类。也就是,对于每隔一定时间必需执行的任务,时间经过等待是必要的,而对于该实行时间间隔较长的任务,使用长周期用定时器18进行定时中断,对于时间经过等待不必要的其他任务,使用短周期用定时器即硬件定时器17进行定时中断。当主OS1上的任务7和副OS8上的任务12是要求时间经过等待的任务时,由于不必要再次定时中断,则停止硬件定时器17。
在要求时间经过等待的任务的情况下,由于再次定时中断是必要的,则不能停止硬件定时器17。因此,当任务要求时间经过等待时,在时间经过等待中将频繁发生定时中断,存在不可能维持处理装置的节省电力模式的问题。这种情况下,由于不采用作为短周期用定时器的硬件定时器17,而采用长周期用定时器18进行定时中断,则可停止硬件定时器17。
根据实施例5说明的处理装置电力控制装置,当存在要求时间经过等待的任务时,不可能停止硬件定时器17,其结果是存在以非常细小的周期频繁发生定时中断的问题。与此不同,要求时间经过等待的任务利用在如时钟应用的长周期要求定时中断的上述说明的处理器的省电控制方法,由于通常要求时间经过等待的任务用另外的定时器进行管理,则可停止由硬件定时器17进行的周期中断,能够使处理装置2处于节省电力模式的时间较长,抑制消耗电力。
上述说明的处理器的省电控制装置由于具有长周期用定时器18,对于实行等待时间不同的任务,可用长周期用定时器18进行定时器中断,则能停止硬件定时器17,减少消耗电力。
实施例7
第14图是表示本发明实施例7的处理器的省电控制装置的概念图。第15图是说明主OS处理步骤中定时中断处理的流程图。第16图是说明用时刻用定时器进行中断处理的流程图。第14图中,20是时刻用定时器,21是时刻用定时处理机。第14图与第2图中所示符号相同的符号表示相同或相当部分,说明省略。
通常,当硬件定时器3进行非周期中断时,在必需计正确时间时,硬件定时器3利用其他的时刻用定时器20。该时刻用定时器20具有硬件可能计数值的限度(例如由16位、32位等计数器的位数决定),达到该限度点时,对OS发生中断,进行更新软件保持的时刻的处理。
下面说明其动作。主OS处理步骤S101~S104、S102与第3图相同,说明予以省略。副OS处理步骤和副OS中断步骤与第4图相同,说明予以省略。主OS处理步骤中的S111进行第15图所示的处理。第15图中,在S701进行通常的定时中断处理后,在S702判断硬件定时器3的计数器设定值是否超过时刻用定时器20的最大设定范围。若计数器设定值没有超过时刻用定时器20的最大设定范围,则在S703进行硬件定时器的设定。若计数器设定值超过时刻用定时器20的最大设定范围,则不进行定时器设定,终止主OS1的定时中断处理。
以下用第16图说明时刻用定时中断处理的动作。当时刻用定时中断发生时,在S711进行更新由软件保持的时刻的处理,在S712,进行时刻用定时中断设定。在S713,为了在下一次中断时间经过通知的必要时间设定定时器计数器值,判断定时器计数器值是否超过时刻用定时器20的最大设定范围,若没有超过,则在S714进行硬件定时器设定。
如上所述,上述说明的处理器的省电控制方法,通过统一管理时刻用定时器20和硬件定时器中断,可削减定时器的中断次数,长时间将处理装置2保持在节省电力模式。
另外,上述说明的处理器的省电控制装置,由于具有时刻用定时器20,则可在正确时刻发生定时中断。
工业实用性
如上所述,本发明的处理器的省电控制方法、记录媒体、以及处理器的省电控制装置,在具有节省电力功能的1个处理装置上存在多个OS的环境中,通过统一控制相对于各OS的定时,可以减少定时中断次数,以较高的效率维持处理装置的节省电力模式。
Claims (13)
1.一种处理器的省电控制方法,其特征是:作为由处理装置实行控制的多个OS,包含以所定时间经过为契机接受从硬件定时器输出的定时中断的主OS,以及作为由该主OS执行的任务进行处理的副OS,在上述主OS,以上述定时中断为契机判定是否没有可执行的任务,当在上述副OS上有可执行的任务时,则对上述副OS进行中断。
2.一种处理器的省电控制方法,在对多个OS实行控制的同时,当在上述多个OS上不存在应执行的任务时,对于停止动作的处理装置,通过以任意的时间经过为契机起动上述处理装置的硬件定时器,控制定时中断处理,保持上述处理装置的节省电力状态,
其特征是包含:
作为上述多个OS,包含接受来自上述件定时器的定时中断的主OS,以及作为由该主OS执行的任务进行处理的副OS,
主OS处理步骤,即:通过该主OS,检出上述定时中断的步骤;以上述定时中断为契机,判定有无应执行的任务的第一判定步骤;当不存在应执行的任务时,停止上述处理装置的处理装置停止步骤,
副OS处理步骤,即:通过副OS,判定有无应执行的任务的第二判定步骤;当没有应执行的任务时,将处理交还上述第一判定步骤的步骤,
副OS中断步骤,即通过上述第一判定步骤,当判定在上述副OS上存在应执行的任务时,在上述副OS进行中断处理,以该中断为契机计测时间,在所定时间实行上述第二判定步骤。
3.权利要求2记载的处理器的省电控制方法,其特征是:副OS中断步骤,由每隔一定时间在副OS进行中断的周期起动处理机实行。
4.权利要求2记载的处理器的省电控制方法,其特征是:副OS中断步骤,由在指定时间后在副OS进行中断的报警处理机实行。
5.权利要求2记载的处理器的省电控制方法,其特征是:副OS中断步骤,对于在副OS进行中断的任务,由在主OS应执行的任务中附与最高优先位次的高优先度任务实行。
6.权利要求2记载的处理器的省电控制方法,其特征是:处理装置停止步骤,包含判定直到由硬件定时器进行下一个定时中断的时间是否长于预定时间的步骤,当计测的时间长于预定时间时,停止处理装置的动作。
7.权利要求2记载的处理器的省电控制方法,其特征是:主OS处理步骤包含:当硬件定时器每隔一定时间周期地进行定时中断处理时,判定到达任务的执行预定时间是否必要再次定时器中断处理的步骤;若再次定时中断处理不必要,则停止上述硬件定时器的步骤。
8.权利要求7记载的处理器的省电控制方法,其特征是:主OS处理步骤包含检出在比硬件定时器更长的周期进行定时中断的长周期用硬件定时器的定时中断步骤。
9.权利要求2记载的处理器的省电控制方法,其特征是:主OS处理步骤包含与计测时刻同时检测在所定时刻进行定时中断的时刻用定时器的定时中断步骤。
10.一种计算机可读取记录媒体,作为由在不存在应执行的任务时停止的处理装置实行控制的多个OS,包含以任意的时间经过为契机从起动上述处理装置的硬件定时器接受定时中断的主OS,以及作为由该主OS执行的任务进行处理的副OS,记录了在计算机上实行以下步骤的程序。
主OS处理步骤,即:在上述主OS,检测上述硬件定时器的定时中断的步骤;以上述定时中断为契机,判定有无应执行的任务的第一判定步骤;当不存在应执行的任务时,停止上述处理装置的处理装置停止步骤,
副OS处理步骤,即:在上述副OS,判定有无应执行的任务的第二判定步骤;当没有应执行的任务时,将处理交还上述第一判定步骤的步骤,
当在上述第一判定步骤判定在上述副OS上存在应执行的任务时,在上述副OS进行中断处理,以该中断为契机计测时间,并在所定时间实行上述第二判定步骤的副OS中断步骤。
11.一种处理器的省电控制装置,其特征是具有:
定时器部件,包含:以任意的时间经过为契机进行定时中断,当不存在应处理的任务时,起动被停止动作的处理装置的硬件定时器;
存储部件,以上述定时中断为契机判定有无应执行的任务,当不存在应执行的任务时停止上述处理装置,当存在应执行的任务时进行中断的主OS,作为由该主OS执行的任务进行处理,以来自上述主OS的中断为契机判定有无应执行的任务,当存在应执行的任务时存储执行任务的副OS。
12.权利要求11记载的处理器的省电控制装置,其特征是:定时部件具有以比硬件定时器更长的周期进行定时中断的长周期用定时器。
13.权利要求11记载的处理器的省电控制装置,其特征是:定时器部件具有时刻用定时器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63188/00 | 2000-03-08 | ||
JP2000063188A JP2001256067A (ja) | 2000-03-08 | 2000-03-08 | プロセッサ省電力制御方法、記憶媒体、およびプロセッサ省電力制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1349627A true CN1349627A (zh) | 2002-05-15 |
Family
ID=18583092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN00807039.3A Pending CN1349627A (zh) | 2000-03-08 | 2000-11-20 | 处理器的省电控制方法、记录媒体、以及处理器的省电控制装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7120911B1 (zh) |
EP (1) | EP1237079A4 (zh) |
JP (1) | JP2001256067A (zh) |
CN (1) | CN1349627A (zh) |
WO (1) | WO2001067243A1 (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100407150C (zh) * | 2005-03-18 | 2008-07-30 | 富士通株式会社 | 信息处理设备与操作系统转换方法 |
CN100430887C (zh) * | 2004-03-31 | 2008-11-05 | 英特尔公司 | 事件处理方法和系统 |
CN100535833C (zh) * | 2003-12-17 | 2009-09-02 | 株式会社日立制作所 | 信息处理装置以及操作系统 |
CN101158920B (zh) * | 2007-11-22 | 2011-02-16 | 杭州华三通信技术有限公司 | 一种检测操作系统故障的方法和装置 |
CN101539799B (zh) * | 2007-09-28 | 2012-09-26 | 英特尔公司 | 使用处理器硬件反馈机制来选择最佳处理器性能水平的系统和方法 |
CN102722233A (zh) * | 2011-03-24 | 2012-10-10 | 株式会社东芝 | 控制装置和控制方法 |
WO2017091963A1 (zh) * | 2015-11-30 | 2017-06-08 | 华为技术有限公司 | 一种信息处理方法及装置 |
CN114647540A (zh) * | 2022-05-23 | 2022-06-21 | 四川傲势科技有限公司 | 嵌入式调度器故障恢复方法、嵌入式系统及存储介质 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7305675B1 (en) * | 2002-01-11 | 2007-12-04 | Advanced Micro Devices, Inc. | Processing tasks with failure recovery |
US7965399B2 (en) * | 2002-02-18 | 2011-06-21 | Canon Kabushiki Kaisha | Image processing apparatus, information processing apparatus, and information output method |
KR100644608B1 (ko) * | 2004-01-09 | 2006-11-10 | 삼성전자주식회사 | 전기/전자 기기의 절전모드 제어 장치 및 방법 |
US7565562B2 (en) * | 2004-09-03 | 2009-07-21 | Intel Corporation | Context based power management |
US20060095805A1 (en) * | 2004-10-29 | 2006-05-04 | Broyles Paul J | Suppression of sleep mode in a computing device via date/time windows |
JP5017785B2 (ja) * | 2005-03-18 | 2012-09-05 | 富士通株式会社 | 情報処理装置、高速起動方法、及びプログラム |
US7523269B2 (en) | 2005-07-22 | 2009-04-21 | Microsoft Corporation | Preparing memory to allow access to data when primary operating system is unavailable |
US8448003B1 (en) * | 2007-05-03 | 2013-05-21 | Marvell Israel (M.I.S.L) Ltd. | Method and apparatus for activating sleep mode |
EP2169549A4 (en) | 2007-07-05 | 2012-08-29 | Panasonic Corp | DATA PROCESSING DEVICE, DATA PROCESSING METHOD, DATA PROCESSING PROGRAM, RECORDING MEDIA AND INTEGRATED CIRCUIT |
US8145932B2 (en) * | 2008-06-30 | 2012-03-27 | Dell Products L.P. | Systems, methods and media for reducing power consumption in multiple controller information handling systems |
KR101513505B1 (ko) * | 2008-11-04 | 2015-04-20 | 삼성전자주식회사 | 프로세서 및 인터럽트 처리 방법 |
US8601302B2 (en) * | 2009-06-22 | 2013-12-03 | Amazon Technologies, Inc. | Processor system in low power state retention mode with linear regulator off and switch regulator low in power management IC |
US8612786B1 (en) * | 2010-09-24 | 2013-12-17 | Amazon Technologies, Inc. | Deep idle mode |
US8539271B2 (en) | 2010-11-15 | 2013-09-17 | International Business Machines Corporation | Determining a power saving mode based on a hardware resource utilization trend |
JP5970461B2 (ja) * | 2011-09-07 | 2016-08-17 | パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America | 仮想計算機制御装置、仮想計算機制御方法、仮想計算機制御プログラム、及び集積回路 |
JP6000685B2 (ja) * | 2012-06-25 | 2016-10-05 | 京セラ株式会社 | 通信端末、通信制御プログラムおよび通信制御方法 |
CN104571464A (zh) * | 2015-01-19 | 2015-04-29 | 宇龙计算机通信科技(深圳)有限公司 | 一种多操作系统的省电模式控制方法、装置和终端 |
US10782772B2 (en) | 2017-07-12 | 2020-09-22 | Wiliot, LTD. | Energy-aware computing system |
US11226667B2 (en) | 2018-07-12 | 2022-01-18 | Wiliot Ltd. | Microcontroller operable in a battery-less wireless device |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5557953A (en) * | 1978-10-24 | 1980-04-30 | Fujitsu Ltd | Dispatching control system of virtual computer system |
JPS59197938A (ja) * | 1983-04-26 | 1984-11-09 | Nec Corp | 仮想計算機システム |
JPS62150416A (ja) * | 1985-12-24 | 1987-07-04 | Nec Corp | 低消費電力状態への移行方式 |
JPS63311442A (ja) | 1987-06-12 | 1988-12-20 | Matsushita Electric Ind Co Ltd | マルチオペレ−テイングシステム |
US5396635A (en) * | 1990-06-01 | 1995-03-07 | Vadem Corporation | Power conservation apparatus having multiple power reduction levels dependent upon the activity of the computer system |
US5157663A (en) * | 1990-09-24 | 1992-10-20 | Novell, Inc. | Fault tolerant computer system |
US5381535A (en) * | 1990-10-24 | 1995-01-10 | International Business Machines Corporation | Data processing control of second-level quest virtual machines without host intervention |
JPH0776894B2 (ja) * | 1991-02-25 | 1995-08-16 | インターナショナル・ビジネス・マシーンズ・コーポレイション | プロセッサ用クロック信号の制御方法及び情報処理システム |
JPH05158710A (ja) | 1991-12-09 | 1993-06-25 | Toshiba Corp | タイマ管理方式 |
US5371867A (en) * | 1992-11-10 | 1994-12-06 | International Business Machines Corporation | Method of using small addresses to access any guest zone in a large memory |
JPH07295694A (ja) * | 1994-04-25 | 1995-11-10 | Matsushita Electric Ind Co Ltd | 演算処理装置の省電力方法 |
US5623677A (en) * | 1994-05-13 | 1997-04-22 | Apple Computer, Inc. | Apparatus and method for reducing power consumption in a computer system |
US6067631A (en) * | 1995-08-25 | 2000-05-23 | Samsung Electronics Co., Ltd. | Time setting device and method of an operating system in a power saving mode |
US6269409B1 (en) * | 1997-09-02 | 2001-07-31 | Lsi Logic Corporation | Method and apparatus for concurrent execution of operating systems |
US6772419B1 (en) * | 1997-09-12 | 2004-08-03 | Hitachi, Ltd. | Multi OS configuration system having an interrupt process program executes independently of operation of the multi OS |
FI108478B (fi) * | 1998-01-21 | 2002-01-31 | Nokia Corp | Sulautettu jõrjestelmõ |
EP0942368A2 (en) * | 1998-03-10 | 1999-09-15 | Lucent Technologies Inc. | Context controller having automatic entry to power saving mode and processor employing the same |
JP4072271B2 (ja) * | 1999-02-19 | 2008-04-09 | 株式会社日立製作所 | 複数のオペレーティングシステムを実行する計算機 |
US6715016B1 (en) * | 2000-06-01 | 2004-03-30 | Hitachi, Ltd. | Multiple operating system control method |
-
2000
- 2000-03-08 JP JP2000063188A patent/JP2001256067A/ja active Pending
- 2000-11-20 US US09/926,468 patent/US7120911B1/en not_active Expired - Fee Related
- 2000-11-20 CN CN00807039.3A patent/CN1349627A/zh active Pending
- 2000-11-20 EP EP00976371A patent/EP1237079A4/en not_active Withdrawn
- 2000-11-20 WO PCT/JP2000/008176 patent/WO2001067243A1/ja active Application Filing
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100535833C (zh) * | 2003-12-17 | 2009-09-02 | 株式会社日立制作所 | 信息处理装置以及操作系统 |
CN100430887C (zh) * | 2004-03-31 | 2008-11-05 | 英特尔公司 | 事件处理方法和系统 |
CN100407150C (zh) * | 2005-03-18 | 2008-07-30 | 富士通株式会社 | 信息处理设备与操作系统转换方法 |
CN101539799B (zh) * | 2007-09-28 | 2012-09-26 | 英特尔公司 | 使用处理器硬件反馈机制来选择最佳处理器性能水平的系统和方法 |
CN101158920B (zh) * | 2007-11-22 | 2011-02-16 | 杭州华三通信技术有限公司 | 一种检测操作系统故障的方法和装置 |
CN102722233A (zh) * | 2011-03-24 | 2012-10-10 | 株式会社东芝 | 控制装置和控制方法 |
CN102722233B (zh) * | 2011-03-24 | 2015-10-14 | 株式会社东芝 | 控制装置和控制方法 |
WO2017091963A1 (zh) * | 2015-11-30 | 2017-06-08 | 华为技术有限公司 | 一种信息处理方法及装置 |
CN108292236A (zh) * | 2015-11-30 | 2018-07-17 | 华为技术有限公司 | 一种信息处理方法及装置 |
CN114647540A (zh) * | 2022-05-23 | 2022-06-21 | 四川傲势科技有限公司 | 嵌入式调度器故障恢复方法、嵌入式系统及存储介质 |
CN114647540B (zh) * | 2022-05-23 | 2022-08-19 | 四川傲势科技有限公司 | 嵌入式调度器故障恢复方法、嵌入式系统及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
EP1237079A4 (en) | 2008-02-13 |
US7120911B1 (en) | 2006-10-10 |
JP2001256067A (ja) | 2001-09-21 |
WO2001067243A1 (fr) | 2001-09-13 |
EP1237079A1 (en) | 2002-09-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1349627A (zh) | 处理器的省电控制方法、记录媒体、以及处理器的省电控制装置 | |
CN102656539B (zh) | 用于基于所推断的工作负载并行性控制中央处理单元功率的系统和方法 | |
US9329671B2 (en) | Power-efficient inter processor communication scheduling | |
US20070150759A1 (en) | Method and apparatus for providing for detecting processor state transitions | |
CN1292586C (zh) | 电子设备和电源控制方法 | |
RU2651238C2 (ru) | Синхронизация обработки прерывания для уменьшения потребления энергии | |
CN1828563A (zh) | 处理器及信息处理方法 | |
CN102096603B (zh) | MapReduce系统中的作业分解控制方法及设备 | |
US20160077987A1 (en) | Deferred inter-processor interrupts | |
CN108536531B (zh) | 一种基于单片机的任务调度和电源管理方法 | |
CN1499339A (zh) | 管理计算机系统中电源的装置和方法 | |
CN1811718A (zh) | 处理器及信息处理方法 | |
EP2166457A1 (en) | Interrupt controller and methods of operation | |
JPWO2009022371A1 (ja) | タスク処理装置 | |
CN1645955A (zh) | Td-scdma手机系统电源管理及省电的方法 | |
CN1308785C (zh) | 确定cpu使用率的与操作系统无关的方法和系统 | |
US11113216B2 (en) | Dispatching interrupts in a multi-processor system based on power and performance factors | |
CN101968678A (zh) | 一种嵌入式Linux设备低功耗电源管理设备 | |
CN116302402A (zh) | 嵌入式系统任务处理方法及装置 | |
CN1722059A (zh) | 依照使用者习惯自动关机的方法 | |
CN102880511B (zh) | 一种嵌入式多微控制器核开关链结构及其工作方法 | |
CN102385529B (zh) | 多cpu领域移动电子装置与其操作方法 | |
CN101281418B (zh) | 设定通用串行总线设备的方法及计算机可读取的记录媒体 | |
CN112462926B (zh) | 移动终端中的电源管理方法、装置、电子设备及计算机存储介质 | |
CN112667302A (zh) | 一种快速响应处理器外部设备请求的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
AD01 | Patent right deemed abandoned | ||
C20 | Patent right or utility model deemed to be abandoned or is abandoned |