CN1326568A - 经平台总线传送和接收网络协议顺应信号包的方法和设备 - Google Patents

经平台总线传送和接收网络协议顺应信号包的方法和设备 Download PDF

Info

Publication number
CN1326568A
CN1326568A CN99812599A CN99812599A CN1326568A CN 1326568 A CN1326568 A CN 1326568A CN 99812599 A CN99812599 A CN 99812599A CN 99812599 A CN99812599 A CN 99812599A CN 1326568 A CN1326568 A CN 1326568A
Authority
CN
China
Prior art keywords
platform bus
signal
protocol
platform
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN99812599A
Other languages
English (en)
Other versions
CN100468373C (zh
Inventor
T·L·斯塔楚拉
C·W·史密斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1326568A publication Critical patent/CN1326568A/zh
Application granted granted Critical
Publication of CN100468373C publication Critical patent/CN100468373C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Abstract

简言之,根据本发明的一个实施例,平台总线接口单元包括将接收到的网络协议顺应信号包分成较小尺寸的信号包的电路,以便通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分。简言之,根据本发明的另一实施例,集成电路包括通过平台总线把由网络协议顺应信号包提供的数据的至少一部分作为较小尺寸信号包传送的电路。简言之,根据本发明的再一个实施例,一种通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分的方法包括以下步骤。将由网络协议顺应信号包提供的数据的至少一部分分成较小的数据子集。通过平台总线把所述较小的数据子集作为平台总线协议顺应信号包进行传输。网络协议顺应信号包能提供的最大数据量超过平台总线协议顺应信号包可以提供的最大数据量。简言之,根据本发明的又一个实施例,将通过平台信号总线接收到的单独的信号包提供的数据的至少一部分组合成一个网络协议顺应信号包的方法包括以下步骤。提取由接收到的信号包提供的数据的至少一部分。把提取后的数据组合成网络协议顺应信号包。

Description

经平台总线传送和接收网络协议顺应信号包的方法和设备
有关申请
本专利申请涉及Steven D.Williams等人于1998年8月19日申请的题为“网络控制器”的美国专利申请No.09/136870(代理人档案号为42390.P6401),本发明转让给发明的受让方并在此引用结合。
背景
领域
本发明是涉及传送和/或接收网络协议服从信息包,更具体地说,涉及经平台总线传送和/或接收网络协议服从信息包。
背景资料
众所周知,随着当今技术的发展,计算平台(computing platforms)正开始配备可以通过网络远程对该计算平台进行管理的电路和软件。例如,开始希望有从远程服务器或其它计算平台上执行的远程网络管理应用来诊断并在某些情况下定位问题的能力。本文中,术语计算平台指任何拥有进行逻辑和/或数学运算能力的硬件/软件系统。它包含但不限于计算机、个人计算机、便携式计算机、服务器、机顶盒、基于数字信号处理器的系统等。当然,提供这种能力的一个不利之处在于增加了远程管理的计算平台的费用。一般来说,这样的计算平台必须拥有通过网络进行通信的能力,例如包括传送和/或接收网络协议服从信息包的能力。尽管这样的能力通常会包含在计算平台中,例如像在个人计算机的主板中,或者可由如网络接口单元或卡提供,进一步提供额外的能力给计算平台带来额外的费用。
例如,开始希望有这样的能力:即使在远程控制的平台的主处理机和主机操作系统不工作时计算平台仍然可以进行这样的网络管理操作的能力,当然假定所述平台包括主处理机和主机操作系统。例如,主处理机和操作系统可能工作不正常或者主处理器处于低功率状态。通常,提供这种额外功能往往伴随着提供具有即使在主处理机“离线”时也能通过网络进行通信的操作能力的以太网控制器或类似硬件的费用。但是,除开通常提供给一些计算平台的标准的网络通信能力,提供这样的控制器会带来额外的不希望有的费用。因此需要:即使当主处理器例如离线时也提供计算平台和网络之间的网络通信能力而不带来额外的以太网控制器的费用。
发明概要
简言之,根据本发明的一个实施例,平台总线接口单元包括将接收到的网络协议顺应信号包分成较小尺寸的信号包的电路,用于通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分。
简言之,根据本发明的另一个实施例,集成电路包括通过平台总线把由网络协议顺应信号包提供的数据的至少一部分作为较小尺寸信号包传送的电路。
简言之,根据本发明的再一个实施例,通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分的方法包括以下步骤。将由网络协议顺应信号包提供的数据的至少一部分分成较小的数据子集。通过平台总线把这些较小的数据子集作为平台总线协议顺应信号包进行传输。网络协议顺应信号包可提供的最大数据量超过平台总线协议顺应信号包可以提供的最大数据量。
简言之,根据本发明的又一个实施例,将通过平台信号总线接收到的单独的信号包提供的数据的至少一部分组合成网络协议顺应信号包的方法包括以下步骤。提取由接收到的信号包提供的数据的至少一部分。把提取后的数据组合成单一的网络协议顺应信号包。
附图简介
在本说明书的结论部分特别提出并清楚声明被认为是本发明的主要内容。可是,结合附图参考下面的详细描述可以最好地理解本发明,即本发明的构造和操作方法、以及本发明的目的、特征和优点。
图1是说明一种计算平台的实施例的方框图,所述计算平台的实施例应用根据本发明的通过平台总线传送和/或接收网络协议服从信息包的方法和设备的实施例;
图2是说明一种平台总线协议顺应信号包的实施例的示意图,该实施例可应用于根据本发明的通过平台总线传送网络协议服从信息包的方法和设备的实施例。
图3是说明一种平台总线协议顺应信号包的实施例的示意图,该实施例可应用于根据本发明的通过平台总线接收网络协议服从信息包的方法和设备的实施例。
图4和图5是先有技术的平台总线协议顺应信号包的示意图。
图6和图7是真值表,说明用于图2和图3的实施例的比特设定值。
详细介绍
在以下的详细介绍中,为了对本发明有个全面的理解,将给出大量的具体细节。但是本领域的技术人员将知道,没有这些具体细节仍可以实践本发明。另外,没有对众所周知的方法、步骤、元件和电路进行详细介绍,以免使本发明不够清晰。
如上所述,向计算平台提供由远程网络管理应用管理的能力是很有益处的。提供这种能力的一种益处是它可以向远程网络管理应用提供通过远程计算平台诊断问题的能力,以及在某些情况下,提供解决这样的问题的能力,例如通过与计算平台相连的网络更新软件。在这种环境下,假定提供单独的微控制器协处理器、专用集成电路(ASIC)等,以便网络间的通信可以通过有别于主通信路径到主处理器的通信路径来完成。这种能力在所述平台的主处理机或其它主计算设备没有正常工作或者离线的情况下是想要的。提供这种网络管理能力的另一个优点在于:当主处理机或者其它主计算设备或者离线或者处于低功率状态时,它可以提供通过网络进行操作的机会。而且,它还可以通过远程网络管理应用执行或者完成远程唤醒调用的能力,或者为被管理的计算平台提供通过网络提供信号的能力,以便远程网络管理应用知道被管理的计算平台连接到网络,尽管也许是处于低功率状态。
如上所述,与提供这种能力相关的一个问题包括提供这样一种电路:支持网络通信的能力,而没有除通常提供的例如在主板上或者在网络接口单元或卡上提供的网络控制器以外的单独的网络或者以太网控制器的费用。假设诸如图1中的主处理器170的主处理器不可用,则PCI(外围部件互连)网桥电路160在这种情况下不是可行的通信路径。当然,PCI网桥电路在这里只是一个例子,且本发明绝不只限于遵守该协议的系统。然而,在本文中,PCI是指PCI本地总线规范2.0或者2.1,它是众所周知的并且可以从PCI特别兴趣组(2575NE Kathryn Street# 17,Hillsboro,OR 97124)得到。尽管可提供单独的PCI网桥和PCI接口单元(未示出),而象图1所示的那样,微控制器150等,诸如ASIC或甚至含有所要能力的芯片组,通过平台总线155连接到平台总线接口单元140,在这个特定的实施例中,平台总线接口单元包括在网络控制器110中。在本文中,术语平台总线指完全应用于计算平台内的用于在计算平台的各个部件间进行信号通信的信号总线。一般,这样的平台总线遵守已知的信号协议,例例如前面提到的PCI规范,尽管本发明不限于这方面的范围。在本文中,术语平台总线定为通用的而不是指任何特定的协议。在这个特定的实施例中,尽管本发明不限于这方面的范围,通过平台总线155的信号遵守称为系统管理总线规范或SM总线的平台总线协议。尽管本发明不限于这方面的范围,可以从任何一个特殊兴趣组的成员获得1995年2月15日公布的系统管理总线规范的最近版本1.0,所述成员包括Benchmarq微电子公司、Duracell公司、Energizer powersystems、Intel公司、Linear Technology公司、Maxim IntegratedProducts、三菱电子公司,国家半导体公司,东芝Nattery公司和VartaBatterie AG。在这个特定的实施例中,该平台总线协议包括传统的或先有的的平台总线协议。尽管本发明不限于这方面的范围,对于本实施例,使用先有的或传统的平台总线协议具有一些优点。例如,因为这是传统的平台总线协议,这项技术现在可以在主板、计算平台等中得到。其它可取的方面包括:少引线数、较易使用和较低速度,因此提供了一种费用较低的方法。众所周知,SM总线协议是位于i2c或者Inter-IC总线规范之上的协议层。此外,尽管本发明不限于这方面的范围,当前的1995更新版本的i2c总线规范可以从Philips半导体公司得到,或者通过万维网从下列通用资源定位地址得到:http:∥www-us2.semiconductors.philips.com/i2c/facts/#whatis。尽管本发明不限于这方面的范围,在这个特定的实施例中,采用了三个信号线或者耦合,包括串行数据线,串行时钟线和串行警告线,下文将更详细说明。在这个特定的实施例中,因为应用了前面所述的平台总线协议,在平台总线155间出现的信号的频率范围在10千赫兹到100千赫兹之间,尽管本发明不限于这方面的范围。
如前所述,应用先有的或者传统的平台总线协议带来了包括反向兼容的一些优点;但是存在局限性,例如对SM总线协议。对于这个特定的平台总线协议,所述平台总线协议限于在遵守该平台总线协议的单个信号包中传送不多于32个数据比特。但是,网络协议顺应信号包,例如像遵守以太网协议的信号包可以包含多达1518个数据比特。在1996年公布的IEEE802.3规范中描述了以太网协议(下文称为以太网规范)。另一个众所周知的协议是在IEEE802.3z规范中介绍的千兆太网协议(下文称为千兆以太网规范)。这些规范可以从IEEEStandards Department,CopyrightInformation,455 Hoes Lane,P.O.Box1331,Piscataway,NJ 08855-1331得到。例如,还可以从IEEE得到CSMA/CD访问方法标准信息包。在下文,以太网协议将指任何使用CSMA/CD(具有冲突检测的载波侦听多路访问)的局域网(LAN),包括那些使用通常称为以太网协议、快速以太网协议、千兆以太网协议的协议或者遵守称为上述协议的规范。象前面的讨论说明的那样,所述平台总线协议的较小尺寸信号包的最大长度要小于网络协议顺应信号包的最大长度。更具体的说,在这个特定的实施例中,网络顺应信号包所能提供的最大数据量超过了由平台总线协议顺应信号包所能提供的最大数据量。但是,如前所述,在这个特定的实施例中,平台总线155将经由网络链路165提供从网络控制器110和物理协议层(PHY)120至网络的路径。
在该实施例中,要求的信号可以由平台总线接口单元140完成,平台总线接口单元140包括这样的电路:该电路将接收到的网络协议顺应信号包划分成较小尺寸信号包,以通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分。同样,需要所述电路将经由平台总线155接收到的由单独的较小尺寸信号包提供的数据的至少一部分组合成网络数据顺应信号包的能力。因此,在该实施例中,微控制器150具有向网络控制器110提供数据以向网络传输的能力并具有从网络接收数据的能力。
尽管有很多种方法可以将从网络协议顺应信号包得到的数据进行划分以使其能作为几个较小的单独的平台总线协议信号包传送,或者获得多个平台总线协议顺应信号包并将这些信号包的数据组合成网络协议顺应信号包,在根据本发明的一个实施例中,如果用来完成该方法用到的技术没有在平台总线协议之上引入另外的协议层,比如说处理层,则是有益处的,当然,尽管本发明不限于这方面的范围。另一方面,如果在这个实施例中,以某种与平台总线协议反向兼容的方式把这样的信号结合到平台总线协议中,这是所希望的,尽管,同样,本发明不限于这方面的范围。这样,对于实施例,信号可以完全反向兼容,因此可以不加修改地使用现在的传统或先有的平台总线协议,而这种修改或者带来额外费用或者延缓这种能力的普及。另外,如果这种能力可以在平台总线协议层上实现,则这种能力可以在经由平台总线出现的所有信号包和信号间实现,此外减少了复杂性,譬如说,例如可能使用多器件的情况下。如果在某些实施例中可以在不带来额外信号开销的情况下完成所述能力,则也是所希望的,
图2是说明一种平台总线协议顺应信号包的实施例的示意图,该实施例可应用于根据本发明的通过平台总线传送网络协议服从信息包的方法和设备的实施例。与此对比,图4是说明执行块写入命令的信号包的示意图,如前面提到的SM总线规范中叙述的一样。如图所示,两种信号包之间有着类似之处。但是,在这个特定的实施例中,信号包400的指令410被指令210和比特220与230所代替。比特220和230提供通过平台总线155传送信号包时可使用的信号,以致诸如该特定实施例中可结合到平台总线接口单元140中的电路包括如下能力:把由平台总线接收的单独的较小尺寸平台总线协议顺应信号包的至少一部分组合成网络协议顺应信号包。在这个特定的实施例中,尽管本发明不限于这方面的范围,这种能力体现在完成块写入的信号包中,因为该实施例中的微控制器150相对于平台总线接口单元140而言是作为主结构工作,而平台总线接口单元140在该实施例中作为从结构工作。因此,在这个实施例中,微控制器150将数据写入平台总线协议接口单元140。图6是真值表,它说明用于该特定实施的比特220和230的设置,以便实现想要的能力。当然,本发明不限于所示的这个特定比特设定的范围。同样,如前所述,为实现想要的结果,本发明不限于采用对SM总线块写入指令的修改的范围。本发明范围内多个不同实施例中的任何一个实施例都是可行的。但是,在这个特定实施例中,正如图6所示一样,比特220和230的设定(在本实施例中分别为L和F比特)向平台总线接口单元140提供信号,表示分段信号流的第一块、分段信号流的最后一块和位于分段信号流第一和最后块之间的在此称为中间块的块。当然,在某些情况下,单个块可以用于32或更少比特的通信数据。如图6所示,在这个特定的实施例中也有表示这样的信号。
如上所述,除上述优点外,这个特定实施例的一个优点在于:实现想要的结果不会把额外的开销引入传统的平台总线接口协议。如图2和图4的比较所示,不传送额外的信号,为了向接收单元(在这个特定的实施例中即为平台总线接口单元140),采用分段信号流。如,如前面描述中的图所示,8比特指令410被6比特指令210所代替以至于比特220和230(在这个特定实施例中分别为L比特和F比特)可以提供前面介绍的所需的信号。尽管在这个实施例中,拥有256条指令的可能性减至图2中6位比特指令的32条指令,然而这不是该实施例的很大缺点。对通过平台总线传送或/和接收信号包来说,32条指令足够了,甚至超过了实现想要结果的数目。
同样,如前所示,本发明不限于图2所示实施例的范围。例如,在替代的实施例中,可以通过诸如平台总线155的平台总线传送网络协议顺应信号包,首先传送表示段信号流的开始的信号包,然后,多个写块指令例如可用来传送由网络协议顺应信号包提供的数据的至少一部分,然后,可以传送表示分段信号流结束的信号包。尽管这种方法带来了额外的信号开销,但它仍具有前面所述的优点,如易于使用、少引脚数等。
上述实施例的另一优点可以出现在如下的环境:硬件设备包括可以被几个主装置驱动的平台总线。在这样的环境下,在不同的时刻,一个以上的所述装置可以要求访问平台总线以便于传送和/或接收信号包。因此,除前面所述的与应用传统的平台总线协议相关的优点外,把由网络协议顺应信号包提供的数据的至少一部分分成多个平台总线协议顺应信号包的另一优点是较小尺寸信号包可以通过平台总线155交错传送,因此至少经常潜在地减少了发生在平台总线上的通信等待时间。在使用的平台总线较低速的实施例中,某些环境下为了减少费用需要这样的速度,上述特点可证明是合乎要求的。
根据本发明的实施例(诸如前面提到的实施例)的另一优点是执行独立的操作的能力,这些操作与由特定的平台总线协议顺应信号包提供的数据相交错。更具体的说,例如,在应用SM总线协议的情况下,如图2所示,一个信号包最多可以指定多达32条不同指令。因此,在由网络服从信号协议包提供的数据的至少一部分可分成多个平台总线协议顺应信号包的情况下,每个平台总线协议顺应信号包可以指定一条不同和独立的指令,以便可以执行不同和独立的操作。例如,尽管本发明不限于这方面的范围,如果多于一个的微控制器或者ASIC被应用于某个实施例,则优点包括交错处理从这些微控制器或者ASIC传送的数据的能力,而不用等到一个分段信号流完全发送后再发送另一个。同样,尽管本发明不限于这方面的范围,这种能力具有把信号包传送到微处理器或ASIC的优点。例如可能想要交错处理其它指令,诸如伴随分段信号流的状态指令的情况。
图3是说明信号包的另一个实施例的示意图,该实施例可应用于根据本发明的通过平台信号总线接收网络协议服从信息包的方法和设备的实施例。与此对比,图5是说明SM总线块读指令的示意图。像图2所示的实施例一样,图3所示实施例与图5中所示的执行总线块读指令的信号包具有相同之处。同样,图7是说明图3实施例中F和L比特设定的真值表,尽管本发明不限于该实施例的范围。
尽管本发明不限于这方面的范围,然而该特定实施例的另一方面涉及主装置和从属装置之间的关系,该特定实施例中的主装置即为图1中的微控制器150,该特定实施例中的从装置即为图1中的平台总线接口140。在这个特定的实施例中,主控器从平台总线接口单元140读取信号包。但是,因为平台总线接口单元是提供数据包的装置,以便与SM总线协议反向兼容,在这个特定的实施例中,构成信号包的成分,以便从属结构(在该特定实施例中是平台总线接口140)把信号提供给完成读块指令的信号包,以便把所需的数据量从从属结构传送至主结构。例如,参考图3,与图5相比较,数据字节1被6比特指令310、L比特320和F比特330所代替。对SM总线协议来说,是从属结构驱动用于这个数据字节的信号。同样,图5所示信号包的指令部分没有加以应用是因为如图3所示的信号包的这部分是由主控器驱动(在这个特定的实施例中为控制器150)。但是,对这个特定的实施例来说,尽管本发明不限于这方面的范围,图5中指令510被F比特340和L比特350以及图3中标记为360的空或者零值所代替,F比特和L比特在这里都为逻辑“1”。在这个实施例中,尽管本发明不限于这方面的范围,通过这种机制,微控制器150或者主结构发信号给从属结构表示将执行读块操作。在替代的实施例中,当然这可以省略,在这个例子中被提供用来保持反向兼容。
在这个特定实施例中,平台总线接口单元140包括这样一种电路:把接收到的网络协议顺应信号包分成较小尺寸的信号包,用于通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分。如前所述,在这个特定的实施例中,应用传统的平台总线接口协议并应用传统的网络协议。因此,较小尺寸的信号包的最大长度要小于网络协议顺应信号包的最大长度。在这个特定的实施例中,微控制器作为主结构工作,而平台总线接口单元作为从结构工作,但是接收网络协议顺应信号包的是平台总线接口单元。这表明了平台总线接口单元发信号给微控制器表示已经接收网络协议顺应信号包这个机制的客观需要至少对于该实施例是这样。在这个特定的实施例中,尽管本发明不限于这方面的范围,如前所述,位于微控制器150和接口单元140之间的线路或耦合包括串行警告线,以及串行时钟线和串行数据线。这个实施例中的警告线作为对微控制器150的某种中断,通知微控制器表明网络协议顺应信号包已经到达并且主控制器应该发出一个读指令。当然,其它实施例也可不用这种方法。同样,对于前面所述的实施例,如图2所示,这样的警告线被省略。
与对图2描述和说明的实施例不同,这个特定的实施例并不能不带来额外的信号开销就完成传送。在这个特定的实施例中,在执行读指令的情况下,传送的最大数据量是31比特而不是32比特。但在替代的实施例中,甚至有可能引入更多的额外开销。例如可使用单独的信号包表示分段信号流的开始和结束的方法。因此,虽然图3所示的实施例包括一些额外的信号开销,但它在这方面与其它具有更多信号开销的实施例相比还可能具有优点,因为它省去了这些额外的信号包。因此,图3的实施例允许该器件成为从属结构,从属结构在逻辑上通常没有主结构复杂,同时该方法还可以通过允许从属结构指定传送至主结构的数据类型来节省开销。当然在本发明范围内的其它方法也是可行的。
应用这些其它实施例中的某一实施例的客观需要将根据应用和特定实施例而变化。尽管前面所述采用两个额外的信号包被用来表示分段信号流的开始和结束的实施例并没有提供或者少或者没有额外信号开销的优点,但是提供了很多前面所述的其它优点。例如,如前所述,单独的较小尺寸信号包具有执行不同独立操作的能力。
已经提供了各种其它实施例,本发明不限于任何特定实施例的范围。例如,图1示出了完成基于本发明的实施例的多个集成电路芯片。但是,本发明不限于图1中所示的集成芯片的所述特定配置的范围,并且,可采用单个集成电路芯片或者比图1中表示的要多的芯片或者比图1表示的要少的芯片来实现实施例,或者可以用非集成电路芯片的电路实现实施例。同样,图1示出在主板上实现的或包含在主板上的平台总线接口单元140,但是本发明不限于这方面的范围。例如,在替代的实施例中,平台总线接口单元可以包含在与主板相连的网络接口单元中。同样,有些实施例甚至可以在和主板完全单独的环境下实现。
根据本发明的另一个实施例还包括如下所述地通过信号总线传送由网络协议顺应信号包提供的数据的至少一部分的方法的实施例。可把由网络协议顺应信号包提供的数据的至少一部分分成较小的数据子集。可以通过平台总线把较小的数据子集作为平台总线顺应协议信号包传送。例如,尽管本发明不限于这方面的范围,图1所示的实施例包括完成这些操作的能力。如前所述,对那个实施例来说,能够由网络顺应信号包提供的最大数据量超过了能够由平台总线协议顺应信号包提供的最大数据量。同样,对该特定的实施例来说,平台总线协议可以包含先有或传统的平台总线协议。例如,尽管本发明不限于这方面的范围,SM总线协议或者规范可以应用于图1所示中的实施例,或与之相一致。此外,对图1所示的和图3所述的实施例,完成划分和传送而没有增加额外的信号开销,尽管其它实施例可包括这样的开销,包括还是不包括这样的开销的客观需要根据特定的应用和环境而变化。
根据本发明的另一个实施例还包括如下所述地通过平台信号总线接收的单独信号包提供的数据的至少一部分结合成网络协议顺应信号包的方法的实施例。在这个实施例中,提取由接收到的信号包提供的数据的至少一部分。提取的数据组合成单个网络协议顺应信号包。对这个实施例来说,提取包括对含有待提取数据的第一接收信号包进行确定并对含有待提取数据的最后接收信号包进行确定。可以采用的一种方法就是关于图2所示和描述的方法,尽管本发明不限于这方面的范围。而且,根据情况,提取还可包括对含有待提取数据的中间信号包进行确定。本文中,中间信号包是第一个接收信号包和最后接收信号包之间的信号包。同样,如前所述,在某些实施例中,可以以少或者没有额外的信号开销来完成这种提取和组合,尽管在替代的实施例中可具有作为开销的额外的信号包。
虽然已经示出并描述了本发明的某些特点,本本领域的技术人员现将做出许多的修改、替换、改变和同等产品。因此,应该指出,后附的权利要求书是用来包括不超出本发明精神的所有修改和变化。

Claims (34)

1.一种平台总线接口单元包括
将接收到的网络协议顺应信号包分成较小尺寸的信号包的电路,用于通过平台总线传送由所述网络协议顺应信号包提供的数据的至少一部分。
2.按照权利要求1的平台总线接口单元,其特征在于,所述较小尺寸信号包的最大长度要小于所述网络协议顺应信号包的最大长度。
3.按照权利要求2的平台总线接口单元,其特征在于,所述较小尺寸信号包遵守传统的平台协议。
4.按照权利要求3的平台总线接口单元,其特征在于,单独的较小尺寸信号包包含执行不同的、独立操作的能力,所述单独的较小尺寸信号包被交错处理,用于通过所述平台总线传送。
5.按照权利要求3的平台总线接口单元,其特征在于,所述传统的平台总线接口协议包括SM总线协议。
6.按照权利要求2的平台总线接口单元,其特征在于,所述网络协议顺应信号包遵守所述传统的网络信号包协议
7.按照权利要求6的平台总线接口单元,其特征在于,所述传统的网络信号包协议包括以太网协议。
8.按照权利要求3的平台总线接口单元,其特征在于,所述网络协议顺应信号包遵守传统的网络信号包协议。
9.按照权利要求8的平台总线接口单元,其特征在于,所述传统的网络信号包协议包括所述以太网协议。
10.按照权利要求1的平台总线接口单元,其特征在于,所述平台总线接口单元包含在主板中。
11.按照权利要求1的平台总线接口单元,其特征在于,所述平台总线接口单元包含在网络接口单元中。
12.按照权利要求1的平台总线接口单元,其特征在于,所述电路包含将通过平台总线接收的单独的较小尺寸信号包提供的数据的至少一部分组合成网络协议顺应信号包的功能。
13.按照权利要求12的平台总线接口单元,其特征在于,所述较小尺寸信号包遵守传统的平台总线接口协议;
所述电路还适用于不增加额外信号开销地将所述单独的较小尺寸信号包所提供的数据的所述至少一部分组合成所述网络信号包。
14.按照权利要求13的平台总线接口单元,其特征在于,单独的较小尺寸信号包含根据特定信号包提供的数据执行不同的独立操作的能力。
15.按照权利要求14的平台总线接口单元,其特征在于,所述传统的平台总线接口协议包括所述SM总线协议。
16.按照权利要求12的平台总线接口单元,其特征在于,所述网络协议顺应信号包遵守传统的网络信号包协议。
17.按照权利要求16的平台总线接口单元,其特征在于,所述传统的网络信号包协议包括所述以太网协议。
18.按照权利要求13的平台总线接口单元,其特征在于,所述网络协议顺应信号包遵守传统的网络信号包协议。
19.按照权利要求18的平台总线接口单元,其特征在于,所述传统的网络信号包协议包括所述以太网协议。
20.一种集成电路包括:通过平台总线把由网络信号包提供的数据的至少一部分作为较小尺寸信号包传送的电路。
21.按照权利要求20的集成电路,其特征在于,所述集成电路包含在主板中。
22.按照权利要求20的集成电路,其特征在于,所述集成电路含有这样的能力:将通过平台总线接收到的单独的较小信号包提供的数据的至少一部分组合成网络协议顺应信号包。
23.按照权利要求20的集成电路,其特征在于,所述集成电路包括协处理器。
24.按照权利要求20的集成电路,其特征在于,所述集成电路包括ASIC。
25.一种通过平台总线传送由网络协议顺应信号包提供的数据的至少一部分的方法包括:
将由所述网络协议顺应信号包提供的所述数据的至少一部分分成较小的数据子集;
通过所述平台总线把所述较小的数据子集作为平台总线协议顺应信号包传送;
其中所述网络协议顺应信号包可提供的最大数据量超过所述平台总线协议顺应信号包可提供的最大数据量。
26.按照权利要求25的方法,其特征在于,所述平台总线协议包括传统的平台总线协议。
27.按照权利要求25的方法,其特征在于,所述传统的平台总线协议包括SM总线协议。
28.按照权利要求27的方法,其特征在于所述SM总线协议顺应信号包还包括置于所述协议顺应信号包内的第一(F)比特和最后(L)比特,以便发信号给包含在正被传送的特定分段信号流中的那些信号包。
29.一种将通过平台信号总线接收到的由单独的平台总线协议顺应信号包提供的数据的至少一部分组合成网络协议顺应信号包的方法包括:
提取由接收到的所述平台总线协议顺应信号包提供的数据的至少一部分;
将所述提取的数据组合成为单一的网络协议顺应信号包。
30.按照权利要求29的方法,其特征在于,提取包括对含有待提取的数据的第一和最后接收信号包进行确定。
31.按照权利要求30的方法,其特征在于,提取还包括对含有待提取的数据的中间信号包进行确定。
32.按照权利要求29的方法,其特征在于,所述平台总线协议包括传统的平台总线协议;
完成所述提取和组合而没有带来额外的信号开销。
33.按照权利要求32的方法,其特征在于,所述传统的平台总线协议包括所述SM总线协议。
34.按照权利要求33的方法,其特征在于,所述SM总线协议顺应信号包还包括置于所述协议顺应信号包内的第一(F)比特和最末(L)比特,以便发信号给包含在正被接收的特定分段信号流中的那些信号包。
CNB998125997A 1998-08-28 1999-08-18 经平台总线传送和接收网络协议顺应信号包的方法 Expired - Fee Related CN100468373C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/141,837 US6754209B1 (en) 1998-08-28 1998-08-28 Method and apparatus for transmitting and receiving network protocol compliant signal packets over a platform bus
US09/141,837 1998-08-28

Publications (2)

Publication Number Publication Date
CN1326568A true CN1326568A (zh) 2001-12-12
CN100468373C CN100468373C (zh) 2009-03-11

Family

ID=22497487

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB998125997A Expired - Fee Related CN100468373C (zh) 1998-08-28 1999-08-18 经平台总线传送和接收网络协议顺应信号包的方法

Country Status (7)

Country Link
US (2) US6754209B1 (zh)
EP (1) EP1116122B1 (zh)
JP (1) JP2003527760A (zh)
CN (1) CN100468373C (zh)
AU (1) AU5680299A (zh)
DE (1) DE69937804T2 (zh)
WO (1) WO2000013095A1 (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020159477A1 (en) * 2001-02-28 2002-10-31 Koninklijke Philips Electronics N.V. Enhanced crosspoint bus protocol
AU2002259015A1 (en) * 2001-04-24 2002-11-05 Broadcom Corporation Power management system and method
US8325768B2 (en) * 2005-08-24 2012-12-04 Intel Corporation Interleaving data packets in a packet-based communication system
US20080225736A1 (en) * 2007-03-15 2008-09-18 Matthew Charles Compton Transmission of segments of data packages in accordance with transmission speed and package size
US7916728B1 (en) 2007-09-28 2011-03-29 F5 Networks, Inc. Lockless atomic table update
US8306036B1 (en) 2008-06-20 2012-11-06 F5 Networks, Inc. Methods and systems for hierarchical resource allocation through bookmark allocation
US8447884B1 (en) 2008-12-01 2013-05-21 F5 Networks, Inc. Methods for mapping virtual addresses to physical addresses in a network device and systems thereof
US8880696B1 (en) * 2009-01-16 2014-11-04 F5 Networks, Inc. Methods for sharing bandwidth across a packetized bus and systems thereof
US9152483B2 (en) 2009-01-16 2015-10-06 F5 Networks, Inc. Network devices with multiple fully isolated and independently resettable direct memory access channels and methods thereof
US8880632B1 (en) 2009-01-16 2014-11-04 F5 Networks, Inc. Method and apparatus for performing multiple DMA channel based network quality of service
US8112491B1 (en) 2009-01-16 2012-02-07 F5 Networks, Inc. Methods and systems for providing direct DMA
US8103809B1 (en) 2009-01-16 2012-01-24 F5 Networks, Inc. Network devices with multiple direct memory access channels and methods thereof
US9313047B2 (en) 2009-11-06 2016-04-12 F5 Networks, Inc. Handling high throughput and low latency network data packets in a traffic management device
US10135831B2 (en) 2011-01-28 2018-11-20 F5 Networks, Inc. System and method for combining an access control system with a traffic management system
US9036822B1 (en) 2012-02-15 2015-05-19 F5 Networks, Inc. Methods for managing user information and devices thereof
US10033837B1 (en) 2012-09-29 2018-07-24 F5 Networks, Inc. System and method for utilizing a data reducing module for dictionary compression of encoded data
US9270602B1 (en) 2012-12-31 2016-02-23 F5 Networks, Inc. Transmit rate pacing of large network traffic bursts to reduce jitter, buffer overrun, wasted bandwidth, and retransmissions
US10375155B1 (en) 2013-02-19 2019-08-06 F5 Networks, Inc. System and method for achieving hardware acceleration for asymmetric flow connections
US9864606B2 (en) 2013-09-05 2018-01-09 F5 Networks, Inc. Methods for configurable hardware logic device reloading and devices thereof
US9635024B2 (en) 2013-12-16 2017-04-25 F5 Networks, Inc. Methods for facilitating improved user authentication using persistent data and devices thereof
US10015143B1 (en) 2014-06-05 2018-07-03 F5 Networks, Inc. Methods for securing one or more license entitlement grants and devices thereof
US11838851B1 (en) 2014-07-15 2023-12-05 F5, Inc. Methods for managing L7 traffic classification and devices thereof
US10182013B1 (en) 2014-12-01 2019-01-15 F5 Networks, Inc. Methods for managing progressive image delivery and devices thereof
CN104780333A (zh) * 2014-12-03 2015-07-15 中国航天科工集团第三研究院第八三五七研究所 基于fpga的高带宽视频源接口适配装置
US11895138B1 (en) 2015-02-02 2024-02-06 F5, Inc. Methods for improving web scanner accuracy and devices thereof
US10972453B1 (en) 2017-05-03 2021-04-06 F5 Networks, Inc. Methods for token refreshment based on single sign-on (SSO) for federated identity environments and devices thereof
US11855898B1 (en) 2018-03-14 2023-12-26 F5, Inc. Methods for traffic dependent direct memory access optimization and devices thereof
US11537716B1 (en) 2018-11-13 2022-12-27 F5, Inc. Methods for detecting changes to a firmware and devices thereof

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4771391A (en) * 1986-07-21 1988-09-13 International Business Machines Corporation Adaptive packet length traffic control in a local area network
US5136584A (en) * 1990-07-11 1992-08-04 At&T Bell Laboratories Hardware interface to a high-speed multiplexed link
EP0485971B1 (en) * 1990-11-14 1998-02-18 Fujitsu Limited Delay distortion supressing system for ATM communication system
CA2095755C (en) * 1992-08-17 1999-01-26 Mark J. Baugher Network priority management
US5551052A (en) 1993-08-02 1996-08-27 Xerox Corporation Data bus protocol for high speed chip to chip data transfer
JPH07307737A (ja) * 1994-05-11 1995-11-21 Fujitsu Ltd Atm−uni・lan間通信方法及び通信装置
EP0719065A1 (en) * 1994-12-20 1996-06-26 International Business Machines Corporation Multipurpose packet switching node for a data communication network
US5699369A (en) * 1995-03-29 1997-12-16 Network Systems Corporation Adaptive forward error correction system and method
US5696994A (en) * 1995-05-26 1997-12-09 National Semiconductor Corporation Serial interface having control circuits for enabling or disabling N-channel or P-channel transistors to allow for operation in two different transfer modes
US5860081A (en) 1995-08-03 1999-01-12 National Semiconductor Corporation Interfacing an L2 cache to a single bus having alternative protocols
JPH0974419A (ja) 1995-09-06 1997-03-18 Fujitsu Ltd 複数データユニットを用いてメッセージを伝送する通信システムにおける同時発生メッセージ制御方式
US6311230B1 (en) * 1996-12-27 2001-10-30 Avaya Technology Corp. System and method for cell switching with a peripheral component interconnect bus and decentralized, computer-controlled cell switch
US5907689A (en) * 1996-12-31 1999-05-25 Compaq Computer Corporation Master-target based arbitration priority
JP3482091B2 (ja) * 1997-01-09 2003-12-22 株式会社東芝 通信装置
US5982783A (en) * 1997-06-16 1999-11-09 Lucent Technologies Inc. Switch distribution via an intermediary switching network
JP3610193B2 (ja) * 1997-06-26 2005-01-12 株式会社日立製作所 Atmコントローラおよびそれを用いたatm通信制御装置
US6310898B1 (en) * 1998-01-27 2001-10-30 Tektronix, Inc. Compressed video and audio transport stream multiplexer

Also Published As

Publication number Publication date
CN100468373C (zh) 2009-03-11
EP1116122B1 (en) 2007-12-19
US20040202161A1 (en) 2004-10-14
EP1116122A1 (en) 2001-07-18
AU5680299A (en) 2000-03-21
DE69937804D1 (de) 2008-01-31
WO2000013095A1 (en) 2000-03-09
US6754209B1 (en) 2004-06-22
JP2003527760A (ja) 2003-09-16
EP1116122A4 (en) 2003-05-21
DE69937804T2 (de) 2008-12-04

Similar Documents

Publication Publication Date Title
CN1326568A (zh) 经平台总线传送和接收网络协议顺应信号包的方法和设备
US6070214A (en) Serially linked bus bridge for expanding access over a first bus to a second bus
US6088752A (en) Method and apparatus for exchanging information between buses in a portable computer and docking station through a bridge employing a serial link
US7496699B2 (en) DMA descriptor queue read and cache write pointer arrangement
US7787490B2 (en) Method and apparatus for multiplexing multiple protocol handlers on a shared memory bus
US8711874B2 (en) Method and system for an integrated host PCI I/O bridge and dual port gigabit ethernet controller
WO2004001615A1 (en) A network device driver architecture
US7356634B2 (en) Device including serial interface
CN110557311B (zh) 用于系统级封装管芯间访问等待时间的处理器间通信方法
US7185120B2 (en) Apparatus for period promotion avoidance for hubs
US20040078502A1 (en) Virtual I/O device coupled to memory controller
US7107381B2 (en) Flexible data transfer to and from external device of system-on-chip
JP2008502977A (ja) バス・コントローラのための割り込み方式
EP1161727B1 (en) Bus bridge
KR20070024600A (ko) 호스트 제어기 및 그 동작 방법
EP1188120B1 (en) Computer docking system and method
JP4987376B2 (ja) リンクブリッジ
US6460092B1 (en) Integrated circuit for distributed-type input/output control
EP1653373B1 (en) Bus bridge
JP2006323869A (ja) 結合システムおよび方法

Legal Events

Date Code Title Description
C06 Publication
C10 Entry into substantive examination
PB01 Publication
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090311

Termination date: 20150818

EXPY Termination of patent right or utility model